KR0136982B1 - 텔리비젼의 자화면 표시 장치의 버티컬 필터 회로 및 방법 - Google Patents

텔리비젼의 자화면 표시 장치의 버티컬 필터 회로 및 방법

Info

Publication number
KR0136982B1
KR0136982B1 KR1019940018113A KR19940018113A KR0136982B1 KR 0136982 B1 KR0136982 B1 KR 0136982B1 KR 1019940018113 A KR1019940018113 A KR 1019940018113A KR 19940018113 A KR19940018113 A KR 19940018113A KR 0136982 B1 KR0136982 B1 KR 0136982B1
Authority
KR
South Korea
Prior art keywords
image data
signal
control signal
output terminal
attenuation
Prior art date
Application number
KR1019940018113A
Other languages
English (en)
Other versions
KR960006540A (ko
Inventor
평성욱
Original Assignee
김광호
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자주식회사 filed Critical 김광호
Priority to KR1019940018113A priority Critical patent/KR0136982B1/ko
Priority to US08/506,375 priority patent/US5625419A/en
Publication of KR960006540A publication Critical patent/KR960006540A/ko
Application granted granted Critical
Publication of KR0136982B1 publication Critical patent/KR0136982B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
    • H04N5/45Picture in picture, e.g. displaying simultaneously another television channel in a region of the screen

Abstract

1. 청구범위에 기재된 발명의 속한 기술분야
텔리비젼
2. 발명이 해결하고자 하는 기술적 과제
텔리비젼의 PIP 버티컬 필터
3. 발며의 해결 방법의 요지
모드신호에 따라 수평동기신호를 분주하여 지정된 모드의 감쇄계수를 선택하기 위한 제 1 제어신호 및 지정된 모드의 수평라인 수를 압축하기 위한 제 2 제어신호를 발생하는 제어수단과, 영상데이터를 수신하며 제 1 제어신호에 의해 감쇄계수가 결정되어 수신되는 영상데이터를 감쇄 출력하는 수단과, 감쇄수단에 제 1 입력단자가 연결되며 제 1 입력단자 및 제 2 입력단자로 수신되는 감쇄된 영상데이터를 가산하여 평균화하는 수단과, 가산수단의 출력단과 연결되며 감쇄된 영상데이터를 수평라인 크기로 저장하는 라인메모리와, 입력단자가 라인메모리의 출력단과 연결되고 제 1 출력단자가 영상데이터의 출력단과 연결되는 동시에 제 2 출력단자가 가산수단의 제 2 단자와 연결되어 제 2 제어신호에 의해 스위칭 출력하는 수단으로 구성됨.
4 발명의 중요한 용도
일반 텔리비젼과 와이드 텔리비젼에서 PIP의 버티컬 필터를 공동으로 사용할 수 있음.

Description

텔리비젼의 자화면 표시 장치의 버티컬 필터 회로 및 방법
제 1 도는 본 발명에 따른 텔리비젼의 자화면 표시 장치의 버티컬 필터 회로 구성도.
제 2 도는 제 1 도 중 제어부의 구체회로도.
제 3 도는 제 1 도에서 제어부를 제외한 나머지 구성의 구체회로도.
제 4 도는 본 발명에 따른 일반 스캔 모드의 버티컬 필터 회로의 각 부 동작 파형도.
제 5 도는 본 발명에 따른 더블 스캔 모드의 버티컬 필터 회로의 각 부 동작 파형도.
*도면의 주요부분에 대한 부호의 설명*
10 : 제어부,20 : 정수선택부,
30 : 가산부,40 : 라인메모리,
50 : 스위치부.
본 발명은 텔리비젼의 자화면 표시 장치의 버티컬 필터 회로 및 방법에 관한 것으로, 특히 스캔 모드에 따라 자화면의 영상데이터를 발생할 수 있는 버티컬 필터 회로 및 방법에 관한 것이다.
텔리비젼의 표시 기능이 다양화해짐에 따라 주화면(main picture)을 표시하는 상태에서 자화면(picture in picture : 이하 PIP라 칭함)을 표시할 수 있다. 이때 상기와 같은 자화면을 표시하는 경우, PIP 전용 집적회로를 사용하여 이를 구현한다. 상기 PIP 전용 집적회로에는 수신되는 수평라인의 영상데이터를 압축하는 버티컬 필터(vertical filter)를 사용한다.
또한 텔리비젼이 대형화함에 따라 화면의 주사 간격이 넓어져 표시되는 화면이 거칠고 눈에 거슬리게 된다. 이런 현상을 방지하기 위하여 대형 텔리비젼에서는 주사선 수를 2배로 하는 더블 스캔(double scan)방식을 사용한다. 이런 경우 일반 스캔(normal scan) 방식의 텔리비젼과 주사선 수가 차이가 나므로, 별도의 PIP 전용 집적회로를 사용하여야 한다.
따라서 본 발명의 목적은 텔리비젼의 자화면 표시 장치에서 수신되는 수평라인 영상데이터들을 설정 라인수 단위로 평균화하여 수평라인의 영상데이터를 압축할 수 있는 버티컬 필터 회로 및 방법을 제공함에 있다.
본 발명의 다른 목적은 일반 스캔 모드의 텔리비젼의 자화면 표시 장치에서 수신되는 영상데이터를 설정된 일반 스캔 모드의 감쇄계수에 의해 설정 라인 수 단위로 평균화하여 수평라인의 영상데이터를 압축할 수 있는 버티컬 필터 회로 및 방법을 제공함에 있다.
본 발명의 또 다른 목적은 더블 스캔 모드의 텔리비젼의 자화면 표시 장치에서 수신되는 영상데이터를 더블 스캔 모드의 감쇄계수에 의해 설정 라인 수 단위로 평균화하여 수평라인의 영상데이터를 압축할 수 있는 버티컬 필터 회로 및 방법을 제공함에 있다.
본 발명의 또 다른 목적은 일반 모드 및 더블 모드의 텔리비젼의 자화면 표시 장치에서 수신되는 영상데이터를 지정된 스캔 모드의 감쇄계수에 의해 설정 라인 수 단위로 평균화하여 수평라인의 영상데이터를 압축할 수 있는 버티컬 필터 회로 및 방법을 제공함에 있다.
상기 목적을 달성하기 위한 본 발명의 텔리비젼의 자화면 표시 장치의 버티컬 필터 회로는 수평동기신호와 일반 스캔 모드 및 더블 스캔 모드를 의미하는 모드신호를 수신하며, 상기 모드신호를 기준으로 상기 수평동기신호를 분주하여 감쇄계수를 선택하기 위한 제 1 제어신호를 발생하고, 설정된 수평라인 수 단위로 압축하기 위한 제 2 제어신호를 발생하는 제어수단과, 영상데이터를 수신하며, 상기 제 1 제어신호에 의해 결정되는 선택된 감쇄계수로 상기 영상데이터를 감쇄하며, 감쇄된 영상데이터를 출력하는 감쇄수단과, 상기 감쇄수단의 출력단에 연결되는 제 1 입력단을 구비하며, 상기 제 1입력단에 수신되는 감쇄된 영상데이터와 제 2 입력단에 제공되는 저장된 영상데이터를 가산 및 평균화하는 가산수단과, 상기 가산수단의 출력단에 연결되며, 수평동기신호에 대응되는 상기 저장된 영상데이터로서 상기 감쇄된 영상데이터를 저장하는 라인메모리와, 입력단이 상기 라인메모리의 출력단에 연결되며 제 1 출력단이 상기 저장된 영상데이터를 출력하기 위한 단자이고 제 2 출력단이 상기 가산수단의 제 2 입력단에 연결되며, 상기 제 2 제어신호에 의해 상기 제 1 출력단 및 제 2 출력단 사이에서 스위칭하는 스위칭수단을 구비하여, 상기 제 1 제어신호에 의해 결정되는 선택된 감쇄계수로 수평주기동안 수신되는 영상데이터를 감쇄하고 상기 제 2 제어신호에 응답하여 설정된 수평라인 수 단위로 영상데이터를 압축하며, 상기 설정된 수평라인 수는 상기 모드신호에 기초한 것을 특징으로 한다.
이하 본 발명의 바람직한 실시예가 첨부된 도면의 참조와 함께 상세히 설명될 것이다. 도면들중 동일한 부품들은 가능한 한 어느곳에서든지 동일한 부호들을 나타내고 있음을 유의하여야 한다.
하기 설명에서 스캔 모드들 및 각 스캔 모드들의 감쇄계수 등과 같은 많은 특정 상세들이 본 발명의 보다 전반적인 이해를 제공하기 위해 나타나 있다. 이들 특정 상세들 없이 본 발명이 실시될 수 있다는 것은 이 기술분야에서 통상의 지식을 가진자에게 자명할 것이다.
여기에서 사용되는 제 1 제어신호 S1이라는 용어는 정수선택부 20의 감쇄값을 선택하기 위한 신호를 나타낸다. 그리고 제 1 감쇄 및 제 2 감쇄는 상기 제 1 제어신호 S1에 의해 선택되는 감쇄계수로 수신되는 영상데이터를 감쇄하는 것을 나타낸다. 또한 제 2 제어신호 S2는 스위치부 50의 출력을 인에이블시키기 위한 선택신호를 나타낸다.
제 1 도는 본 발명에 따른 텔리비젼의 자화면 표시 장치의 버티컬 필터 회로의 구성으로서, 제어부 10은 수평동기신호 HS, 수직동기신호 VS 및 모드신호 DNS를 수신한다. 상기 제어부 10은 모드신호 DNS에 의해 지정된 모드를 인지하고, 수직동기신호 VS의 주기로 지정된 모드에 따라 상기 수평동기신호 HS를 카운트하여 감쇄계수를 선택하기위한 제 1 제어신호 S1 및 평균화하고자 하는 수평라인 수를 선택하는 제 2 제어신호 S2를 발생한다. 정수선택부 20은 영상데이터를 수신하며, 상기 제어부 10의 제 1 제어신호 S1을 감쇄계수 선택신호로 수신한다. 상기 정수선택부 20은 상기 제 1 제어신호 S1에 의해 수신되는 영상데이터를 선택된 감쇄계수로 감쇄하여 출력한다. 가산부 30은 제 1 입력단자 Xi가 상기 정수선택 20의 출력단자와 연결되고 제 2 입력단자 Yi가 후술하는 스위치부 50의 제 1 출력단자와 연결된다. 상기 가산부 30은 상기 정수선택부 20에서 출력되는 감쇄된 현재 수평라인의 영상데이터와 상기 스위치부 50에서 출력되는 이전 수평리인까지 감쇄하여 가산된 영상데이터를 가산하여 출력한다. 라인메모리 40은 1수평라인의 영상데이터를 저장할 수 있는 메모리로서, 상기 가산부 30에서 출력되는 영상데이터를 수신하여 저장한다. 상기 라인메모리 40에 저장되는 영상데이터는 현재 수신된 수평라인 까지의 영상데이터들이 감쇄된 후 가산되어 평균화된 영상데이터가 된다. 스위치부 50은 상기 라인메모리 40에서 출력되는 영상데이터를 수신하며, 상기 제어부 10에서 출력되는 제 2 제어신호 S2를 출력선택신호로 수신하고, 제 2 출력단자 OT2가 상기 가산부 30의 제 2 입력단자 Yi와 연결되며, 제 1 출력단자 OT1이 자화면 표시장치의 신호처리단으로 출력된다. 상기 스위치부 50은 상기 제 2 제어신호 S2에 의해 상기 라인메모리 40에서 출력되는 영상데이터를 상기 가산부 30의 제 2 입력단자 Yi에 출력하거나 또는 자화면 표시 장치의 또 다른 신호처리부에 출력한다.
제 2 도는 제어부 10의 구성도로서, 모드신호 DNS에 따라 일반 스캔 모드의 제 1 제어신호 S1 및 제 2 제어신호 S2와, 더블 스캔 모드의 제 1 제어신호 S1 및 제 2 제어신호 S2를 발생한다. 상기 제 2 도의 제어부 10은 버티컬 필터 회로가 일반 스캔 모드시 3개의 수평라인 영상데이터들을 1개의 수평라인 영상데이터로 평균화하여 출력하고, 더블 스캔 모드시 2개의 수평라인 영상데이터들을 1개의 수평라인 영상데이터로 평균화하여 출력한다고 가정한 경우의 실시예 구성이다.
제 1 카운트수단은 카운터 111, 앤드게이트 112 및 노아게이트 113으로 구성된다. 상기 제 1 카운트수단은 수평동기신호 HS, 수직동기신호 VS 및 모드신호 DNS를 수신하며, 상기 더블 모드신호 DNS 수신시 디스에이블되고, 상기 일반 모드신호 DNS 수신시 인에이블되어 상기 수직동기신호 VS 주기로 상기 수평동기신호 HS를 카운트하여 제 1 분주신호-제 4 분주신호를 발생하며, 상기 제 4 분주신호 발생시 클리어된다. 제 2 카운트수단은 플립플롭 118 및 오아게이트 119로 구성된다. 상기 제 2 카운트수단은 모드신호 DNS 및 수평 동기신호 HS를 수신하며, 상기 일반 모드신호 DNS 수신시 디스에이블되고, 상기 더블 모드신호 DNS 수신시 인에이블되어 상기 수평동기신호 HS를 2분주하여 출력한다.
제 1 제어신호 S1을 발생하는 수단은 오아게이트 117 및 앤드게이트 115로 구성된다. 먼저 일반 스캔 모드시 상기 모드신호 DNS는 로우 논리를 갖는 신호로 발생되며 더블 스캔 모드시 상기 모드신호 DNS는 하이 논리를 갖는 신호를 발생한다. 따라서 로우 논리를 갖는 일반 스캔 모드신호 DNS에 의해 일반 스캔 모드시 상기 플립플롭 118은 클리어되고 카운터 111은 동작 준비 상태에 있게 된다. 일반 스캔 모드시 상기 하이 논리를 갖는 모드신호 DNS 및 제 1 카운트수단의 출력을 수신하며, 상기 앤드게이트 115가 제 1 카운트수단으로 출력되는 제 1 분주신호-제 3 분주신호를 논리조합하여 제 1 분주신호 및 제 3 분주신호 주기에서 제 2 감쇄계수를 선택하기 위한 로우 논리의 제 1 제어신호 S1을 발생하고 상기 제 2 분주신호 주기에서 제 1 감쇄계수를 선택하기 위한 하이 논리의 제 1 제어신호 S1을 발생한다. 그리고 상기 제 1 감쇄계수 및 제 2 감쇄계수를 선택하기 위한 제 1 제어신호 S1은 상기 정수선택부 20으로 출력된다. 또한 더블 스캔 모드시 하이논리를 갖는 모드신호 DNS에 의해 상기 카운터 111은 클리어되며, 오아게이트 117이 하이 논리 신호를 출력하여 이를 제 1 제어신호 S1로 출력한다. 따라서 더블 스캔 모드시 제 1 제어신호 S1은 제 1 감쇄계수를 선택한다.
제 2 제어신호 S2를 발생하는 수단은 오아게이트 114 및 116으로 구성된다. 먼저 일반 스캔 모드시 로우논리의 모드신호 DNS에 의해 플립플립 118은 클리어되고 카운터 111은 동작 준비 상태에 있게 된다. 일반 스캔 모드시 오아게이트 116은 플립플롭 118이 클리어 상태이므로 오아게이트 114의 출력에 의해 제 2 제어신호 S2를 출력한다. 상기 오아게이트 114는 상기 카운터 111의 제 1 분주신호-제 3 분주신호를 논리조합하여 상기 제 1 분주신호 주기에서 평균화한 데이터를 스위칭 출력하기 위해 제 2 제어신호 S2를 로우 논리 신호로 발생하고, 제 2 분주신호 및 제 3 분주신호 주기에서 수신되는 영상데이터를 감쇄 및 가산하여 평균화하는 동작을 수행하기 위해 상기 제 2 제어신호 S2를 하이 논리 신호로 출력한다. 더블 모드시 하이 논리의 모드신호 DNS에 의해 상기 카운터 111은 클리어이고, 플립플롭 118은 동작 준비 상태에 있게 된다. 따라서 상기 오아게이트 116은 상기 오아게이트 114의 출력과 무관하게 상기 플립플롭 118의 출력에 의해 전 반주기에서 평균화한 데이터를 스위칭 출력하기 위한 로우 논리의 제 2 제어신호 S2를 발생한다.
제 3 도는 제 1 도의 버티컬 필터 회로에서, 제어부 10을 제외한 나머지 구성 부분에 대한 구체적인 실시예의 구성을 나타내고 있다. 상기 제 3 도의 구성은 영상데이터가 6비트로 구성되며, 제 1 감쇄는 수신되는 영상데이터를 1/2로 감쇄하고, 제 2 감쇄는 수신되는 영상데이터를 1/4로 감쇄한다고 가정한 경우의 실시예이다.
정수선택부 20은 디멀티플렉서 21 및 오아게이트 22-25로 구성된다. 상기 디멀티플렉서 21은 6비트의 영상데이터를 수신하는 입력단자 A-E과, 수신된 영상데이터의 하위 1비트를 제거하여 제 1 감쇄하는 제 1 출력단자 A0-Ep 및 하위 2비트를 제거하여 제 2 감쇄하는 제 2 출력단자 A1-D1을 구비한다. 오아게이트 22는 상기 A1-B0의 출력을 논리합하여 출력하고, 오아게이트 23은 상기 B0-C0의 출력을 논리합하여 출력하며, 오아게이트 24는 상기 C1-D0의 출력을 논리합하여 출력하고, 오아게이트 25는 상기 D1-E0의 출력을 논리합하여 출력한다. 따라서 상기 디멀티플렉서 21은 하이 논리를 갖는 제 1 제어신호 S1 수신시 제 1 출력단자 A0-E0의 출력을 선택하여 수신된 영상데이터의 하위 1비트를 제거한 제 1 감쇄 영상데이터를 선택출력하고, 로우 논리를 갖는 제 1 제어신호 S1 수신시 제 2 출력단자 A1-D1의 출력을 선택하여 수신된 영상데이터의 하위 2비트를 제거한 제 2 감쇄 영상데이터를 선택 출력한다.
가산부 30은 제 1 입력단자 X5-X0 및 제 2 입력단자 Y5-Y0을 구비한다. 상기 제 1 입력단자 X5-X0에서 최상위 비트 X5는 접지단에 연결되는 동시에 X4-X0은 상기 오아게이트 22-25의 출력단에 각각 연결되고, 제 2 입력단자 Y5-Y0은 스위치부 50의 제 2 출력단자 OT2에 각각 연결된다. 상기 가산부 30은 상기 정수선택부 20으로부터 출력되는 감쇄된 영상데이터와 이전까지의 평균화된 영상데이터를 수신하여 가산한 후 출력한다.
라인메모리 40은 상기 가산부 30의 출력 영상데이트를 수신하며, 픽셀클럭(pixel clock) PCK에 의해 저장한다. 상기 라인메모리 40은 1수평라인의 영상데이터를 저장할 수 있는 크기로 설정한다.
스위치부 50은 입력단자가 상기 라인메모리 40의 출력단과 연결되며, 제 1 출력력단자 OT1이 영상데이터의 출력단과 연결되고 제 2 출력단자 OT2가 상기 가산부 30의 제 2 입력단자 Y5-Y0에 연결되는 디멀티플렉서로서, 상기 제 2 제어신호 S2가 하이 논리일시 라인메모리 40의 출력을 상기 가산부 30의 제 2 출력단자 Y5-Y0에 출력하며 상기 제 2 제어신호 S2가 로우 논리일시 스위칭되어 상기 라인메모리 40에 저장중인 평균화된 영상데이터를 상기 제 1 출력단자 OT1에 출력한다.
제 4 도는 일반 스캔 모드에서 제 2 도 및 제 3 도와 같은 버티컬 필터 회로의 각부 동작을 나타내는 파형도이다. 여기서 일반 스캔 모드의 동작을 상기 제 4 도의 동작파형도를 참조하여 살펴보면, 수평동기신호 HS는 411과 발생되어 수신되며, 모드신호 DNS는 로우 논리신호로 수신된다. 이때 상기 모드신호 DNS가 로우 논리 상태로 수신되면, 플립플롭 118은 클리어되며, 카운터 111은 동작 준비 상태가 된다. 그러면 상기 카운터 111은 411과 같은 수평동기신호 HS를 카운트하여 제 1 분주신호-제 4 분주신호를 발생한다. 따라서 상기 분주신호는 수평동기신호 HS의 주기로 변화되므로, 수평주기가 됨을 알 수 있다. 앤드게이트 112는 상기 카운터 111의 출력을 논리곱하여 노아게이트 113으로 출력한다. 그리고 상기 노아게이트 113은 모드신호 DNS, 반전된 수직동기신호 VS 및 앤드게이트 112의 출력을 부논리합하여 상기 카운터 111의 클리어신호로 인가한다. 따라서 상기 노아게이트 113은 수직동기신호 VS가 로우 논리를 갖거나, 상기 앤드게이트 112가 하이 논리신호를 출력하면, 상기 카운터 111를 클리어시킨다. 그러므로 상기 카운터 111은 수직동기신호 VS의 주기로 수평동기신호 HS를 3개씩 카운트하는 기능을 연속적으로 수행함을 알 수 있다. 따라서 일반 스캔 모드시 3개의 수평라인 영상데이터를 1개의 수평라인으로 평균화하게 되는 것이다.
먼저 제 1 제어신호 S1의 발생과정을 살펴보면, 앤드게이트 115는 상기 카운터 111의 제 1 출력을 비반전 수신하고 제 2 출력을 반전 수신한다. 따라서 상기 앤드게이트 115는 상기 카운터 111의 출력을 논리곱하여 제 4 도의 413에 도시된 바와 같이 제 1 분주신호(A1=로우, A0=로우) 및 제 3 분주신호(A1=하이, A0=로우) 주기에서 로우 논리신호를 출력하고, 제 2 분주신호(A1=로우, A0=하이)에서 하이 논리신호를 출력한다. 이때 모드신호 DNS는 로우 논리신호를 출력하므로, 오아게이트 117은 상기 앤드게이트 115를 출력을 그대로 출력하게 된다. 따라서 최종적으로 상기 오아게이트 117에서 출력되는 제 1 제어신호 S1은 수신 영상데이터의 감쇄비를 설정하는 제어신호로서, 413과 같이 제 1 수평주기(1H) 및 제 3 수평주기(3H)에서 로우논리를 갖고, 제 2 수평주기(2H)에서 하이 논리를 갖게 된다.
두번째로 제 2 제어신호 S2의 발생과정을 살펴보면, 오아게이트 114는 상기 카운터 111의 제 1 분주신호-제 3 분주신호를 수신하여 논리합 출력한다. 그리고 오아게이트 116은 상기 플립플롭 118의 출력 및 오아게이트 114의 출력을 수신하여 논리합 출력하며, 이때의 상기 제 2 제어신호 S2의 출력은 제 4 도의 412와 같다. 이때 상기 플립플롭 118은 클리어 상태이므로 상기 오아게이트 114의 출력은 그대로 출력하게 된다. 따라서 상기 오아게이트 116에서 출력되는 제 2 제어신호 S2는 평균화한 데이터의 출력시점을 선택하는 신호로서, 제 4 도의 412에 도시된 바와 같이 제 1 수평주기(1H)에서 로우 논리를 갖고, 제 2 수평주기(2H) 및 제 3 수평주기(3H)에서 하이 논리를 갖는 신호가 된다.
상기와 같이 제 1 제어신호 S1 및 제 2 제어신호 S2가 발생되는 일반 스캔 모드에서 제 1 수평주기(1H)의 영상데이터가 수신되는 경우, 상기 제 1 제어신호 S1 및 제 2 제어신호 S2는 모우 로우 논리를 갖는 신호를 출력한다. 그러면 상기 스위치부 50은 상기 제 2 제어신호 S2가 제 4 도의 412와 같이 로우 논리를 발생되는 경우, 상기 스위치 50은 제 1 출력단자 OT1에 스위칭 연결되어 상기 라인메모리 40의 출력 영상데이터가 출력된다. 따라서 제 1 수평주기(1H)의 영상데이터가 수신되는 시점에서 이전 상태까지 설정된 수평라인 수의 영상데이터를 평균화하여 저장하고 있는 압축 영상데이터를 출력한다.
또한 상기 제 1 수평주기(1H)의 영상데이터가 수신되면, 상기 제 1 제어신호 S1은 제 4 도의 413과 같이 로우 논리신호로 출력된다. 그러면 상기 디멀티플렉서 21은 수신되는 데이터를 제 2 출력단자 A1-D1으로 선택출력하게 되므로, 수신되는 영상데이터는 하위 2비트가 제거되어 제 4 도의 414와 같이 수신 영상데이터의 1/4 크기로 제 2 감쇄된 후 상기 가산부 30의 제 1 입력단자 X4-X0로 인가된다. 그러면 상기 가산부 30은 제 1 입력단자 X5-X0 및 제 2 입력단자 Y5-Y0의 출력을 수신하여 가산하는데, 상기 스위치부 50이 제 1 출력단자 OT1에 스위칭 연결된 상태이므로 제 2 입력단자 Y5-Y0은 없는 상태가 된다. 그러므로 상기 가산부 30은 제 2 입력 없이 상기 정수선택부 20에서 출력되는 제 1 수평주기(1H)의 감쇄 데이터를 그대로 라인메모리 40에 출력하게 되는 것이다. 이때 상기 라인메모리 40은 픽셀클럭 PCK에 의해 현재까지 저장하고 있던 영상데이터를 상기 스위치부 50에 출력한 후, 상기 가산부 30에서 출력되는 제 1 수평주기(1H)의 감쇄데이터를 저장한다. 상기와 같은 동작은 제 1 수평주기(1H)의 영상데이터의 감쇄 동작이 종료될 때까지 반복 수행된다.
이후 제 2 수평주기(2H)의 영상데이터가 수신될 시 상기 제 2 제어신호 S2는 제 4 도의 412와 같이 하이 논리신호로 변환된다. 그러면 상기 스위치부 50은 하이 논리의 상기 제 2 제어신호 S2에 의해 제 2 출력단자 OT2에 스위칭 연결되어 상기 라인메모리 40의 출력을 상기 가산부 30의 제 2 입력단자 Y5-Y0에 연결한다.
또한 상기 제 2 수평주기(2H)의 영상데이터가 수신되면, 상기 제 1 제어신호 S1은 제 4 도의 413과 같이 하이 논리 신호로 반전 출력된다. 그러면 상기 디멀티플렉서 21은 수신되는 데이터를 제 1 출력단자 A0-E0로 선택 출력하게 되므로, 수신되는 영상데이터는 하위 1비트가 제거되어 제 4 도의 414와 같이 수신되는 영상데이터의 1/2 크기로 제 1 감쇄된 후 상기 가산부 30의 제 1 입력단자 X4-X0로 인가된다. 그러면 상기 가산부 30은 제 1 입력단자 X5-X0 및 제 2 입력단자 Y5-Y0의 출력을 수신하여 가산한다. 이때 상기 스위치부 50이 제 2 출력단자 OT2에 스위칭 연결된 상태이므로, 상기 가산부 30의 제 2 입력은 상기 라인메모리 40에서 출력되는 제 1 수평주기(1H)의 감쇄된 영상데이터가 된다. 즉, 상기 제 1 수평주기(1H)의 영상데이터는 이미 1/4로 제 2 감쇄된 데이터이다. 그러므로 상기 가산부 30은 414와 같이 상기 정수선택부 20에서 출력되는 제 1 감쇄된 제 2 수평주기(2H)의 영상데이터와 제 2 감쇄된 이전 상태의 제 1 수평주기(1H)의 영상데이터를 가산한 후, 상기 라인메모리 40에 출력한다.
이때 상기 라인메모리 40은 픽셀클럭 PCK에 의해 현재 저장하고 있는 영상데이터를 상기 스위치부 50에 출력한 후, 상기 가산부 30에서 출력되는 제 2 수평주기(2H)까지의 평균화된 영상데이터를 저장한다. 상기와 같은 동작은 제 2 수평주기(2H)의 영상데이터의 감쇄 동작이 종료될 때까지 반복 수행한다.
마지막으로 제 3 수평주기(3H)의 영상데이터가 수신될 시 상기 제 2 제어신호 S2는 제 4 도의 412와 같이 하이 논리 상태를 유지한다. 따라서 상기 스위치부 50은 제 2 출력단자 OT2에 스위칭 연결되어 상기 라인메모리 40의 출력을 상기 가산부 30의 제 2 입력단자 Y5-Y0에 연결하는 상태를 유지한다.
또한 상기 제 3 수평주기(3H)의 영상데이터가 수신되면, 상기 제 1 제어신호 S1은 제 4 도의 413과 같이 로우 논리 신호로 반전 출력된다. 그러면 상기 디멀티플렉서 21은 수신되는 데이터를 제 2 출력단자 A1-D1으로 출력하게 된다. 이로 인해 수신되는 영상데이터는 하위 2비트가 제거되어 1/4 크기로 제 2 감쇄된 후 상기 가산부 30의 제 1 입력단자 X4-X0로 인가된다. 그러면 상기 가산부 30은 제 1 입력단자 X5-X0 및 제 2 입력단자 Y5-Y0의 출력을 수신하여 가산한다. 이때 상기 스위치부 50이 제 2 출력단자 OT2에 스위칭 연결된 상태이므로, 상기 가산부 30의 제 2 입력단자 Y5-Y0는 상기 라인메모리 40에서 출력되는 제 2 수평주기(2H)까지의 감쇄된 영상데이터가 된다. 그러므로 상기 가산부 30은 제 4 도의 414와 같이 상기 정수선택부 20으로부터 출력되는 제 2 감쇄된 제 3 수평주기(3H)의 영상데이터와 이전 상태의 제 2 수평주기(2H)까지 감쇄되어 평균화된 영상데이터를 가산한후 상기 라인메모리 40에 출력한다. 이때 상기 라인메모리 40은 픽셀클럭 PCK에 의해 현재까지 평균화하여 저장하고 있던 영상데이터를 상기 스위치부 50에 출력한 후, 상기 가산부 30으로부터 수신되는 제 3 수평주기(3H)까지 평균화된 영상데이터를 저장한다.
이후 제 4 수평라인 주기가 되면 제 4 도의 412와 같이 제 2 제어신호 S2가 로우 논리가 되어 스위치부 50은 스위칭되어 상기 라인메모리 40의 출력을 외부에 출력한다. 그리고 가산부 30은 상기 라인메모리 40의 출력을 수신하지 못하므로, 제 4 도의 414와 같이 1/4 크기로 감쇄된 제 4 수평라인의 영상데이터를 상기 라인메모리 40에 인가한다. 상기와 같은 동작은 제 3 수평주기(3H)의 영상데이터의 감쇄 동작이 종료될 때까지 반복 수행된다.
따라서 일반 모드신호 시에는 상기한 바와 같은 동작을 반복하면서, 3개의 수평주기(1H, 2H, 3H) 동안 수신되는 영상데이터들을 각각 설정된 감쇄계수로 감쇄한 후 가산한다. 따라서 상기 일반 스캔 모드에서는 3개의 수평주기 영상데이터들을 1개의 수평주기 영상데이터로 평균화하여 압축한 후 출력하는 것을 알 수 있다. 또한 감쇄 동작 수행시 중심 위치인 제 2 수평주기(2H)의 영상데이터의 감쇄계수가 1/2이고 제 1 수평주기(1H) 및 제 3 수평주기(3H)의 영상데이터의 감쇄계수가 1/4이다. 따라서 상기 총 감쇄계수를 합산하면 1이 되어 효과적으로 감쇄 동작을 구현할 수 있으며, 3개의 수평라인들 중에서 중앙 수평라인의 영상데이터 감쇄를 작게하므로서 압축시 영상데이터의 안정성을 확보할 수 있다.
제 5 도는 더블 스캔 모드에서 제 2 도 및 제 3 도와 같은 버티컬 필터 회로의 각부 동작을 나타내는 파형도이다. 여기서 더블 스캔 모드의 동작을 상기 제 5 도의 동작파형도를 참조하여 살펴보면, 수평동기신호 HS는 511과 발생되어 수신되며, 모드신호 DNS는 하이 논리 신호로 수신된다. 이때 상기 모드신호 DNS가 하이 논리 상태로 수신되면 플립플롭 118은 동작 준비 상태에 있게 되며, 카운터 111은 상기 하이 논리의 모드신호 DNS에 의해 클리어된다.
그러면 상기 오아게이트 117은 상기 하이 논리의 모드신호 DNS에 의해 제 5 도의 513과 같이 하이 논리를 갖는 제 1 제어신호 S1을 발생한다. 따라서 더블 스캔 모드에서는 제 1 감쇄계수만이 선택됨을 알 수 있다. 그리고 상기 플립플롭 118은 수평동기신호 HS를 2분주하여 출력한다. 이때의 상기 플립플롭 118의 출력은 제 5 도의 512와 같이 발생된다. 상기 플립플롭 118의 출력을 수신하는 오아게이트 116은 상기 512와 같은 신호를 제 2 제어신호 S2로 출력한다.
따라서 제 1 수평주기(1H)의 영상데이터가 수신되는 경우, 상기 제 2 제어신호 S2가 제 4 도의 512와 같이 로우 논리로 발생되며, 이로 인해 상기 스위치 50은 제 1 출력단자 OT1에 스위칭 연결되어 상기 라인메모리 40에서 출력되는 영상데이터를 최종 출력한다. 따라서 제 1 수평주기(1H)의 영상데이터가 수신될 시, 이전까지 평균화하여 저장중인 영상데이터를 출력한다.
또한 상기 제 1 수평주기(1H)의 영상데이터가 수신되면, 상기 제 1 제어신호 S1은 제 4 도의 513과 같이 하이 논리 신호로 출력된다. 그러면 상기 디멀티플렉서 21은 수신되는 데이터를 제 1 출력단자 A0-E0에 출력하게 되므로, 수신되는 영상데이터는 하위 1비트가 제거되어 제 5 도의 514와 같이 수신된 영상데이터의 1/2크기로 제 1 감쇄된 후, 상기 가산부 30의 제 1 입력단자 X4-X0로 인가된다. 그러면 상기 가산부 30은 제 1 입력단자 X5-X0 및 제 2 입력단자 Y5-Y0의 출력을 수신하여 가산하는데, 상기 스위치부 50이 제 1 출력단자 OT1에 스위칭 연결된 상태이므로 제 2 입력이 없는 상태가 된다. 그러므로 상기 가산부 30은 제 2 입력없이 상기 정수선택부 20으로부터 출력되는 제 1 수평주기(1H)의 감쇄 데이터를 그대로 라인메모리 40으로 출력하게 되는 것이다. 이때 상기 라인메모리 40은 픽셀클럭 PCK에 의해 현재까지 평균화하여 저장하고 있던 영상데이터를 상기 스위치부 50에 출력한 후, 상기 가산부 30에서 출력되는 제 1 수평주기(1H)의 감쇄 데이터를 저장한다. 상기와 같은 동작은 제 1 수평주기(1H)의 영상데이터의 감쇄 동작이 종료될 때까지 반복 수행된다.
그리고 제 2 수평주기(2H)의 영상데이터가 수신될 시 상기 제 2 제어신호 S2는 제 5 도의 512와 같이 하이 논리 상태를 유지한다. 따라서 상기 스위치부 50은 제 2 출력단자 OT2에 스위칭 연결되어 상기 라인메모리 40의 출력을 상기 가산부 30의 제 2 입력단자 Y5-Y0에 연결한다.
또한 상기 제 2 수평주기(2H)의 영상데이터가 수신되면, 상기 제 1 제어신호 S1은 제 5 도의 513과 같이 하이 논리 상태를 유지한다. 따라서 상기 디멀티플렉서 21은 수신되는 데이터를 제 1 출력단자 A0-E0로 출력하게 된다. 이로 인해 수신되는 영상데이터는 하위 1비트가 제거되어 수신된 영상데이터의 1/2 크기로 제 1 감쇄된 후 상기 가산부 30의 제 1 입력단자 X4-X0로 인가된다. 그러면 상기 가산부 30은 제 1 입력단자 X5-X0 및 제 2 입력단자 Y5-Y0의 출력을 수신하여 가산한다. 이때 상기 스위치부 50이 제 2 출력단자 OT2에 스위칭 연결된 상태이므로, 상기 가산부 30의 제 2 입력은 상기 라인메모리 40에서 출력되는 제 1 수평주기(1H)의 감쇄된 영상데이터가 된다. 그러므로 상기 가산부 30은 제 5 도의 514와 같이 상기 정수선택부 20으로부터 출력되는 제 1 감쇄된 제 1 수평주기(1H)의 영상데이터를 가산한 후 라인메모리 40에 출력한다. 이때 상기 라인메모리 40은 픽셀클럭 PCK에 의해 현재까지 평균화하여 저장하고 있던 영상데이터를 상기 스위치부 50에 출력한 후, 상기 가산부 30에서 출력되는 제 2 수평주기(2H)까지 평균화한 영상데이터를 저장한다. 상기와 같은 동작은 제 2 수평주기(2H)의 영상데이터의 감쇄 동작이 종료될 때까지 반복 수행된다.
따라서 더블 스캔 모드시에는 상기한 바와 같은 동작을 반복하면서, 2개의 수평라인 영상데이터들을 설정된 감쇄계수로 감쇄한 후 가산하므로서, 한개의 수평라인 영상데이터로 평균화하여 출력한다. 이는 더블 스캔 모드는 상기한 바와 같이 주화면의 주사선 수가 일반 스캔 모드의 2배이므로, 자화면 표시시 수평라인의 압축을 적게하는 것이다.
상술한 바와 같이 본 발명에 의한 텔리비젼의 PIP용 버티컬 필터는 일반 스캔 모드 및 더블 스캔 모드에 따라 적당한 감쇄계수를 선택하여 출력을 결정할 수 있으며, 또한 버티컬 필터 기능을 수행할 시 간단한 구성으로 버티컬 필터 기능을 효과적으로 구현할 수 있다.

Claims (14)

  1. 텔리비젼의 자화면 표시 장치의 버티컬 필터 회로에 있어서, 수평동기신호와 일반 스캔 모드 및 더블 스캔 모드를 의미하는 모드신호를 수신하며, 상기 모드신호를 기준으로 상기 수평동기신호를 분주하여 감쇄계수를 선택하기 위한 제 1 제어신호를 발생하고, 설정된 수평라인 수 단위로 압축하기 위한 제 2 제어신호를 발생하는 제어수단과, 영상데이터를 수신하며, 상기 제 1 제어신호에 의해 결정되는 선택된 감쇄계수로 상기 영상데이터를 감쇄하며, 감쇄된 영상데이터를 출력하는 감쇄수단과, 상기 감쇄수단의 출력단에 연결되는 제 1 입력단을 구비하며, 상기 제 1 입력단에 수신되는 감쇄된 영상데이터와 제 2 입력단에 제공되는 저장된 영상데이터를 가산 및 평균화하는 가산수단과, 상기 가산수단의 출력단에 연결되며, 수평동기신호에 대응되는 상기 저장된 영상데이터로서 상기 감쇄된 영상데이터를 저장하는 라인메모리와, 입력단이 상기 라인메모리의 출력단에 연결되며 제 1 출력단이 상기 저장된 영상데이터를 출력하기 위한 단자이고 제 2 출력단이 상기 가산수단의 제 2 입력단에 연결되며, 상기 제 2 제어신호에 의해 상기 제 1 출력단 및 제 2 출력단 사이에서 스위칭하는 스위칭 수단을 구비하여, 상기 제 1 제어신호에 의해 결정되는 선택된 감쇄계수로 수평주기동안 수신되는 영상데이터를 감쇄하고 상기 제 2 제어신호에 응답하여 설정된 수평라인 수 단위로 영상데이터를 압축하며, 상기 설정된 수평라인 수는 상기 모드신호에 기초한 것을 특징으로 하는 텔리비젼의 자화면 표시장치의 버티컬 필터 회로.
  2. 제 1 항에 있어서, 감쇄수단이, 영상데이터의 최하위 비트들을 제거하는 제 1 및 제 2 출력단 그룹을 다수의 출력단을 갖는 디멀티플렉서로서, 입력단이 상기 영상데이터를 수신하며 상기 제 1 및 제 2 출력단 그룹이 상기 가산수단의 제 1 입력단자에 연결되어, 상기 제 1 제어신호에 의해 응답하여 상기 제 1 및 제 2 출력단 그룹 중 하나를 선택하여 상기 영상데이터를 감쇄하는 것을 특징으로 하는 자화면 표시 장치의 버티컬 필터회로.
  3. 제 2 항에 있어서, 스위치수단이, 입력단자가 상기 라인메모리의 출력단과 상기 제 1 및 제 2 출력단에 연결되는 디멀티플렉서로서, 상기 라인메모리의 출력을 상기 제 2 출력단자로 출력하며 상기 제 2 제어신호 수신시 스위칭되어 상기 라인메모리의 출력을 상기 제 1 출력단자에 출력하는 것을 특징으로 하는 자화면 표시 장치의 버티컬 필터 회로.
  4. 제 1 항에 있어서, 상기 설정된 수평라인 수는 상기 모드신호가 일반 스캔 모드와 더블 스캔 모드일시 각각 3 : 1과 2 : 1의 비율로 압축하는 것을 특징으로 하는 자화면 표시 장치의 버티컬 필터 회로.
  5. 수신되는 영상데이터를 2 : 1 또는 3 : 1로 수평압축하는 텔리비젼의 자화면 표시 장치의 버티컬 필터 회로에 있어서, 수평동기신호와 일반 스캔 모드 및 더블 스캔 모드를 의미하는 모드신호를 수신하며, 상기 모드신호를 기준으로 상기 수평동기신호를 분주하여 제 1 및 제 2 감쇄계수 사이에서 선택하는 제 1 제어신호를 발생하고, 상기 모드신호를 토대로 수평라인을 2 : 1 및 3 : 1 중의 한 비율에서 수평라인 영상데이터를 압축하는 제 2 제어신호를 발생하는 제어수단과, 제 1 감쇄계수 및 제 2 감쇄계수를 구비하며, 상기 제 1 제어신호에 대응하는 상기 제 1 및 제 2 감쇄계수 중의 하나를 선택하여 영상데이터를 감쇄 출력하여 감쇄된 영상데이터를 발생하는 감쇄수단과, 상기 감쇄수단의 출력단에 제 1 입력단이 연결되며, 상기 제 1 입력단에 수신되는 감쇄된 영상데이터를 제입력단자로 수신되는 저장된 영상데이터에 가산하여 평균화하는 가산수단과, 상기 가산수단의 출력단에 연결되며 상기 수평라인 중의 하나에 대응하는 상기 가산된 영상데이터를 저장하여 상기 저장된 영상데이터를 발생하는 라인메모리와, 상기 라인메모리의 출력단에 연결된 입력단자와 상기 저장된 영상데이터의 출력을 위한 제 1 출력단자와 상기 가산수단의 상기 제 2 입력단자에 연결된 제 2 출력단자를 구비하며, 상기 제 2 제어신호에 의해 상기 제 1 출력단자 및 제 2 출력단자에서 스위칭되는 스위칭수단으로 구성되어, 상기 제 1 제어신호에 의해 상기 제 1 및 제 2 감쇄계수가 선택되며, 상기 제 1 및 제 2 감쇄계수 중 선택된 감쇄계수 중 선택된 감쇄계수를 이용하여 수평라인 중 하나에 대응하는 상기 영상데이터를 감쇄하며, 상기 모드신호가 일반 스캔 모드일 시 세 개의 수평라인 주기로 하고 더블 스캔 모드일 시 두 개의 수평라인 주기로 상기 영상데이터를 평균화하고, 상기 제 2 제어신호에 의해 응답하여 압축출력하는 것을 특징으로 하는 자화면 표시 장치의 버티컬 필터 회로.
  6. 제 5 항에 있어서, 상기 제어수단이, 상기 수평동기신호를 카운트하여 제 1 분주신호-제 4 분주신호를 발생하며, 상기 제 4 분주신호에 의해 초기화되는 카운터와, 상기 모드신호가 일반 스캔 모드일 시 상기 제 1 분주신호-제 3 분주신호를 논리조합하여, 상기 제 1 분주신호와 상기 제 3 분주신호에 대응하는 주기 동안 상기 제 2 감쇄계수를 선택하는 상기 제 1 제어신호를 발생하고 상기 제 2 분주신호에 대응하는 주기 동안 상기 제 1 감쇄계수를 선택하기 위한 상기 제 1 제어신호를 발생하며, 상기 모드신호가 상기 이중 스캔 모드일 시 상기 제 2 감쇄계수를 선택하기 위한 제 1 제어신호를 발생하는 제 1 수단과, 상기 제 1 분주신호-제 3 분주신호를 논리조합하여 상기 제 1 분주신호 주기에서 평균화한 압축 데이터를 스위칭 출력하기 위한 제 2 제어신호를 발생하는 제 2 수단으로 구성된 것을 특징으로 하는 자화면 표시 장치의 버티컬 필터 회로.
  7. 제 5 항에 있어서, 상기 감쇄수단이, 상기 영상데이터의 최하위 1비트를 제거하여 제 1 감쇄하는 제 1 출력단과 상기 영상데이터의 최하위 2비트를 제거하여 제 2 감쇄하는 제 2 출력단을 구비하여, 상기 제 1 제어신호에 의해 제 1 출력단 및 제 2 출력단이 선택되고 상기 영상데이터를 제 1 감쇄 또는 제 2 감쇄 출력하는 디멀티플렉서인 것을 특징으로 하는 자화면 표시 장치의 버티컬 필터 회로.
  8. 제 5 항에 있어서, 상기 스위치수단이 디멀티플렉서를 포함하는 것을 특징으로 하는 자화면 표시 장치의 버티컬 필터 회로.
  9. 일반 스캔용 텔리비젼 및 더블 스캔용 텔리비젼에서 자화면을 표시하는 장치의 버티컬 필터 회로에 있어서, 수평동기신호와 일반 스캔 모드 및 더블 스캔 모드의 모드신호를 수신하며, 상기 일반 및 더블 스캔 모드신호에 따라 상기 수평동기신호를 분주하여 지정된 모드에서 제 1 감쇄계수 또는 제 2 감쇄계수를 선택하기 위한 제 1 제어신호를 발생하고, 설정된 수평라인 수를 압축하기 위한 제 2 제어신호를 발생하는 제어수단과, 영상데이터를 수신하며, 상기 제 1 제어신호에 의해 지정된 감쇄계수 중 선택된 감쇄계수에 대응하는 영상데이터를 감쇄출력하는 감쇄수단과, 상기 감쇄수단의 출력단자에 제 1 입력단자가 연결되며, 상기 감쇄된 영상데이터를 입력되는 저장된 영상데이터에 가산하여 평균화하는 수단과, 상기 가산수단의 출력단에 연결되며, 상기 감쇄된 영상데이터를 수평라인 크기로 저장하고 상기 저장된 영상데이터를 발생하는 라인메모리와, 상기 라인메모리의 출력단에 연결되는 입력단자와 상기 저장된 영상데이터의 출력을 위한 제 1 출력단자와 상기 가산수단에 연결된 제 2 출력단자 사이를 스위칭 연결하는 스위치수단으로 구성되어, 상기 제 2 제어신호에 의해 지정모드의 상기 저장된 영상데이터를 출력하여 상기 제 1 제어신호에 의해 지정모드의 상기 감쇄계수를 선택하며, 상기 선택된 감쇄계수로 수평라인의 주기로 수신된 상기 영상데이터를 감쇄하며, 상기 제 2 제어신호에 의해 지정모드에서 소정의 수평라인 수로 평균화된 상기 영상데이터를 압축하는 것을 특징으로 하는 자화면 표시 장치의 버티컬 필터 회로.
  10. 제 9 항에 있어서, 제어수단이, 상기 일반 스캔 모드신호와 더블 스캔 모드신호 및 수평동기신호를 수신하며, 상기 일반 스캔 모드신호 수신시 디스에이블되고 상기 더블 스캔 모드신호 수신시 인에이블되어 상기 수평동기신호를 카운트하여 제 1 분주신호-제 4 분주신호를 발생하며, 상기 제 4 분주신호에 응답하여 초기화되는 제 1 카운트수단과, 상기 일반 스캔 모드신호와 더블 스캔 모드신호 및 수평동기신호를 수신하며, 상기 일반 모드신호 수신시 디스에이블되고 상기 더블 모드신호 수신시 인에이블되어 상기 수평동기신호를 2분주하는 제 2 카운트수단과, 상기 일반 모드신호와 더블 모드신호 및 제 1 카운트수단의 출력을 수신하며, 일반 스캔 모드 시 상기 제 1 카운트수단에서 출력되는 제 1 분주신호-제 3 분주신호를 논리조합하여 제 1 분주신호 및 제 3 분주신호 주기에서 제 2 감쇄계수를 선택하기 위한 제 1 제어신호를 발생하고 상기 제 2 분주기 신호 주기에서 제 1 감쇄계수를 선택하기 위한 상기 제 1 제어신호를 발생하며, 더블 스캔 모드 시 상기 더블 모드신호에 응답하여 상기 제 1 감쇄계수를 선택하기 위한 제 1 제어신호를 발생하는 수단과, 상기 제 1 카운트수단 및 제 2 카운트수단의 출력을 수신하며, 일반 스캔 모드 시 상기 제 1 분주신호-제 3 분주신호를 논리조합하여 상기 제 1 분주신호 주기에서 평균화한 압축 데이터를 스위칭 출력하기 위한 상기 제 2 제어신호를 발생하고, 더블 스캔 모드 시 상기 제 2 카운트수단의 출력에 의해 평균화한 압축 데이터를 스위칭 출력하기 위한 상기 제 2 제어신호를 발생하는 수단으로 구성된 것을 특징으로 하는 자화면 표시 장치의 버티컬 필터회로.
  11. 제 10 항에 있어서, 상기 감쇄수단이, 상기 영상데이터의 최하위 1비트를 제거하여 제 1 감쇄하는 제 1 출력단 및 상기 영상데이터의 최하위 2비트를 제거하여 제 2 감쇄하는 제 2 출력단을 구비하며, 상기 제 1 제어신호에 의해 제 1 출력단 또는 제 2 출력단이 선택되고 상기 영상데이터를 제 1 감쇄 또는 제 2 감쇄하 출력하는 제 1 디멀티플렉서로 구성된 것을 특징으로 하는 자화면 표시 장치의 버티컬 필터 회로.
  12. 제 11 항에 있어서, 상기 스위치수단이, 입력단자가 상기 라인메모리의 출력단과 연결되며, 제 1 출력단자가 영상데이터의 출력단과 연결되고 제 2 출력단자가 상기 가산수단의 제 2 입력단자에 연결되는 제 2 디멀티플렉서로서, 상기 제 2 제어신호에 의해 스위칭되어 더블 스캔 모드 시 상기 저장된 영상데이터를 2개의 수평라인에 대해 평균화시킨 출력을 선택 출력하고 상기 일반 스캔 모드 시 상기 저장된 영상데이터를 3개의 수평라인에 대해 평균화시킨 출력을 선택 출력하는 것을 특징으로 하는 자화면 표시장치의 버티컬 필터 회로.
  13. 텔리비젼 자화면 표시 장치에서 M개 또는 N개의 수평라인 영상데이터를 1개의 수평라인 영상데이터로 압축하는 버티컬 필터 방법에 있어서, 제 1 수평라인 영상데이터 수신시 제 1 설정된 감쇄계수에 의해 상기 제 1 수평라인의 영상데이터를 감쇄하여 저장하는 과정과, 제 2 수평라인 영상데이터 수신시 제 2 설정된 감쇄계수에 의해 상기 제 2 수평라인의 영상데이터를 감쇄하며, 상기 감쇄한 영상데이터와 이전 수평라인들의 감쇄된 영상데이터를 가산하여 평균화한 후 저장하는 과정과, 제 1 스캔 모드신호 수신시 상기 제 3 수평라인 영상데이터에서 제M-1수평라인 영상데이터가 수신될 때까지 상기 과정을 반복하며, 제 2 스캔 모드 신호 수신시 상기 제 3 수평라인 영상데이터에서 제N-1수평라인 영상데이터가 수신될 때까지 상기 과정을 반복하는 과정과, 상기 제 1 스캔 모드에서 제M수평라인 영상데이터 수신시 또는 상기 제 2 스캔 모드에서 제N수평라인 영상데이터 수신시, 대응되는 영상데이터를 상기 모드신호에 근거하여 설정된 감쇄계수에 의해 감쇄하고, 상기 감쇄된 영상데이터를 이전 수평라인까지 감쇄되어 가산 저장된 영상데이터와 가산하여 출력하는 과정으로 이루어짐을 특징으로 하는 자화면 표시 장치의 버티컬 필터방법.
  14. 일반 스캔용 텔리비젼과 더블 스캔용 텔리비젼에서 자화면을 표시하는 장치의 버티컬 필터 방법에 있어서, 일반 모드신호 또는 더블 모드신호를 수신하여 일반 스캔 모드와 더블스캔 모드를 설정하는 과정과, 상기 모드설정과정에서 상기 일반 스캔 모드일 시 제 1 수평라인 영상데이터 수신시 설정된 감쇄계수에 의해 상기 제 1 수평라인의 영상데이터를 감쇄하며, 제 2 수평라인 영상데이터 수신시 설정된 감쇄계수에 의해 상기 제 2 수평라인 영상데이터를 감쇄하여 상기 감쇄된 영상데이터와 이전 수평라인까지 감쇄되어 저장된 각 영상데이터를 가산 저장하는 과정과, 제 3 수평라인 영상데이터 수신시 상기 설정된 감쇄계수에 의해 제 3 수평라인의 영상데이터를 감쇄하여 감쇄된 영상데이터와 이전 수평라인까지 감쇄되어 저장된 각 영상데이터를 가산 출력하며, 상기 3수평라인 단위의 영상데이터 감쇄과정을 반복 수행하는 과정과, 상기 모드설정과정에서 더블 스캔 모드일 시 상기 제 1 수평라인 영상데이터 수신시 설정된 감쇄계수에 의해 상기 제 1 수평라인의 영상데이터를 감쇄하고, 상기 제 2 수평라인 영상데이터 수신시 상기 설정된 감쇄계수에 의해 상기 제 2 수평라인의 영상데이터를 감쇄하며, 상기 감쇄된 제 1 및 제 2 수평라인의 영상데이터를 가산하여 출력한 후, 상기 2 수평라인 단위의 영상데이터 감쇄과정을 반복 수행하는 과정으로 이루어짐을 특징으로 하는 자화면 표시 장치의 버티컬 필터방법.
KR1019940018113A 1994-07-26 1994-07-26 텔리비젼의 자화면 표시 장치의 버티컬 필터 회로 및 방법 KR0136982B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1019940018113A KR0136982B1 (ko) 1994-07-26 1994-07-26 텔리비젼의 자화면 표시 장치의 버티컬 필터 회로 및 방법
US08/506,375 US5625419A (en) 1994-07-26 1995-07-24 Vertical filter circuit for picture in picture display device of television system and method therefor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940018113A KR0136982B1 (ko) 1994-07-26 1994-07-26 텔리비젼의 자화면 표시 장치의 버티컬 필터 회로 및 방법

Publications (2)

Publication Number Publication Date
KR960006540A KR960006540A (ko) 1996-02-23
KR0136982B1 true KR0136982B1 (ko) 1998-04-28

Family

ID=19388859

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940018113A KR0136982B1 (ko) 1994-07-26 1994-07-26 텔리비젼의 자화면 표시 장치의 버티컬 필터 회로 및 방법

Country Status (2)

Country Link
US (1) US5625419A (ko)
KR (1) KR0136982B1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101079599B1 (ko) * 2004-08-06 2011-11-03 삼성전자주식회사 디스플레이장치 및 그 제어방법
KR101722641B1 (ko) * 2010-12-23 2017-04-04 삼성전자주식회사 3차원 영상 획득 장치 및 상기 3차원 영상 획득 장치에서 깊이 정보를 추출하는 방법

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4665439A (en) * 1986-06-05 1987-05-12 North American Philips Consumer Electronics Corp. Piecewise recursive vertical filter for PIP feature
NL8801802A (nl) * 1988-07-15 1990-02-01 Philips Nv Videosignaalverwerkingsschakeling.
JP2912636B2 (ja) * 1989-08-04 1999-06-28 松下電器産業株式会社 2画面テレビ
US5459528A (en) * 1994-03-31 1995-10-17 Texas Instruments Incorporated Video signal processor and method for secondary images

Also Published As

Publication number Publication date
KR960006540A (ko) 1996-02-23
US5625419A (en) 1997-04-29

Similar Documents

Publication Publication Date Title
KR0151859B1 (ko) 조정가능한 반앨리어스 필터
EP0403297B1 (en) Scanning line number converting device for video signal, and down-converter and picture-in picture tv receiver using the same
JP5008826B2 (ja) 高精細度デインタレース/フレーム倍増回路およびその方法
EP1056285A2 (en) Video display apparatus capable of displaying video signals of a plurality of types with different specifications
US5422677A (en) Apparatus and method for processing a picture-in-picture video signal
AU4651599A (en) Video display apparatus and video display method
JPH05508061A (ja) ビデオ信号制御装置
JPH05183833A (ja) 表示装置
US20030086026A1 (en) Image processing apparatus and method for realizing panorama/waterglass functions
EP1036389B1 (en) System and methods for 2-tap/3-tap flicker filtering
KR0136982B1 (ko) 텔리비젼의 자화면 표시 장치의 버티컬 필터 회로 및 방법
KR950009698B1 (ko) 엔티에스씨/에치디티브이(ntsc/hdtvm) 듀얼 리시버의 라인 트리플러
EP0582305B1 (en) Video signal converting device and noise eliminator
US6329982B1 (en) Programmable pulse generator
JP2001086364A (ja) 半導体集積回路
EP1292133A1 (en) Multi-picture display
JP3576383B2 (ja) ビデオ表示制御装置
EP0056052B1 (en) Synchronizing circuit adaptable for various tv standards
US6016165A (en) Vertical compression circuit for an image playback system
KR0157483B1 (ko) 와이드 텔레비젼에서의 수평압축 표시 회로
KR0123769B1 (ko) 16 : 9 화면에서의 픽쳐 인 픽쳐 표시회로
JP2692499B2 (ja) 水平方向圧縮伸長回路及び信号処理回路
KR0124374B1 (ko) 주화면 크기에 관계없이 부화면 신호를 일정화면비로 디스플레이하는 방법 및 그 장치
KR0160658B1 (ko) 자화면 수직압축방치
KR0157481B1 (ko) 와이드 텔레비젼 수상기의 수직확대개선회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080130

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee