KR0154544B1 - 바이어스전압발생회로 및 연산증폭기 - Google Patents
바이어스전압발생회로 및 연산증폭기 Download PDFInfo
- Publication number
- KR0154544B1 KR0154544B1 KR1019910011593A KR910011593A KR0154544B1 KR 0154544 B1 KR0154544 B1 KR 0154544B1 KR 1019910011593 A KR1019910011593 A KR 1019910011593A KR 910011593 A KR910011593 A KR 910011593A KR 0154544 B1 KR0154544 B1 KR 0154544B1
- Authority
- KR
- South Korea
- Prior art keywords
- transistors
- bias voltage
- operational amplifier
- bias
- transistor
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 claims abstract description 20
- 239000000758 substrate Substances 0.000 claims abstract description 18
- 230000001419 dependent effect Effects 0.000 abstract description 2
- 238000010586 diagram Methods 0.000 description 6
- 230000003321 amplification Effects 0.000 description 5
- 238000003199 nucleic acid amplification method Methods 0.000 description 5
- 230000005669 field effect Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F3/00—Non-retroactive systems for regulating electric variables by using an uncontrolled element, or an uncontrolled combination of elements, such element or such combination having self-regulating properties
- G05F3/02—Regulating voltage or current
- G05F3/08—Regulating voltage or current wherein the variable is dc
- G05F3/10—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics
- G05F3/16—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices
- G05F3/20—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations
- G05F3/24—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations wherein the transistors are of the field-effect type only
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/34—DC amplifiers in which all stages are DC-coupled
- H03F3/343—DC amplifiers in which all stages are DC-coupled with semiconductor devices only
- H03F3/347—DC amplifiers in which all stages are DC-coupled with semiconductor devices only in integrated circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/30—Single-ended push-pull [SEPP] amplifiers; Phase-splitters therefor
- H03F3/3001—Single-ended push-pull [SEPP] amplifiers; Phase-splitters therefor with field-effect transistors
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/22—Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral
- H03K5/24—Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude
- H03K5/2472—Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude using field effect transistors
- H03K5/2481—Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude using field effect transistors with at least one differential stage
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45508—Indexing scheme relating to differential amplifiers the CSC comprising a voltage generating circuit as bias circuit for the CSC
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Nonlinear Science (AREA)
- Power Engineering (AREA)
- Electromagnetism (AREA)
- General Physics & Mathematics (AREA)
- Radar, Positioning & Navigation (AREA)
- Automation & Control Theory (AREA)
- Amplifiers (AREA)
Abstract
본원 발명은 바이어스전압발생회로 및 연산증폭기에 관한 것이며, 특히 반도체집적회로(IC)의 외부부착 저항기에 의해 복수의 바이어스전압을 동시에 설정할 수 있도록 한 바이어스전압발생회로 및 연산증폭기에 관한 것이다.
본원 발명의 바이어스전압발생회로는 다이오드접속된 제1도전형의 제1의 트랜지스터, 상기 제1도전형의 제2 및 제3의 트랜지스터로 이루어지는 커렌트미러회로와, 각각이 다이오드접속되는 동시에 각각의 입력전극이 상기 커렌트미러회로의 제2 및 제3의 트랜지스터의 출력전극에 접속된 상기 제1도전형과는 다른 제2도전형의 바이어스전압발생용의 제4 및 제5의 트랜지스터를 가지고, 상기 커렌트미러회로의 제1 내지 제3의 트랜지스터 및 상기 바이어스전압발생용의 제4 및 제5의 트랜지스터를 1칩 반도체기판상에 형성하는 동시에, 상기 커렌트미러회로의 제1의 트랜지스터의 입력전극에 접속되고, 소정의 바이어스전류를 공급하는 저항기를 상기 반도체기판의 외부에 설치하고, 상기 저항기의 저항치에 따라 제4 및 제5의 트랜지스터의 바이어스출력전압을 동시에 설정할 수 있다.
또한, 본원 발명의 연산증폭기는 각각이 정전류원용 트랜지스터를 가지는 복수채널의 연산증폭기를 상기 1칩 반도체기판상에 형성하는 동시에, 상기 제4 및 제5의 트랜지스터의 강하전압에 의해 상기 복수채널의 연산증폭기의 정전류용 트랜지스터를 각각 바이어스하여, 외부부착 저항기에 의해 복수채널의 연산증폭기의 동작전류를 동시에, 또한 정확하게 설정할 수 있다.
Description
제1도는 본원 발명의 바이어스전압발생회로의 기본구성을 도시한 회로도.
제2도는 본원 발명의 연산증폭기의 일실시예를 도시한 회로도.
제3도는 종래의 연산증폭기의 일예를 도시한 회로도.
* 도면의 주요부분에 대한 부호의 설명
1 : IC 2 : 저항기
3 : 제1의 출력단자 4 : 제2의 출력단자
Q1: 제1의 트랜지스터 Q2: 제2의 트랜지스터
Q3: 제3의 트랜지스터 Q4: 제4의 트랜지스터
Q5: 제5의 트랜지스터 Q11,Q12: 정전류원 트랜지스터
Q18,Q19: 정전류원 트랜지스터 CM : 커렌트미러회로
VB,VCC: 전원단자
본원 발명은 바이어스전압발생회로 및 연산증폭기에 관한 것이며, 특히 반도체 집적회로(IC)의 외부부착저항기에 의해 복수의 바이어스 전압을 동시에 설정할 수 있도록 한 바이어스전압발생회로 및 연산증폭기에 관한 것이다.
본원 발명의 바이어스전압발생회로는 다이오드접속된 제1도전형의 제1의 트랜지스터, 상기 제1도전형의 제2 및 제3의 트랜지스터로 이루어지는 커렌트미러회로와, 각각이 다이오드접속되는 동시에 각각의 입력전극이 상기 커렌트미러회로의 제2 및 제3의 트랜지스터의 출력전극에 접속된 상기 제1도전형과는 다른 제2도전형의 바이어스전압발생용의 제4 및 제5의 트랜지스터를 가지고, 상기 커렌트미러회로의 제1 내지 제3의 트랜지스터 및 상기 바이어스전압발생용의 제4 및 제5의 트랜지스터를 1칩 반도체기판상에 형성하는 동시에, 상기 커렌트미러회로의 제1의 트랜지스터의 입력전극에 접속되고, 소정의 바이어스전류를 공급하는 저항기를 상기 반도체기판의 외부에 설치하고, 상기 저항기의 저항치에 따라 제4 및 제5의 트랜지스터의 바이어스출력전압을 동시에 설정할 수 있다.
또한, 본원 발명의 연산증폭기는 각각이 정전류원용 트랜지스터를 가지는 복수채널의 연산증폭기를 상기 1칩 반도체기판상에 형성하는 동시에, 상기 제4 및 제5의 트랜지스터의 강하전압에 의해 상기 복수채널의 연산증폭기의 정전류원용 트랜지스터를 각각 바이어스하여, 외부부착 저항기에 의해 복수채널의 연산증폭기의 동작전류를 동시에, 또한 정확하게 설정할 수 있다.
종래, 예를들면 일본국 특개소 62(1987)-68308호 공보에 기재되어 있는 바와 같이, MOSFET(절연게이트형 전계효과형 트랜지스터)를 사용한 연산증폭기가 알려져 있다.
즉, 제3도의 종래의 연산증폭기의 일예를 도시한 회로도에 있어서, QA, QB는 차동증폭용의 N채널형 MOSFET이며, QC, QD는 차동증폭용의 MOSFET QA, QB의 드레인에 커렌트미러회로로서 구성된 P채널형 MOSFET이다. QE는 레벨시프트용의 N채널 MOSFET이며, MOSFETQB의 드레인출력 및 N채널 MOSFETQE의 소스출력에 의해 푸시풀 접속된 P채널 MOSFETQF및 N채널 FETQG을 구동한다. QH는 바이어스전압발생용의 N채널 MOSFET이며, 저항체로서 직열로 접속된 P채널 MOSFETQI와 N채널 MOSFETQJ를 통해서 전원단자 +V와 -V와의 사이에 접속된다. 그리고, 바이어스전압발생용의 N채널 MOSFETQH에 의해 정전류원용 N채널 MOSFET 트랜지스터 QK및 QL을 공통바이어스한다.
제3도에 있어서, 저항체로서 직열로 접속된 P채널 MOSFETQI과 N채널 MOSFETQJ의 저항치는 IC로 구성한 경우 ±20 내지 ±30% 불균일하므로 동작전류를 크게 설정할 필요가 있으며, 그 결과 소비전력이 커지는 결점이 있었다.
또한, 연산증폭기를 복수채널 설치하고, 전류원용 N채널 MOSFET 트랜지스터 QK및 QL을 각각 바이어스할 경우, 바이어스전압발생용의 N채널 MOSFETQH과 정전류원용 트랜지스터 QK및 QL과의 사이의 전압라인을 인회(引回)하므로 노이즈를 얻기 쉬운 동시에, 각각 독립으로 바이어스전압발생용의 N채널 MOSFETQJ, QH및 P채널 MOSFETQI을 설치하므로, IC의 칩사이즈가 커지는 결점이 있었다.
따라서, 본원 발명의 목적은 상기 결점을 개량한 바이어스전압발생회로 및 연산증폭기를 제공하는데 있다.
본원 발명의 바이어스전압발생회로는 다이오드접속된 제1도전형의 제1의 트랜지스터, 상기 제1도전형의 제2 및 제3의 트랜지스터로 이루어지는 커렌트미러회로와, 각각이 다이오드접속되는 동시에 각각의 입력전극이 상기 커렌트미러회로의 제2 및 제3의 트랜지스터의 출력전극에 접속된 상기 제1도전형과는 다른 제2도전형의 바이어스전압발생용의 제4 및 제5의 트랜지스터를 가지고, 상기 커렌트미러회로의 제1 내지 제3의 트랜지스터 및 상기 바이어스전압발생용의 제4 및 제5의 트랜지스터를 1칩 반도체기판상에 형상하는 동시에, 상기 커렌트미러회로의 제1의 트랜지스터의 입력전극에 접속되고, 소정의 바이어스전류를 공급하는 저항기를 상기 반도체기판의 외부에 설치하여 구성된다.
또한, 본원 발명의 연산증폭기는 각각이 정전류원용 트랜지스터를 가지는 복수채널의 연산증폭기를 상기 1칩 반도체기판상에 형성되는 동시에, 상기 제4 및 제5의 트랜지스터의 강하전압에 의해 상기 복수채널의 연산증폭기의 정전류원용 트랜지스터를 각각 바이어스하도록 구성된다.
본원 발명의 바이어스전압발생회로에 의하면, 소정의 바이어스전류를 공급하는저항기를 상기 반도체기판의 외부에 설치함으로써 상기 저항기의 불균일이 적어지므로 바이어스전류치를 정확하게 설정할 수 있는 동시에, 저항기의 저항치에 의해 제4 및 제5의 트랜지스터의 바이어스출력전압을 동시에 설정할 수 있다.
또한, 본원 발명의 연산증폭기는 각각이 정전류원용 트랜지스터를 가지는 복수채널의 연산증폭기를 상기 1칩 반도체기판상에 형성하는 동시에, 상기 제4 및 제5의 트랜지스터의 강하전압에 의해 상기 복수채널의 연산증폭기의 정전류원용 트랜지스터를 각각 바이어스하고, 외부부착 저항기에 의해 복수채널의 연산증폭기의 동작전류를 동시에, 또한 정확하게 설정할 수 있다.
다음에, 본원 발명의 실시예에 대하여 도면을 참조하면서 설명한다.
제1도는 본원 발명의 바이어스전압발생회로의 기본구성을 도시한 회로도이며, (1)은 전체로서 1칩 반도체기판상(도시하지 않음)에 형성된 IC(집적회로)를 도시한다. Q1은 다이오드접속된 제1도전형의 제1의 트랜지스터(일예로서 N채널형 MOSFET), Q2및 Q3은 제1도전형의 제2 및 제3의 트랜지스터(일예로서 N채널형 MOSFET)이며, 제1의 트랜지스터 Q1와 제2 및 제3의 트랜지스터 Q2및 Q3은 게이트소스간이 서로 병렬로 접속되어 커렌트미러회로(CM)를 구성한다. Q4및 Q5는 각각이 다이오드접속되는 동시에 각각의 입력전극이 커렌트미러회로(CM)의 제2의 트랜지스터 Q2및 제3의 트랜지스터(Q3)의 출력전극(드레인)과 전원단자 Vcc와의 사이에 접속된 제1도전형과는 다른 제2도전형의 바이어스전압발생용의 제4 및 5의 트랜지스터(일예로서 P채널형 MOSFET)이며, 커렌트미러회로 CM의 제1 내지 제3의 트랜지스터 Q1내지 Q3와 함께 1칩 반도체 기판상에 형성된다. (2)는 소정의 바이어스전류를 공급하는 저항기이며, 전원단자 VB와 IC(1)의 핀 P1과의 사이에 접속된다. IC(1)의 핀 P2은 커렌트미러회로 CM의 제1 내지 제3의 트랜지스터 Q1내지 Q3의 각 소스에 접속되는 동시에 접지된다. (3) 및 (4)는 제4 및 제5의 트랜지스터 Q4및 Q5의 각각의 게이트에 접속된 제1 및 제2의 출력단자이다.
이상의 구성에 있어서, 저항기(2)를 흐르는 바이어스전류 IO는 커렌트미러회로 CM의 전류비배(電流比倍)되어 제4 및 제5의 트랜지스터 Q4및 Q5에 각각 흐르고, 제1 및 제2의 출력단자(3) 및 (4)에 소정의 바이어스전압을 발생한다. 이 경우, 바이어스전류 IO를 공급하는 저항기(2)를 IC(1)의 외부에 설치함으로써 저항기(2)의 불균일이 적어지므로 바이어스전류 IO를 정확하게 설정할 수 있다.
다음에, 제2도의 본원 발명의 연산증폭기의 일실시예를 도시한 회로도에 대하여 설명한다.
제2도에 있어서, 제1도에 대응하는 부분에는 동일부호를 붙여서 상세한 설명은 생략한다.
OP1은 제1의 연산증폭기이며, OP2는 제2의 연산증폭기이다. 제1의 연산증폭기 OP1는 차동증폭용의 N채널형의 MOSFETQ6, Q7와 차동증폭용의 MOSFETQ6, Q7의 드레인에 커렌트미러회로로서 구성된 N채널형의 MOSFETQ8, Q9및 증폭용의 N채널 MOSFETQ10을 갖는다. 또한, Q11및 Q12는 각각 정전류원용 P채널 MOSFET이며, 제1의 출력단자(3)의 바이어스전아이 공급된다. 제2의 연산증폭기 OP2는 MOSFETQ13내지 Q19를 가지고, 제1의 연산증폭기 OP1와 대략 동일하게 구성되고, 정전류원용 P채널 MOSFETQ18및 Q19은 제2의 출력단자(4)의 바이어스전압이 공급된다.
이상의 구성에 있어서, 제4 및 제5의 트랜지스터 Q4및 Q5의 강하전압에 의해 복수채널의 연산증폭기 OP1및 OP2의 정전류원용 트랜지스터 Q11,Q12,Q18,Q19를 각각 바이어스하고, 외부부착저항기(2)에 의해 복수채널의 연산증폭기 OP1및 OP2의 동작전류를 동시에, 또한 정확하게 설정할 수 있다.
이 경우, 커렌트미러회로 CM와 바이어스전압발생용의 제4 및 제5의 트랜지스터 Q4및 Q5과 사이는 바이어스용 정전류가 흐르므로 노이즈에 대한 레이아웃의 자유도가 증대된다.
또한, 전술한 실시예에 있어서는 MOSFET에 대하여 설명하였지만, 본원 발명은 바이폴라형 트랜지스터를 사용할 수 있다.
또한, 제1의 연산증폭기 OP1(또는 제2의 연산증폭기 OP2)를 복수의 연산증포기로 구성하고, 각각의 연산증폭기의 정전류원용 FET를 공통으로 바이어스하는 것도 가능하다.
이상 설명한 바와 같이, 본원 발명의 바이어스전압 발생회로에 의하면, 소정의 바이어스전류를 공급하는 저항기를 상기 반도체기판의 외부에 설치함으로써 상기 저항기의 불균일이 적어지므로 바이어스전류치를 정확하게 설정할 수 있는 동시에, 저항기의 저항치에 의해 바이어스전압발생용 트랜지스터의 바이어스출력전압을 동시에 설정할 수 있다.
또한, 각각이 정전류원용 트랜지스터를 가지는 복수채널의 연산증폭기를 상기 1칩 반도체기판상에 형성하는 동시에, 바이어스전압발생용 트랜지스터의 강하전압에 의해 상기 정전류원용 트랜지스터를 각각 바이어스하고, 외부부착저항기에 의해 복수채널의 연산증폭기의 동작전류를 동시에, 또한 정확하게 설정할 수 있다.
그리고, 커렌트미러회로와 바이어스전압발생용 트랜지스터와의 사이는 바이어스용 정전류가 흐르므로, 노이즈에 대한 레이아웃의 자유도가 증대되는 이점이 있다.
Claims (2)
- 다이오드접속된 제1도전형의 제1의 트랜지스터, 상기 제1도전형의 제2 및 제3의 트랜지스터로 이루어지는 커렌트미러회로와, 각각이 다이오드접속되는 동시에 각각의 입력전극이 상기 커렌트미러회로의 제2 및 제3의 트랜지스터의 출력전극에 접속된 상기 제1도전형과는 다른 제2도전형의 바이어스전압발생용의 제4 및 제5의 트랜지스터를 가지고, 상기 커렌트미러회로의 제1 내지 제3의 트랜지스터 및 상기 바이어스전압발생용의 제4 및 제5의 트랜지스터를 1칩 반도체기판상에 형성하는 동시에, 상기 커렌트미러회로의 제1의 트랜지스터의 입력전극에 접속되고, 소정의 바이어스전류를 공급하는 저항기를 상기 반도체기판의 외부에 설치한 것을 특징으로 하는 바이어스전압발생회로.
- 각각이 정전류원용 트랜지스터를 가지는 복수채널의 연산증폭기를 상기 1칩 반도체기판상에 형성하는 동시에, 청구항 제1항의 바이어스전압발생회로의 제4 및 제5의 트랜지스터의 강하전압에 의해 상기 복수채널의 연산증폭기의 정전류원용 트랜지스터를 각각 바이어스하도록 한 것을 특징으로 하는 연산증폭기.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2181654A JPH0470204A (ja) | 1990-07-11 | 1990-07-11 | バイアス電圧発生回路及び演算増幅器 |
JP90-181654 | 1990-07-11 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR920003629A KR920003629A (ko) | 1992-02-29 |
KR0154544B1 true KR0154544B1 (ko) | 1998-12-15 |
Family
ID=16104528
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019910011593A KR0154544B1 (ko) | 1990-07-11 | 1991-07-09 | 바이어스전압발생회로 및 연산증폭기 |
Country Status (3)
Country | Link |
---|---|
US (1) | US5164614A (ko) |
JP (1) | JPH0470204A (ko) |
KR (1) | KR0154544B1 (ko) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5583464A (en) * | 1994-05-13 | 1996-12-10 | Thinking Machines Corporation | Resistor circuit for integrated circuit chip using insulated field effect transistors |
JP3398573B2 (ja) * | 1997-07-15 | 2003-04-21 | 松下電器産業株式会社 | 差動増幅装置 |
JP2000269426A (ja) * | 1999-03-17 | 2000-09-29 | Toshiba Corp | ミラー回路 |
WO2002003161A2 (en) * | 2000-07-03 | 2002-01-10 | Broadcom Corporation | Bis circuit for establishing a plurality of bias voltages |
US6404252B1 (en) | 2000-07-31 | 2002-06-11 | National Semiconductor Corporation | No standby current consuming start up circuit |
US20060164128A1 (en) * | 2005-01-21 | 2006-07-27 | Miller Ira G | Low current power supply monitor circuit |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE3136780A1 (de) * | 1981-09-16 | 1983-03-31 | Siemens AG, 1000 Berlin und 8000 München | Integrierte halbleiterschaltung |
US4477737A (en) * | 1982-07-14 | 1984-10-16 | Motorola, Inc. | Voltage generator circuit having compensation for process and temperature variation |
US4792705A (en) * | 1986-03-14 | 1988-12-20 | Western Digital Corporation | Fast switching charge pump |
JPH0727424B2 (ja) * | 1988-12-09 | 1995-03-29 | 富士通株式会社 | 定電流源回路 |
JPH02215154A (ja) * | 1989-02-16 | 1990-08-28 | Toshiba Corp | 電圧制御回路 |
US4978868A (en) * | 1989-08-07 | 1990-12-18 | Harris Corporation | Simplified transistor base current compensation circuitry |
-
1990
- 1990-07-11 JP JP2181654A patent/JPH0470204A/ja active Pending
-
1991
- 1991-07-09 KR KR1019910011593A patent/KR0154544B1/ko not_active IP Right Cessation
- 1991-07-10 US US07/727,930 patent/US5164614A/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
US5164614A (en) | 1992-11-17 |
JPH0470204A (ja) | 1992-03-05 |
KR920003629A (ko) | 1992-02-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR940001251B1 (ko) | 전압 제어회로 | |
US5034626A (en) | BIMOS current bias with low temperature coefficient | |
US4583037A (en) | High swing CMOS cascode current mirror | |
KR950005169B1 (ko) | 평형 차동 증폭기 | |
JPS6130107A (ja) | 演算増幅器 | |
KR900010531A (ko) | 정전류원 회로 | |
JP2715642B2 (ja) | 半導体集積回路 | |
US4847518A (en) | CMOS voltage divider circuits | |
US4647841A (en) | Low voltage, high precision current source | |
US7932712B2 (en) | Current-mirror circuit | |
KR0154544B1 (ko) | 바이어스전압발생회로 및 연산증폭기 | |
US4476428A (en) | Power supply device | |
US4383223A (en) | CMOS Operational amplifier employing push-pull output stage | |
US4924113A (en) | Transistor base current compensation circuitry | |
US4403198A (en) | Biasing circuit for MOSFET power amplifiers | |
JP4176152B2 (ja) | 分圧器回路 | |
KR0132646B1 (ko) | 금속 산화물 반도체 트랜지스터를 이용한 전압/전류 변환 회로 | |
US6392465B1 (en) | Sub-threshold CMOS integrator | |
JP3644156B2 (ja) | 電流制限回路 | |
JPH088708A (ja) | アナログスイッチ回路 | |
US4769559A (en) | Switchable current source | |
US5063310A (en) | Transistor write current switching circuit for magnetic recording | |
EP1213636A2 (en) | Current mirror circuit | |
EP0615182B1 (en) | Reference current generating circuit | |
JP3438878B2 (ja) | 定電流回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20080626 Year of fee payment: 11 |
|
LAPS | Lapse due to unpaid annual fee |