JPWO2022269871A5 - - Google Patents

Download PDF

Info

Publication number
JPWO2022269871A5
JPWO2022269871A5 JP2021572662A JP2021572662A JPWO2022269871A5 JP WO2022269871 A5 JPWO2022269871 A5 JP WO2022269871A5 JP 2021572662 A JP2021572662 A JP 2021572662A JP 2021572662 A JP2021572662 A JP 2021572662A JP WO2022269871 A5 JPWO2022269871 A5 JP WO2022269871A5
Authority
JP
Japan
Prior art keywords
voltage
output
circuit
feedback
reference voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2021572662A
Other languages
English (en)
Other versions
JP7216846B1 (ja
JPWO2022269871A1 (ja
Filing date
Publication date
Application filed filed Critical
Priority claimed from PCT/JP2021/023988 external-priority patent/WO2022269871A1/ja
Publication of JPWO2022269871A1 publication Critical patent/JPWO2022269871A1/ja
Application granted granted Critical
Publication of JP7216846B1 publication Critical patent/JP7216846B1/ja
Publication of JPWO2022269871A5 publication Critical patent/JPWO2022269871A5/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Description

まず、出力電圧Voutの出力端子T2に接続された負荷装置などの負荷が増大して出力電圧Voutが低下した場合、帰還用分圧抵抗R1,R2にて分圧された帰還電圧Vfbも低下する。例えば、出力電圧Voutが3Vから2.7V低下した場合、帰還電圧Vfbは0.9Vとなる。このとき、VFM制御コンパレータ12は、帰還電圧Vfb=0.9Vを基準電圧Vref=1Vと比較して、Vfb<Vrefとなり、出力電圧Voutが低下したと判定してVFM制御コンパレータ12の出力信号Sc1をHレベルからLレベルに反転させる。次に、駆動制御回路13は、前記反転したLレベルの出力信号Sc1を受信して、入力電圧Vinから出力電圧Voutへの昇圧動作を開始する。ここで、主として、以下の3つの動作フェーズP1~P3がある。
まず、図2A及び図2Bを参照して出力電圧検出回路20の構成について以下に説明する。
図2A及び図2Bにおいて、出力電圧検出回路20は、直流電圧源21,22と、コンパレータ23と制御回路30と、インバータ31,32より構成されるバッファ回路24と、スイッチドキャパシタである内蔵キャパシタC1,C2とを備えて構成される。直流電圧源21は電圧VLSを有し、直流電圧源22は電圧VDRPを有する。

Claims (7)

  1. 第1の直流電圧を所定の第2の直流電圧に変換して出力電圧として出力する電力変換装置の制御回路であって、
    所定の基準電圧を発生する基準電圧源と、
    前記出力電圧又はそれに対応する電圧を充電するキャパシタを有し、前記キャパシタの電圧に基づいて、前記出力電圧の低下を検出して検出信号を出力する出力電圧検出回路と、
    前記基準電圧及び前記出力電圧に応じて分圧比が設定されて互いに直列に接続された2個の分圧抵抗を含み、前記出力電圧を分圧した帰還電圧を出力する帰還電圧出力回路と、
    前記基準電圧を前記帰還電圧と比較し、比較結果を示す比較結果信号を出力する電圧比較回路と、
    前記比較結果信号及び前記出力電圧検出回路の検出信号に応じて間欠動作の制御を行う駆動制御回路を備えた電力変換装置の制御回路。
  2. 前記駆動制御回路は、前記比較結果信号に基づいて、前記帰還電圧が前記基準電圧以上であることが所定時間継続したときに、前記基準電圧源と、前記帰還電圧出力回路及び前記電圧比較回路のうちのいずれかの動作を停止する、
    請求項1に記載の電力変換装置の制御回路。
  3. 前記駆動制御回路は、前記検出信号に基づいて、前記基準電圧源と、前記帰還電圧出力回路及び前記電圧比較回路の動作を再開させる、
    請求項1又は2に記載の電力変換装置の制御回路。
  4. 請求項1~3のうちのいずれか1つに記載の電力変換装置の制御回路を備える電力変換装置であって、
    前記電力変換装置は、昇圧型DCDCコンバータである
    電力変換装置。
  5. 第1の直流電圧を所定の第2の直流電圧に変換して出力電圧として出力する電力変換装置の制御方法であって、
    基準電圧源が、所定の基準電圧を発生するステップと、
    前記出力電圧又はそれに対応する電圧を充電するキャパシタを有し、前記キャパシタの電圧に基づいて、前記出力電圧の低下を検出して検出信号を出力するステップと、
    帰還電圧出力回路が、前記基準電圧及び前記出力電圧に応じて分圧比が設定されて互いに直列に接続された2個の分圧抵抗を用いて、前記出力電圧を分圧した帰還電圧を出力するステップと、
    電圧比較回路が、前記基準電圧を前記帰還電圧と比較し、比較結果を示す比較結果信号を出力するステップと、
    前記比較結果信号及び前記検出信号に応じて間欠動作の制御を行うステップとを含む電力変換装置の制御方法。
  6. 前記比較結果信号に基づいて、前記帰還電圧が前記基準電圧以上であることが所定時間継続したときに、前記基準電圧源と、前記帰還電圧出力回路及び前記電圧比較回路のうちのいずれかの動作を停止するステップをさらに含む、
    請求項5に記載の電力変換装置の制御方法。
  7. 前記検出信号に基づいて、前記基準電圧源と、前記帰還電圧出力回路及び前記電圧比較回路の動作を再開させるステップをさらに含む、
    請求項5又は6に記載の電力変換装置の制御方法。
JP2021572662A 2021-06-24 2021-06-24 電力変換装置の制御回路 Active JP7216846B1 (ja)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2021/023988 WO2022269871A1 (ja) 2021-06-24 2021-06-24 電力変換装置の制御回路

Publications (3)

Publication Number Publication Date
JPWO2022269871A1 JPWO2022269871A1 (ja) 2022-12-29
JP7216846B1 JP7216846B1 (ja) 2023-02-01
JPWO2022269871A5 true JPWO2022269871A5 (ja) 2023-05-31

Family

ID=84541671

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2021572662A Active JP7216846B1 (ja) 2021-06-24 2021-06-24 電力変換装置の制御回路

Country Status (4)

Country Link
US (1) US12015347B2 (ja)
JP (1) JP7216846B1 (ja)
CN (1) CN115720698A (ja)
WO (1) WO2022269871A1 (ja)

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7164591B2 (en) * 2003-10-01 2007-01-16 International Rectifier Corporation Bridge-less boost (BLB) power factor correction topology controlled with one cycle control
JP4908064B2 (ja) * 2005-08-19 2012-04-04 株式会社東芝 半導体集積回路装置
US7498793B2 (en) * 2007-03-09 2009-03-03 O2Micro International Ltd. Current-mode DC-to-DC-converter
JP5233459B2 (ja) 2008-07-15 2013-07-10 セイコーエプソン株式会社 受電制御装置、受電装置および電子機器
JP5905689B2 (ja) * 2011-09-13 2016-04-20 ローム株式会社 Dc/dcコンバータならびにそれを用いた電源装置および電子機器
JP6460592B2 (ja) 2013-07-31 2019-01-30 株式会社半導体エネルギー研究所 Dcdcコンバータ、及び半導体装置
CN111033999B (zh) * 2018-03-30 2023-04-28 富士电机株式会社 功率因数改善电路及半导体装置

Similar Documents

Publication Publication Date Title
US8248040B2 (en) Time-limiting mode (TLM) for an interleaved power factor correction (PFC) converter
US9584019B2 (en) Switching regulator and control method thereof
US9787187B2 (en) Dual-constant-time buck-boost switching regulator and control circuit and method thereof
CN107112895B (zh) 开关稳压器及其操控方法
JP5852380B2 (ja) Dc/dcコンバータ
JP4246045B2 (ja) 電源回路及びその電源回路の出力電圧立ち上げ方法
US20060113974A1 (en) Method of forming a power supply control and device therefor
US20150008895A1 (en) Current mode dc-dc conversion device with fast transient response
KR20080024095A (ko) 스위칭 레귤레이터, 스위칭 레귤레이터의 제어 회로, 및스위칭 레귤레이터의 제어 동작 방법
JP5098760B2 (ja) Dc−dcコンバータおよび電源制御用半導体集積回路
US20120306466A1 (en) Step-up dc-dc converter
TWI634728B (zh) 運作於脈衝省略模式的控制電路及具有其之電壓轉換器
US20140327421A1 (en) Switching regulator and method for controlling the switching regulator
US20130027988A1 (en) Switching controller for flyback power converters without input capacitor
JP6608866B2 (ja) Dc−dcコンバータ
US9093918B2 (en) Control circuit for offline power converter without input capacitor
US9515575B2 (en) Power conversion apparatus and power conversion method
JP2005354860A (ja) 昇降圧型dc−dcコンバータの制御装置
JP2009225642A (ja) 電源装置および半導体集積回路装置
JP5493916B2 (ja) 昇降圧dc−dcコンバータおよびスイッチング制御回路
JP2013247745A (ja) 充電制御回路および充電回路
JP4464263B2 (ja) スイッチング電源装置
JPWO2022269871A5 (ja)
TW201537874A (zh) 動態預充電之電壓轉換裝置
JP7405885B2 (ja) 同期整流回路