JPWO2020008573A1 - 周波数変調発振源、レーダ装置及び周波数変調発振源の制御方法 - Google Patents
周波数変調発振源、レーダ装置及び周波数変調発振源の制御方法 Download PDFInfo
- Publication number
- JPWO2020008573A1 JPWO2020008573A1 JP2020528610A JP2020528610A JPWO2020008573A1 JP WO2020008573 A1 JPWO2020008573 A1 JP WO2020008573A1 JP 2020528610 A JP2020528610 A JP 2020528610A JP 2020528610 A JP2020528610 A JP 2020528610A JP WO2020008573 A1 JPWO2020008573 A1 JP WO2020008573A1
- Authority
- JP
- Japan
- Prior art keywords
- frequency
- voltage
- signal
- modulation
- value
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000010355 oscillation Effects 0.000 title claims abstract description 168
- 238000000034 method Methods 0.000 title claims description 77
- 230000035945 sensitivity Effects 0.000 claims abstract description 63
- 238000001514 detection method Methods 0.000 claims description 41
- 230000005540 biological transmission Effects 0.000 claims description 28
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 claims description 19
- 238000010586 diagram Methods 0.000 description 46
- 238000012545 processing Methods 0.000 description 35
- 230000015654 memory Effects 0.000 description 19
- 230000006866 deterioration Effects 0.000 description 14
- 230000000694 effects Effects 0.000 description 9
- 238000013459 approach Methods 0.000 description 8
- 238000012795 verification Methods 0.000 description 8
- 230000003247 decreasing effect Effects 0.000 description 6
- 238000013461 design Methods 0.000 description 6
- 230000006870 function Effects 0.000 description 6
- 238000012546 transfer Methods 0.000 description 5
- 230000001360 synchronised effect Effects 0.000 description 4
- 239000003990 capacitor Substances 0.000 description 3
- 230000007257 malfunction Effects 0.000 description 3
- 238000005457 optimization Methods 0.000 description 3
- 239000004065 semiconductor Substances 0.000 description 3
- 238000012935 Averaging Methods 0.000 description 2
- 238000013507 mapping Methods 0.000 description 2
- 230000000737 periodic effect Effects 0.000 description 2
- 238000005070 sampling Methods 0.000 description 2
- 238000004904 shortening Methods 0.000 description 2
- 230000032683 aging Effects 0.000 description 1
- 230000003321 amplification Effects 0.000 description 1
- 239000013256 coordination polymer Substances 0.000 description 1
- 230000012447 hatching Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012544 monitoring process Methods 0.000 description 1
- 238000003199 nucleic acid amplification method Methods 0.000 description 1
- 230000010356 wave oscillation Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03C—MODULATION
- H03C3/00—Angle modulation
- H03C3/02—Details
- H03C3/09—Modifications of modulator for regulating the mean frequency
- H03C3/0908—Modifications of modulator for regulating the mean frequency using a phase locked loop
- H03C3/0958—Modifications of modulator for regulating the mean frequency using a phase locked loop applying frequency modulation by varying the characteristics of the voltage controlled oscillator
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03C—MODULATION
- H03C3/00—Angle modulation
- H03C3/02—Details
- H03C3/09—Modifications of modulator for regulating the mean frequency
- H03C3/0908—Modifications of modulator for regulating the mean frequency using a phase locked loop
- H03C3/0916—Modifications of modulator for regulating the mean frequency using a phase locked loop with frequency divider or counter in the loop
- H03C3/0925—Modifications of modulator for regulating the mean frequency using a phase locked loop with frequency divider or counter in the loop applying frequency modulation at the divider in the feedback loop
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03C—MODULATION
- H03C3/00—Angle modulation
- H03C3/02—Details
- H03C3/09—Modifications of modulator for regulating the mean frequency
- H03C3/0908—Modifications of modulator for regulating the mean frequency using a phase locked loop
- H03C3/0941—Modifications of modulator for regulating the mean frequency using a phase locked loop applying frequency modulation at more than one point in the loop
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03C—MODULATION
- H03C3/00—Angle modulation
- H03C3/02—Details
- H03C3/09—Modifications of modulator for regulating the mean frequency
- H03C3/0908—Modifications of modulator for regulating the mean frequency using a phase locked loop
- H03C3/0966—Modifications of modulator for regulating the mean frequency using a phase locked loop modulating the reference clock
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L1/00—Stabilisation of generator output against variations of physical values, e.g. power supply
- H03L1/02—Stabilisation of generator output against variations of physical values, e.g. power supply against variations of temperature only
- H03L1/022—Stabilisation of generator output against variations of physical values, e.g. power supply against variations of temperature only by indirect stabilisation, i.e. by generating an electrical correction signal which is a function of the temperature
- H03L1/026—Stabilisation of generator output against variations of physical values, e.g. power supply against variations of temperature only by indirect stabilisation, i.e. by generating an electrical correction signal which is a function of the temperature by using a memory for digitally storing correction values
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/085—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
- H03L7/087—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal using at least two phase detectors or a frequency and phase detector in the loop
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/10—Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range
- H03L7/104—Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range using an additional signal from outside the loop for setting or controlling a parameter in the loop
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/16—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
- H03L7/18—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L2207/00—Indexing scheme relating to automatic control of frequency or phase and to synchronisation
- H03L2207/06—Phase locked loops with a controlled oscillator having at least two frequency control terminals
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
- Radar Systems Or Details Thereof (AREA)
Abstract
Description
図1は、実施の形態1に係る周波数変調発振源の構成を示すブロック図である。図2は、実施の形態1における基準信号生成部が生成する信号波形の一例を示す図である。図3は、実施の形態1におけるVCOが生成する信号波形の一例を示す図である。
図9は、実施の形態2に係る周波数変調発振源100Aの構成を示すブロック図である。図9に示される周波数変調発振源100Aでは、図1に示す実施の形態1に係る周波数変調発振源100の構成において、周波数補償電圧テーブル(以下、「VTテーブル」と呼ぶ)40、変調制御電圧テーブル(以下、「VPテーブル」と呼ぶ)42及び温度検出器45が追加されている。その他の構成については、実施の形態1の構成と同一又は同等であり、同一又は同等の構成部には同一の符号が付されて示されている。
図14は、実施の形態3に係る周波数変調発振源の構成を示すブロック図である。図14に示される実施の形態3に係る周波数変調発振源100Bでは、図1に示す実施の形態1に係る周波数変調発振源100の構成において、周波数補償制御部30が周波数補償制御部30Aに変更されている。図1に示す実施の形態1におけるPLL16に信号切替スイッチ8が追加されて、PLL16Aを構成している。また、周波数検出部31が追加されている。
次に、実施の形態4に係る周波数変調発振源の制御方法について、図17から図20の図面を参照して説明する。図17は、実施の形態4に係る周波数変調発振源における動作の説明に供するフローチャートである。図18は、実施の形態4におけるVT−VP近似曲線の作成処理の説明に供する第1の図である。図19は、実施の形態4におけるVT−VP近似曲線の作成処理の説明に供する第2の図である。図20は、実施の形態4におけるVT−VP近似曲線の作成処理の説明に供する第3の図である。なお、実施の形態4に係る周波数変調発振源の機能は、図1に示される実施の形態1のものと同一又は同等の構成で実現できる。
実施の形態5では、目標のKv値及びVP値に対して、周波数補償電圧VTが設定限界値を超える場合の制御について説明する。なお、本実施の形態に係る制御は、周波数補償制御部30又は周波数補償制御部30Aによって、実行することができる。
(2)Icpはチャージポンプの回路設計で与えられ、回路として可変に設定できる。なお、変調感度「Kv0」に対応して設定した値を、ここでは、「Icp0」とする。
(3)fc特性、すなわちKv値の平方根と、Icpとの積を一定とするため、以下の(4)式に基づいて、新たに目標値とするKv値(「Kv1」とする)に対応するIcp1を算出する。
次に、実施の形態6に係る周波数変調発振源について、図22を参照して説明する。図22は、実施の形態6に係る周波数変調発振源の構成を示すブロック図である。
次に、実施の形態7に係る周波数変調発振源について、図23を参照して説明する。図23は、実施の形態7に係る周波数変調発振源の構成を示すブロック図である。図23に示される実施の形態7に係る周波数変調発振源100Dにおいては、図1に示される実施の形態1の構成において、位相周波数比較部2と分周器7との間に、DDS9が備えられる。位相周波数比較部2、チャージポンプ3、ループフィルタ4、VCO5、分周器7及びDDS9は、PLL16Cを構成する。
次に、実施の形態8に係るレーダ装置について、図24及び図25を参照して説明する。図24は、実施の形態1から実施の形態7で説明した何れかの周波数変調発振源を含むレーダ装置500の構成を示すブロック図である。図25は、図24に示すレーダ装置500の変形例を示すブロック図である。図24及び図25において、変調信号生成器510は、実施の形態1から実施の形態7で説明した何れかの周波数変調発振源を用いたものである。
図1は、実施の形態1に係る周波数変調発振源の構成を示すブロック図である。図2は、実施の形態1における分周信号が生成する信号波形の一例を示す図である。図3は、実施の形態1におけるVCOが生成する信号波形の一例を示す図である。
次に、実施の形態7に係る周波数変調発振源について、図23を参照して説明する。図23は、実施の形態7に係る周波数変調発振源の構成を示すブロック図である。図23に示される実施の形態7に係る周波数変調発振源100Dにおいては、図1に示される実施の形態1の構成において、位相周波数比較部2と分周器7との間に、DDS9が備えられる。位相周波数比較部2、チャージポンプ3、ループフィルタ4、分周器7及びDDS9は、PLL16Cを構成する。
Claims (17)
- 位相同期回路を構成し、基準信号と分周信号との間の位相差に対応した比較結果信号を積分して生成した第1電圧、及び前記第1電圧と前記分周信号の分周数とに基づいて設定される第2電圧に基づいて発振周波数が制御される電圧制御発振器と、
前記第2電圧により、前記電圧制御発振器の前記第1電圧の周波数特性における変調動作点を移動させ、前記変調動作点における変調感度が目標範囲内の値となるように前記第2電圧を制御する制御部と、
を備えたことを特徴とする周波数変調発振源。 - 前記基準信号を生成する基準信号生成部と、
分周制御信号を生成する分周器制御部と、
を備え、
前記位相同期回路は、前記電圧制御発振器の出力信号を前記分周制御信号に基づいて分周出力する分周器を備え、
前記制御部は、
前記第1電圧を検出する電圧検出部と、
前記電圧検出部の検出値、及び前記分周器制御部で設定される分周数に基づいて前記第2電圧を算出する算出部と、
前記算出部の算出値に基づく第2電圧を発生させて前記電圧制御発振器に入力する電圧発生部と、
を備えたことを特徴とする請求項1に記載の周波数変調発振源。 - 前記算出部は、前記電圧検出部の検出値、及び前記分周数に基づいて前記変調感度を算出し、算出した前記変調感度が目標範囲内の値となる前記第2電圧を求めることを特徴とする請求項2に記載の周波数変調発振源。
- 前記算出部は、前記電圧検出部の検出値が目標範囲内の値となる前記第2電圧を求めることを特徴とする請求項2に記載の周波数変調発振源。
- 周囲温度を検出する検出器と、
前記検出器が検出した温度データと前記第2電圧との関係が記される第1のテーブルと、
前記検出器が検出した温度データと前記第1電圧との関係が記される第2のテーブルと、
を備え、
前記制御部は、求めた前記第2電圧を前記第1のテーブルに記憶し、求めた前記第1電圧を前記第2のテーブルに記憶することを特徴とする請求項4に記載の周波数変調発振源。 - 前記制御部は、前記第1電圧を検出する際に前記電圧制御発振器に入力する前記第2電圧の初期値を、前記第1のテーブルを参照して設定することを特徴とする請求項5に記載の周波数変調発振源。
- 前記制御部は、
前記電圧制御発振器の出力信号と前記基準信号とに基づいて、前記電圧制御発振器の発振周波数を検出する周波数検出部と、
前記電圧制御発振器に入力するための第3電圧を発生させる第1の電圧発生部と、
前記電圧制御発振器に入力される第1電圧を切り替えて、前記第3電圧を前記電圧制御発振器に入力する電圧切替部と、
前記周波数検出部の検出値、及び前記第3電圧に基づいて前記第1電圧を算出すると共に、算出した前記第1電圧を前記電圧制御発振器に入力した条件下で、前記周波数検出部の検出値が目標範囲内の値となる前記第2電圧を算出する算出部と、
前記算出部の算出値に基づく前記第2電圧を発生させて前記電圧制御発振器に入力する第2の電圧発生部と、
を備えたことを特徴とする請求項1に記載の周波数変調発振源。 - 前記算出部は、前記周波数検出部の検出値、及び設定した前記第3電圧に基づいて前記変調感度を算出し、算出した前記変調感度が目標範囲内の値となる前記第1電圧を求めることを特徴とする請求項7に記載の周波数変調発振源。
- 前記基準信号を生成する基準信号生成部と、
分周制御信号を生成する分周器制御部と、
を備え
前記位相同期回路は、
前記電圧制御発振器の出力信号を前記分周制御信号に基づいて分周出力する分周器と、
前記分周信号と前記基準信号との位相差に対応した前記比較結果信号を生成する位相周波数比較部と、
前記比較結果信号を駆動電流に変換するチャージポンプと、
前記チャージポンプから供給される駆動電流を積分するループフィルタと、
を備えたことを特徴とする請求項1から8の何れか1項に記載の周波数変調発振源。 - 前記制御部は、
前記チャージポンプの新たな駆動電流レベルを設定し、設定した前記駆動電流レベルに基づいて前記第1電圧又は前記変調感度の目標範囲を再設定することを特徴とする請求項9に記載の周波数変調発振源。 - 請求項3、4、8又は10に記載の周波数変調発振源における調整は、実運用時における通常変調動作を行う期間とは異なる期間に行われることを特徴とする請求項3、4、8又は10に記載の周波数変調発振源。
- 前記基準信号を生成する基準信号生成部を備え、
前記位相同期回路は、
前記電圧制御発振器の出力信号を分周した分周信号を出力する分周器と、
入力される第1の基準信号を、時間に対して設定された周波数変調を行い、第2の基準信号を生成するダイレクトデジタルシンセサイザと、
前記分周信号と前記第2の基準信号との位相差に対応した比較結果信号を生成する位相周波数比較部と、
前記比較結果信号を駆動電流に変換するチャージポンプと、
前記チャージポンプから供給される駆動電流を積分するループフィルタと、
を備えたことを特徴とする請求項1に記載の周波数変調発振源。 - 前記基準信号を生成する基準信号生成を備え、
前記位相同期回路は、
前記電圧制御発振器の出力信号を分周した第1の分周信号を出力する分周器と、
前記分周器から出力される前記第1の分周信号に対し、時間に対して設定された周波数変調を行い、第2の分周信号を生成するダイレクトデジタルシンセサイザと、
前記基準信号と前記第2の分周信号との位相差に対応した比較結果信号を生成する位相周波数比較部と、
前記比較結果信号を駆動電流に変換するチャージポンプと、
前記チャージポンプから供給される駆動電流を積分するループフィルタと、
を備えたことを特徴とする請求項1に記載の周波数変調発振源。 - 請求項1から13の何れか1項に記載の周波数変調発振源と、
前記周波数変調発振源により生成される周波数変調信号に基づいて生成した送信信号を空間に向けて送信する送信アンテナと、
前記送信アンテナから送信された前記送信信号が対象物により反射された信号を受信する受信アンテナと、
前記受信アンテナが受信した信号を増幅した信号と前記周波数変調信号との乗算を行った信号を生成するミキサ回路と、
を備えたことを特徴とするレーダ装置。 - 基準信号と分周信号との間の位相差に対応した比較結果信号を積分して生成した第1電圧、及び前記第1電圧と前記分周信号の分周数とに基づいて設定される第2電圧に基づいて発振周波数が制御される電圧制御発振器を備えた周波数変調発振源に適用される周波数変調発振源の制御方法であって、
前記第2電圧を前記電圧制御発振器に印加する第1ステップと、
前記第2電圧を印加し、位相同期回路出力の周波数をロックしたときに生成される前記第1電圧を検出する第2ステップと、
印加された前記第2電圧及び検出された前記第1電圧に基づいて前記第1電圧と前記第2電圧との間の関係を表す近似曲線を作成する第3ステップと、
前記第3ステップで作成した前記近似曲線に基づいて、目標となる第1電圧を得るための第2電圧を算出する第4ステップと、
前記第4ステップで算出された前記第2電圧を更新する第5ステップと、
を含むことを特徴とする周波数変調発振源の制御方法。 - 前記第4ステップと前記第5ステップとの間に、前記第4ステップで算出された算出値に基づく第2電圧を前記電圧制御発振器に印加し、位相同期回路出力の周波数をロックさせ、目標となる前記第1電圧が得られていることを実際に検出して検証するステップを含むことを特徴とする請求項15に記載の周波数変調発振源の制御方法。
- 前記第1から第5ステップによる制御は、実運用時における通常変調動作を行う期間とは異なる期間に行われることを特徴とする請求項15又は16に記載の周波数変調発振源の制御方法。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/JP2018/025401 WO2020008573A1 (ja) | 2018-07-04 | 2018-07-04 | 周波数変調発振源、レーダ装置及び周波数変調発振源の制御方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPWO2020008573A1 true JPWO2020008573A1 (ja) | 2021-03-11 |
JP6903234B2 JP6903234B2 (ja) | 2021-07-14 |
Family
ID=69060225
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2020528610A Active JP6903234B2 (ja) | 2018-07-04 | 2018-07-04 | 周波数変調発振源、レーダ装置及び周波数変調発振源の制御方法 |
Country Status (3)
Country | Link |
---|---|
JP (1) | JP6903234B2 (ja) |
DE (1) | DE112018007795T5 (ja) |
WO (1) | WO2020008573A1 (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2021139694A (ja) * | 2020-03-04 | 2021-09-16 | ソニーセミコンダクタソリューションズ株式会社 | レーダ装置及びレーダ装置の制御方法 |
Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4309674A (en) * | 1978-09-02 | 1982-01-05 | Marconi Instruments Limited | Frequency modulators with compensation for variations in modulation sensitivity |
JP2005072875A (ja) * | 2003-08-22 | 2005-03-17 | Matsushita Electric Ind Co Ltd | 広帯域変調pllおよびその変調度調整方法 |
JP2005072876A (ja) * | 2003-08-22 | 2005-03-17 | Matsushita Electric Ind Co Ltd | 広帯域変調pllおよびその変調度調整方法 |
JP2005191999A (ja) * | 2003-12-26 | 2005-07-14 | Matsushita Electric Ind Co Ltd | 変調器、半導体集積回路、有線および無線通信装置 |
JP2008072257A (ja) * | 2006-09-12 | 2008-03-27 | Fujitsu Ltd | 位相同期発振器及びその制御方法 |
WO2009028010A1 (ja) * | 2007-08-28 | 2009-03-05 | Fujitsu Limited | 位相同期発振器及びそれを備えたレーダ装置 |
US20090224845A1 (en) * | 2006-07-21 | 2009-09-10 | Mitsubishi Electric Corporation | Modulation signal generation circuit, transmission/reception module, and radar device |
JP2010071899A (ja) * | 2008-09-19 | 2010-04-02 | Toshiba Corp | Fmcw信号生成器及びそれを用いたレーダ装置 |
JP2013217854A (ja) * | 2012-04-11 | 2013-10-24 | Mitsubishi Electric Corp | 周波数変調発振源およびレーダ装置 |
-
2018
- 2018-07-04 WO PCT/JP2018/025401 patent/WO2020008573A1/ja active Application Filing
- 2018-07-04 JP JP2020528610A patent/JP6903234B2/ja active Active
- 2018-07-04 DE DE112018007795.0T patent/DE112018007795T5/de active Pending
Patent Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4309674A (en) * | 1978-09-02 | 1982-01-05 | Marconi Instruments Limited | Frequency modulators with compensation for variations in modulation sensitivity |
JP2005072875A (ja) * | 2003-08-22 | 2005-03-17 | Matsushita Electric Ind Co Ltd | 広帯域変調pllおよびその変調度調整方法 |
JP2005072876A (ja) * | 2003-08-22 | 2005-03-17 | Matsushita Electric Ind Co Ltd | 広帯域変調pllおよびその変調度調整方法 |
JP2005191999A (ja) * | 2003-12-26 | 2005-07-14 | Matsushita Electric Ind Co Ltd | 変調器、半導体集積回路、有線および無線通信装置 |
US20090224845A1 (en) * | 2006-07-21 | 2009-09-10 | Mitsubishi Electric Corporation | Modulation signal generation circuit, transmission/reception module, and radar device |
JP2008072257A (ja) * | 2006-09-12 | 2008-03-27 | Fujitsu Ltd | 位相同期発振器及びその制御方法 |
WO2009028010A1 (ja) * | 2007-08-28 | 2009-03-05 | Fujitsu Limited | 位相同期発振器及びそれを備えたレーダ装置 |
JP2010071899A (ja) * | 2008-09-19 | 2010-04-02 | Toshiba Corp | Fmcw信号生成器及びそれを用いたレーダ装置 |
JP2013217854A (ja) * | 2012-04-11 | 2013-10-24 | Mitsubishi Electric Corp | 周波数変調発振源およびレーダ装置 |
Also Published As
Publication number | Publication date |
---|---|
JP6903234B2 (ja) | 2021-07-14 |
DE112018007795T5 (de) | 2021-04-01 |
WO2020008573A1 (ja) | 2020-01-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN107026646B (zh) | 数字锁相环 | |
US7772931B2 (en) | Oscillator and a tuning method of a loop bandwidth of a phase-locked-loop | |
US7821344B2 (en) | VCO driving circuit and frequency synthesizer | |
US6275115B1 (en) | PLL circuit having current control oscillator receiving the sum of two control currents | |
CN102377430B (zh) | 锁相电路和无线电通信设备 | |
JP6479155B2 (ja) | Fm−cwレーダおよびfm−cw信号の生成方法 | |
JP5988662B2 (ja) | 周波数変調発振源およびレーダ装置 | |
US9030241B2 (en) | PLL frequency synthesizer with multi-curve VCO implementing closed loop curve searching | |
JP6903234B2 (ja) | 周波数変調発振源、レーダ装置及び周波数変調発振源の制御方法 | |
US20050186929A1 (en) | DDS-PLL method for frequency sweep | |
JP2008530871A (ja) | 改良vco事前チューニングを有するpll合成装置 | |
JP5701149B2 (ja) | 高周波発振源 | |
JPH10154934A (ja) | 高安定化されたpll周波数シンセサイザ回路 | |
KR100795478B1 (ko) | 전압제어발진기 | |
CN111835347B (zh) | 锁相环装置 | |
EP0909036A1 (en) | Phase locked loop circuit | |
EP2848959B1 (en) | System to linearize a frequency sweep versus time | |
JP2016161499A (ja) | 周波数変調回路 | |
JP4043830B2 (ja) | Pllシンセサイザ発振器 | |
JPH0754907B2 (ja) | マイクロ波広帯域発振回路 | |
US8102215B2 (en) | Compensated high-speed PLL circuit | |
JP2010045504A (ja) | Pll周波数シンセサイザ回路及びその制御方法 | |
KR101023827B1 (ko) | 국부 발진기 | |
KR101225990B1 (ko) | 루프필터 및 이를 이용한 주파수 합성기 | |
JP2022012391A (ja) | 位相同期回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20200831 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20200831 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20210323 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20210428 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20210525 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20210622 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6903234 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |