JP2005072875A - 広帯域変調pllおよびその変調度調整方法 - Google Patents
広帯域変調pllおよびその変調度調整方法 Download PDFInfo
- Publication number
- JP2005072875A JP2005072875A JP2003298857A JP2003298857A JP2005072875A JP 2005072875 A JP2005072875 A JP 2005072875A JP 2003298857 A JP2003298857 A JP 2003298857A JP 2003298857 A JP2003298857 A JP 2003298857A JP 2005072875 A JP2005072875 A JP 2005072875A
- Authority
- JP
- Japan
- Prior art keywords
- modulation
- pll
- signal
- controlled oscillator
- wideband
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000000034 method Methods 0.000 title claims description 15
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 claims abstract description 20
- 238000012935 Averaging Methods 0.000 claims description 6
- 230000005540 biological transmission Effects 0.000 claims description 4
- 230000002194 synthesizing effect Effects 0.000 claims description 3
- 230000035945 sensitivity Effects 0.000 description 31
- 238000010586 diagram Methods 0.000 description 20
- 230000010355 oscillation Effects 0.000 description 12
- 230000008859 change Effects 0.000 description 8
- 238000004519 manufacturing process Methods 0.000 description 8
- 238000004891 communication Methods 0.000 description 6
- 230000006870 function Effects 0.000 description 4
- 238000012546 transfer Methods 0.000 description 4
- 239000003990 capacitor Substances 0.000 description 3
- 238000006243 chemical reaction Methods 0.000 description 2
- 238000005513 bias potential Methods 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 239000002131 composite material Substances 0.000 description 1
- 238000006731 degradation reaction Methods 0.000 description 1
- 230000006866 deterioration Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
- 230000010363 phase shift Effects 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 238000005549 size reduction Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/16—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
- H03L7/18—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
- H03L7/197—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division
- H03L7/1974—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division for fractional frequency division
- H03L7/1976—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division for fractional frequency division using a phase accumulator for controlling the counter or frequency divider
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03C—MODULATION
- H03C3/00—Angle modulation
- H03C3/02—Details
- H03C3/09—Modifications of modulator for regulating the mean frequency
- H03C3/0908—Modifications of modulator for regulating the mean frequency using a phase locked loop
- H03C3/0916—Modifications of modulator for regulating the mean frequency using a phase locked loop with frequency divider or counter in the loop
- H03C3/0925—Modifications of modulator for regulating the mean frequency using a phase locked loop with frequency divider or counter in the loop applying frequency modulation at the divider in the feedback loop
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03C—MODULATION
- H03C3/00—Angle modulation
- H03C3/02—Details
- H03C3/09—Modifications of modulator for regulating the mean frequency
- H03C3/0908—Modifications of modulator for regulating the mean frequency using a phase locked loop
- H03C3/0916—Modifications of modulator for regulating the mean frequency using a phase locked loop with frequency divider or counter in the loop
- H03C3/0933—Modifications of modulator for regulating the mean frequency using a phase locked loop with frequency divider or counter in the loop using fractional frequency division in the feedback loop of the phase locked loop
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03C—MODULATION
- H03C3/00—Angle modulation
- H03C3/02—Details
- H03C3/09—Modifications of modulator for regulating the mean frequency
- H03C3/0908—Modifications of modulator for regulating the mean frequency using a phase locked loop
- H03C3/0941—Modifications of modulator for regulating the mean frequency using a phase locked loop applying frequency modulation at more than one point in the loop
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03C—MODULATION
- H03C3/00—Angle modulation
- H03C3/02—Details
- H03C3/09—Modifications of modulator for regulating the mean frequency
- H03C3/0908—Modifications of modulator for regulating the mean frequency using a phase locked loop
- H03C3/095—Modifications of modulator for regulating the mean frequency using a phase locked loop applying frequency modulation to the loop in front of the voltage controlled oscillator
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03C—MODULATION
- H03C3/00—Angle modulation
- H03C3/02—Details
- H03C3/09—Modifications of modulator for regulating the mean frequency
- H03C3/0908—Modifications of modulator for regulating the mean frequency using a phase locked loop
- H03C3/0966—Modifications of modulator for regulating the mean frequency using a phase locked loop modulating the reference clock
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
良好な変調精度を有する広帯域変調PLLを、低コストで提供すること。
【解決手段】
VCO21と、分周器22と、位相比較器23と、ループフィルタ24とを有するPLL部に対して、分周比生成部29によって分周器22の分周比を、制御信号生成部30によってVCO21の制御電圧を制御して変調を行う。VCO21は2つの制御端子を有し、制御信号生成部30は、一方の制御端子に制御信号を入力する。変調度調整時には、分周比生成部29にキャリブレーション用データfc1が、制御信号生成部30にキャリブレーション用データfc2が入力される。復調器31は、それぞれのキャリブレーション用データが入力された場合のVCO21の出力信号を復調し、変調度調整手段32は、復調信号に基づいて、制御信号生成部30に対して変調度調整信号を出力する。
【選択図】 図1
Description
電圧制御発振器と、前記電圧制御発振器の出力信号を分周する分周器と、前記分周器の後段に接続された位相比較器と、前記位相比較器の出力を平均化するループフィルタとを含むPLL部と、
入力された変調データに基づき、前記電圧制御発振器に第1の変調信号を入力して変調をかける第1の変調入力部と、
前記変調データに基づき、前記PLL部の前記電圧制御発振器とは異なる位置に第2の変調信号を入力する第2の変調入力部と、
を備え、
前記電圧制御発振器は、前記第1の変調信号が入力される第1の制御端子と、前記第2の変調信号に基づいた信号が入力される第2の制御端子を有する。
前記第1のキャリブレーション用データと、前記第2のキャリブレーション用データが入力された場合の、前記電圧制御発振器からの出力に基づいた信号を比較して、前記第1の変調入力部の変調度が調整されるものである。
前記広帯域変調PLLと、
前記広帯域変調PLLの電圧制御発振器の出力を復調する復調器と、
前記復調器の出力に基づいて変調度を調整して前記広帯域変調PLLの第1の変調入力部に変調度調整信号を出力する変調度調整手段と、
を備える。
前記広帯域変調PLLと、
入力された振幅変調データに基づいてエンベロープ信号を生成するエンベロープ信号生成部と、
前記広帯域変調PLLの前記電圧制御発振器の出力と、前記エンベロープ信号生成部との出力信号に基づいて送信出力信号を生成するポーラー変調器と、
を備える。
前記ポーラー変調システムと、
前記広帯域変調PLLの電圧制御発振器の出力を復調する復調器と、
前記復調器の出力に基づいて変調度を調整して前記広帯域変調PLLの第1の変調入力部に変調度調整信号を出力する変調度調整手段と、
を備える。
電圧制御発振器と、前記電圧制御発振器の出力信号を分周する分周器と、前記分周器の後段に接続された位相比較器と、前記位相比較器の出力を平均化するループフィルタとを含むPLL部を備えた広帯域変調PLLの変調度調整方法であって、
前記電圧制御発振器の第1の制御端子に第1のキャリブレーション用データを入力するステップと、
前記PLL部の前記電圧制御発振器とは異なる位置に第2のキャリブレーション用データを入力するステップと、
前記第1のキャリブレーション用データが入力されたときの前記電圧制御発振器の出力を復調するステップと、
前記第2のキャリブレーション用データが入力されたときの前記電圧制御発振器の出力を復調するステップと、
前記復調された信号に基づいて、前記電圧制御発振器の第1の制御端子に入力される変調信号の変調度を調整するステップと、
を備える。
電圧制御発振器と、前記電圧制御発振器の出力信号を分周する分周器と、前記分周器の後段に接続された位相比較器と、前記位相比較器の出力を平均化するループフィルタとを含むPLL部を有する広帯域変調PLLを備えたポーラー変調システムの変調度調整方法であって、
前記電圧制御発振器の第1の制御端子に第1のキャリブレーション用データに基づいた第1の変調信号を入力するステップと、
前記PLL部の前記電圧制御発振器とは異なる位置に第2のキャリブレーション用データに基づいた第2の変調信号を入力するステップと、
ポーラー変調器にて、前記PLL部の前記電圧制御発振器の出力信号と、振幅変調データに基づいた振幅変調信号とを合成するステップと、
前記第1のキャリブレーション用データが入力されたときの前記ポーラー変調器の出力を復調するステップと、
前記第2のキャリブレーション用データが入力されたときの前記ポーラー変調器の出力を復調するステップと、
前記復調された信号に基づいて、前記電圧制御発振器の第1の制御端子に入力される変調信号の変調度を調整するステップと、
を備える。
図1は、第1の実施形態を説明するための広帯域変調PLLを示す概略構成図である。図1において、第1の実施形態に係る広帯域変調PLLは、PLL用(入力電圧Vt)と変調信号入力用(入力電圧Vm)の2つの制御電圧端子を有し、それぞれの入力電圧に応じて発振周波数が変化する電圧制御発振器(以下、VCO)21と、VCO21の出力信号を分周する分周器22と、基準信号の位相と分周器22の出力信号の位相とを比較して位相差に応じた信号を出力する位相比較器23と、位相比較器23の出力信号を平滑化して制御電圧Vtを出力するループフィルタ24とを有するPLL部を備える。
図6は、本発明の第2の実施形態を説明するための広帯域変調PLLを示す概略構成図である。第1の実施形態で説明した図1と重複する部分には同一の符号を付す。
図7は、本発明の第3の実施形態を説明するためのポーラー変調システムを示す概略構成図である。第1の実施形態で説明した図1と重複する部分には同一の符号を付す。図7に示すように、第3の実施形態に係るポーラー変調システムは、第1の実施形態で説明した広帯域変調PLLに加え、エンベロープ信号生成部33と、ポーラー変調器34とを更に備える。
22 分周器
23 位相比較器
24 ループフィルタ
25 変調信号生成部
26 キャリブレーション用データ生成部
27、28 セレクタ
29 分周比生成部
30 制御信号生成部
31 復調器
32 変調度調整手段
33 エンベロープ信号生成部
34 ポーラー変調器
35 DDS
200、300 微分器
201、301 増幅器
202 可変利得増幅器
203 D/A変換器
302 加算器
303 デルタシグマ変調器
Claims (14)
- 電圧制御発振器と、前記電圧制御発振器の出力信号を分周する分周器と、前記分周器の後段に接続された位相比較器と、前記位相比較器の出力を平均化するループフィルタとを含むPLL部と、
入力された変調データに基づき、前記電圧制御発振器に第1の変調信号を入力して変調をかける第1の変調入力部と、
前記変調データに基づき、前記PLL部の前記電圧制御発振器とは異なる位置に第2の変調信号を入力する第2の変調入力部と、
を備え、
前記電圧制御発振器は、前記第1の変調信号が入力される第1の制御端子と、前記第2の変調信号に基づいた信号が入力される第2の制御端子を有する広帯域変調PLL。 - 請求項1記載の広帯域変調PLLであって、
変調度調整時に前記第1の変調入力部および前記第2の変調入力部には第1のキャリブレーション用データおよび第2のキャリブレーション用データがそれぞれ入力され、
前記第1のキャリブレーション用データと、前記第2のキャリブレーション用データが入力された場合の、前記電圧制御発振器からの出力に基づいた信号を比較して、前記第1の変調入力部の変調度が調整されるものである、広帯域変調PLL。 - 請求項1または2記載の広帯域変調PLLであって、
前記第1のキャリブレーション用データはPLL帯域外の正弦波信号であり、前記第2のキャリブレーション用データはPLL帯域内の正弦波信号である広帯域変調PLL。 - 請求項1ないし3のいずれか一項記載の広帯域変調PLLであって、
前記第1のキャリブレーション用データと、前記第2のキャリブレーション用データとの最大周波数偏移が同じである広帯域変調PLL。 - 請求項4記載の広帯域変調PLLであって、
前記第1のキャリブレーション用データが入力された場合と前記第2のキャリブレーション用データが入力された場合との前記電圧制御発振器の出力に基づいた信号の最大周波数偏移の差に基づいて、前記第1の変調入力部の変調度が調整されるものである広帯域変調PLL。 - 請求項1ないし5のいずれか一項記載の広帯域変調PLLであって、
前記第2の変調部は、キャリア周波数データと前記変調データに基づいて前記分周器の分周比を制御する分周比生成手段を有する広帯域変調PLL。 - 請求項1ないし5のいずれか一項記載の広帯域変調PLLであって、
前記第2の変調部は、キャリア周波数データと前記変調データに基づいて変調信号を生成して、前記位相比較器へ出力するダイレクトディジタルシンセサイザを有する広帯域変調PLL。 - 請求項7記載の広帯域変調PLLであって、
前記分周器は、縦続接続された複数の分周比固定の分周器を有する広帯域変調PLL。 - 請求項1ないし8のいずれか一項記載の広帯域変調PLLを備えた無線端末装置。
- 請求項1ないし8のいずれか一項記載の広帯域変調PLLと、
前記広帯域変調PLLの電圧制御発振器の出力を復調する復調器と、
前記復調器の出力に基づいて変調度を調整して前記広帯域変調PLLの第1の変調入力部に変調度調整信号を出力する変調度調整手段と、
を備える広帯域変調PLLの変調度調整システム。 - 請求項1ないし8のいずれか一項記載の広帯域変調PLLと、
入力された振幅変調データに基づいてエンベロープ信号を生成するエンベロープ信号生成部と、
前記広帯域変調PLLの前記電圧制御発振器の出力と、前記エンベロープ信号生成部との出力信号に基づいて送信出力信号を生成するポーラー変調器と、
を備えるポーラー変調システム。 - 請求項11記載のポーラー変調システムと、
前記広帯域変調PLLの電圧制御発振器の出力を復調する復調器と、
前記復調器の出力に基づいて変調度を調整して前記広帯域変調PLLの第1の変調入力部に変調度調整信号を出力する変調度調整手段と、
を備えるポーラー変調システムの変調度調整システム。 - 電圧制御発振器と、前記電圧制御発振器の出力信号を分周する分周器と、前記分周器の後段に接続された位相比較器と、前記位相比較器の出力を平均化するループフィルタとを含むPLL部を備えた広帯域変調PLLの変調度調整方法であって、
前記電圧制御発振器の第1の制御端子に第1のキャリブレーション用データを入力するステップと、
前記PLL部の前記電圧制御発振器とは異なる位置に第2のキャリブレーション用データを入力するステップと、
前記第1のキャリブレーション用データが入力されたときの前記電圧制御発振器の出力を復調するステップと、
前記第2のキャリブレーション用データが入力されたときの前記電圧制御発振器の出力を復調するステップと、
前記復調された信号に基づいて、前記電圧制御発振器の第1の制御端子に入力される変調信号の変調度を調整するステップと、
を備えた広帯域変調PLLの変調度調整方法。 - 電圧制御発振器と、前記電圧制御発振器の出力信号を分周する分周器と、前記分周器の後段に接続された位相比較器と、前記位相比較器の出力を平均化するループフィルタとを含むPLL部を有する広帯域変調PLLを備えたポーラー変調システムの変調度調整方法であって、
前記電圧制御発振器の第1の制御端子に第1のキャリブレーション用データに基づいた第1の変調信号を入力するステップと、
前記PLL部の前記電圧制御発振器とは異なる位置に第2のキャリブレーション用データに基づいた第2の変調信号を入力するステップと、
ポーラー変調器にて、前記PLL部の前記電圧制御発振器の出力信号と、振幅変調データに基づいた振幅変調信号とを合成するステップと、
前記第1のキャリブレーション用データが入力されたときの前記ポーラー変調器の出力を復調するステップと、
前記第2のキャリブレーション用データが入力されたときの前記ポーラー変調器の出力を復調するステップと、
前記復調された信号に基づいて、前記電圧制御発振器の第1の制御端子に入力される変調信号の変調度を調整するステップと、
を備えた広帯域変調PLLの変調度調整方法。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003298857A JP3852938B2 (ja) | 2003-08-22 | 2003-08-22 | 広帯域変調pllおよびその変調度調整方法 |
US10/568,318 US20060197605A1 (en) | 2003-08-22 | 2004-07-21 | Broadband modulation pli, and modulation factor adjusting method therefor |
PCT/JP2004/010679 WO2005020428A1 (ja) | 2003-08-22 | 2004-07-21 | 広帯域変調pllおよびその変調度調整方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003298857A JP3852938B2 (ja) | 2003-08-22 | 2003-08-22 | 広帯域変調pllおよびその変調度調整方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2005072875A true JP2005072875A (ja) | 2005-03-17 |
JP3852938B2 JP3852938B2 (ja) | 2006-12-06 |
Family
ID=34213734
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2003298857A Expired - Fee Related JP3852938B2 (ja) | 2003-08-22 | 2003-08-22 | 広帯域変調pllおよびその変調度調整方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20060197605A1 (ja) |
JP (1) | JP3852938B2 (ja) |
WO (1) | WO2005020428A1 (ja) |
Cited By (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2006118056A1 (ja) * | 2005-04-27 | 2006-11-09 | Matsushita Electric Industrial Co., Ltd. | 2点変調型位相変調装置、ポーラ変調送信装置、無線送信装置及び無線通信装置 |
JP2010093808A (ja) * | 2008-10-03 | 2010-04-22 | Swatch Group Research & Development Ltd | 2点fsk変調を用いる周波数シンセサイザのための自己較正方法 |
JP2010200172A (ja) * | 2009-02-26 | 2010-09-09 | Icom Inc | 変調回路の変調度調整方法 |
WO2011018874A1 (ja) * | 2009-08-12 | 2011-02-17 | パナソニック株式会社 | 電圧制御発振器を用いた二点変調装置及び較正処理方法 |
JP2012028835A (ja) * | 2010-07-20 | 2012-02-09 | Renesas Electronics Corp | 高周波信号処理装置 |
JP2012065153A (ja) * | 2010-09-16 | 2012-03-29 | Jvc Kenwood Corp | 無線送信装置 |
JP2015520555A (ja) * | 2012-04-25 | 2015-07-16 | クゥアルコム・インコーポレイテッドQualcomm Incorporated | 超広帯域周波数変調器 |
WO2020008573A1 (ja) * | 2018-07-04 | 2020-01-09 | 三菱電機株式会社 | 周波数変調発振源、レーダ装置及び周波数変調発振源の制御方法 |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW200740124A (en) * | 2006-04-03 | 2007-10-16 | Realtek Semiconductor Corp | Rail-to-rail input voltage-controlled oscillating device |
US8174327B2 (en) * | 2006-04-12 | 2012-05-08 | Nxp B.V. | Method and system for configuration of a phase-locked loop circuit |
DE102008021876B4 (de) | 2008-05-02 | 2010-06-17 | Infineon Technologies Ag | Polarmodulator und Verfahren zum Erzeugen eines Polar modulierten Signals |
US7902891B1 (en) * | 2009-10-09 | 2011-03-08 | Panasonic Corporation | Two point modulator using voltage control oscillator and calibration processing method |
US8952763B2 (en) * | 2012-05-10 | 2015-02-10 | Mediatek Inc. | Frequency modulator having digitally-controlled oscillator with modulation tuning and phase-locked loop tuning |
US9484859B2 (en) * | 2014-11-05 | 2016-11-01 | Mediatek Inc. | Modulation circuit and operating method thereof |
US9350296B1 (en) * | 2015-01-23 | 2016-05-24 | Freescale Semiconductor, Inc. | Systems and methods for calibrating a dual port phase locked loop |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH114201A (ja) * | 1997-06-11 | 1999-01-06 | Oki Electric Ind Co Ltd | Fm変調波送信器 |
JP3354453B2 (ja) * | 1997-08-21 | 2002-12-09 | 株式会社ケンウッド | Fm通信機の変調特性調整回路 |
DE69826835T2 (de) * | 1998-05-29 | 2006-02-23 | Motorola Semiconducteurs S.A. | Frequenzsynthetisierer |
JP2000307666A (ja) * | 1999-04-26 | 2000-11-02 | Kenwood Corp | 周波数偏位変調回路 |
-
2003
- 2003-08-22 JP JP2003298857A patent/JP3852938B2/ja not_active Expired - Fee Related
-
2004
- 2004-07-21 WO PCT/JP2004/010679 patent/WO2005020428A1/ja active Application Filing
- 2004-07-21 US US10/568,318 patent/US20060197605A1/en not_active Abandoned
Cited By (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4804458B2 (ja) * | 2005-04-27 | 2011-11-02 | パナソニック株式会社 | 2点変調型位相変調装置、ポーラ変調送信装置、無線送信装置及び無線通信装置 |
US7378918B2 (en) | 2005-04-27 | 2008-05-27 | Matsushita Electric Industrial Co., Ltd. | Two-point modulation type phase modulation apparatus, polar modulation transmission apparatus, wireless transmission apparatus and wireless communication apparatus |
WO2006118056A1 (ja) * | 2005-04-27 | 2006-11-09 | Matsushita Electric Industrial Co., Ltd. | 2点変調型位相変調装置、ポーラ変調送信装置、無線送信装置及び無線通信装置 |
JP2010093808A (ja) * | 2008-10-03 | 2010-04-22 | Swatch Group Research & Development Ltd | 2点fsk変調を用いる周波数シンセサイザのための自己較正方法 |
JP2010200172A (ja) * | 2009-02-26 | 2010-09-09 | Icom Inc | 変調回路の変調度調整方法 |
US8704602B2 (en) | 2009-08-12 | 2014-04-22 | Panasonic Corporation | Two-point modulation device using voltage controlled oscillator, and calibration method |
WO2011018874A1 (ja) * | 2009-08-12 | 2011-02-17 | パナソニック株式会社 | 電圧制御発振器を用いた二点変調装置及び較正処理方法 |
JP2012028835A (ja) * | 2010-07-20 | 2012-02-09 | Renesas Electronics Corp | 高周波信号処理装置 |
JP2012065153A (ja) * | 2010-09-16 | 2012-03-29 | Jvc Kenwood Corp | 無線送信装置 |
US8669826B2 (en) | 2010-09-16 | 2014-03-11 | Kabushiki Kaisha Kenwood | Radio transmitter |
JP2015520555A (ja) * | 2012-04-25 | 2015-07-16 | クゥアルコム・インコーポレイテッドQualcomm Incorporated | 超広帯域周波数変調器 |
WO2020008573A1 (ja) * | 2018-07-04 | 2020-01-09 | 三菱電機株式会社 | 周波数変調発振源、レーダ装置及び周波数変調発振源の制御方法 |
JPWO2020008573A1 (ja) * | 2018-07-04 | 2021-03-11 | 三菱電機株式会社 | 周波数変調発振源、レーダ装置及び周波数変調発振源の制御方法 |
Also Published As
Publication number | Publication date |
---|---|
WO2005020428A1 (ja) | 2005-03-03 |
US20060197605A1 (en) | 2006-09-07 |
JP3852938B2 (ja) | 2006-12-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN100466460C (zh) | 调制器及其校正方法 | |
US7215215B2 (en) | Phase modulation apparatus, polar modulation transmission apparatus, wireless transmission apparatus and wireless communication apparatus | |
JP3852938B2 (ja) | 広帯域変調pllおよびその変調度調整方法 | |
US8750441B2 (en) | Signal cancellation to reduce phase noise, period jitter, and other contamination in local oscillator, frequency timing, or other timing generators or signal sources | |
JP4808882B2 (ja) | Pllとデルタシグマ変調器とを有する無線送信器機構 | |
US7301405B2 (en) | Phase locked loop circuit | |
US7755443B2 (en) | Delay-based modulation of RF communications signals | |
US7826811B2 (en) | Phase modulation apparatus and wireless communication apparatus | |
CA2240630C (en) | Digital calibration of a transceiver | |
JP3934585B2 (ja) | 広帯域変調pll、広帯域変調pllのタイミング誤差補正システム、変調タイミング誤差補正方法および広帯域変調pllを備えた無線通信装置の調整方法 | |
JP2003264482A (ja) | 周波数ホッピングスペクトル拡散通信装置、その周波数偏移制御方法及び周波数偏移制御に用いられる係数を求める方法 | |
JP3852939B2 (ja) | 広帯域変調pllおよびその変調度調整方法 | |
JP2005304004A (ja) | Pll変調回路及びポーラ変調装置 | |
JP2004518382A (ja) | 2点変調を有するトランシーバのトリミング法 | |
JP2005304007A (ja) | 位相変調装置、ポーラ変調送信装置、無線送信装置及び無線通信装置 | |
US6690210B2 (en) | Transmitting device | |
US11356106B2 (en) | Phase locked loop and electronic device including the same | |
JP2006319927A (ja) | Afc回路 | |
JP2005064663A (ja) | 電圧制御発振器およびこれを用いたpll周波数シンセサイザ変調回路 | |
JP3108477U (ja) | ラジオコントロール用送信機 | |
JP2005323152A (ja) | 無線受信装置 | |
JPH0258933A (ja) | 通信装置 | |
JP2005151458A (ja) | 通信端末装置および通信方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20060325 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20060426 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20060619 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20060830 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20060904 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090915 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100915 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110915 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120915 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130915 Year of fee payment: 7 |
|
LAPS | Cancellation because of no payment of annual fees |