JP4808882B2 - Pllとデルタシグマ変調器とを有する無線送信器機構 - Google Patents
Pllとデルタシグマ変調器とを有する無線送信器機構 Download PDFInfo
- Publication number
- JP4808882B2 JP4808882B2 JP2001525914A JP2001525914A JP4808882B2 JP 4808882 B2 JP4808882 B2 JP 4808882B2 JP 2001525914 A JP2001525914 A JP 2001525914A JP 2001525914 A JP2001525914 A JP 2001525914A JP 4808882 B2 JP4808882 B2 JP 4808882B2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- modulation
- output
- phase
- circuit means
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 230000007246 mechanism Effects 0.000 title description 36
- 238000012937 correction Methods 0.000 claims description 26
- 230000004044 response Effects 0.000 claims description 20
- 238000000034 method Methods 0.000 claims description 14
- 230000000875 corresponding effect Effects 0.000 claims description 7
- 230000001276 controlling effect Effects 0.000 claims description 5
- 230000002596 correlated effect Effects 0.000 claims description 5
- 239000003990 capacitor Substances 0.000 claims description 2
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 11
- 230000000694 effects Effects 0.000 description 9
- 230000006870 function Effects 0.000 description 9
- 238000006243 chemical reaction Methods 0.000 description 8
- 238000004891 communication Methods 0.000 description 8
- 230000009977 dual effect Effects 0.000 description 7
- 230000008901 benefit Effects 0.000 description 6
- 238000004519 manufacturing process Methods 0.000 description 6
- 230000005540 biological transmission Effects 0.000 description 5
- 230000035945 sensitivity Effects 0.000 description 4
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 3
- 230000010354 integration Effects 0.000 description 3
- 229910052710 silicon Inorganic materials 0.000 description 3
- 239000010703 silicon Substances 0.000 description 3
- 230000008859 change Effects 0.000 description 2
- 238000013461 design Methods 0.000 description 2
- 238000001514 detection method Methods 0.000 description 2
- 238000001914 filtration Methods 0.000 description 2
- 230000008569 process Effects 0.000 description 2
- 238000013139 quantization Methods 0.000 description 2
- 230000009471 action Effects 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 238000006731 degradation reaction Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
- 238000010295 mobile communication Methods 0.000 description 1
- 238000012216 screening Methods 0.000 description 1
- 238000007493 shaping process Methods 0.000 description 1
- 230000007704 transition Effects 0.000 description 1
- 238000009966 trimming Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03C—MODULATION
- H03C3/00—Angle modulation
- H03C3/02—Details
- H03C3/09—Modifications of modulator for regulating the mean frequency
- H03C3/0908—Modifications of modulator for regulating the mean frequency using a phase locked loop
- H03C3/0983—Modifications of modulator for regulating the mean frequency using a phase locked loop containing in the loop a mixer other than for phase detection
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03C—MODULATION
- H03C3/00—Angle modulation
- H03C3/02—Details
- H03C3/09—Modifications of modulator for regulating the mean frequency
- H03C3/0908—Modifications of modulator for regulating the mean frequency using a phase locked loop
- H03C3/0916—Modifications of modulator for regulating the mean frequency using a phase locked loop with frequency divider or counter in the loop
- H03C3/0933—Modifications of modulator for regulating the mean frequency using a phase locked loop with frequency divider or counter in the loop using fractional frequency division in the feedback loop of the phase locked loop
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03C—MODULATION
- H03C3/00—Angle modulation
- H03C3/02—Details
- H03C3/09—Modifications of modulator for regulating the mean frequency
- H03C3/0908—Modifications of modulator for regulating the mean frequency using a phase locked loop
- H03C3/095—Modifications of modulator for regulating the mean frequency using a phase locked loop applying frequency modulation to the loop in front of the voltage controlled oscillator
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/085—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
- H03L7/089—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses
- H03L7/0891—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses the up-down pulses controlling source and sink current generators, e.g. a charge pump
- H03L7/0895—Details of the current generators
- H03L7/0898—Details of the current generators the source or sink current values being variable
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/16—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
- H03L7/18—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
- H03L7/197—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division
- H03L7/1974—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division for fractional frequency division
- H03L7/1976—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division for fractional frequency division using a phase accumulator for controlling the counter or frequency divider
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/18—Phase-modulated carrier systems, i.e. using phase-shift keying
- H04L27/20—Modulator circuits; Transmitter circuits
- H04L27/2003—Modulator circuits; Transmitter circuits for continuous phase modulation
- H04L27/2007—Modulator circuits; Transmitter circuits for continuous phase modulation in which the phase change within each symbol period is constrained
- H04L27/2017—Modulator circuits; Transmitter circuits for continuous phase modulation in which the phase change within each symbol period is constrained in which the phase changes are non-linear, e.g. generalized and Gaussian minimum shift keying, tamed frequency modulation
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
- Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
- Transmitters (AREA)
Description
本発明は、無線通信に用いられる送信器機構に関し、特に、定数エンベロープ変調スキームと非定数エンベロープ変調スキームとの両方を用いる移動送信器に適した送信器機構に関する。
【0002】
移動通信の市場では、定数エンベロープ変調スキームと非定数エンベロープ変調スキームいずれもサポートするための多重モード操作の実行機能を備えた装置の小型化、低価格化の傾向が高まっている。このような装置は、トランシーバ部品を拠り多くシリコン上に集積することにより、また好ましくは種々の電圧制御発振器(VCO)を含むこの集積回路に組み込むことにより実現されることが多い。しかしながら発振器をシリコン上に組み込むと、制御電圧の感度の許容許可不定性が大きくなってしまい、このような感度では組み込まれた発振器による測定が困難になると言う結果につながり易い。この問題は電圧利得の可変制御を行う発振器を用いることにより解決できるものの、このような可変利得発振器はシンセイザパフォーマンスを大きく損うことになる。
【0003】
上述の多重モード操作は、固定振幅エンベローブ変調スキームと非固定振幅エンベローブ変調スキームとの両方をサポートする機能を意味する。いずれの変調スキームも、変調ベクトルで表される搬送波の瞬間振幅と位相とをコンステーレション・ダイアグラムとして知られる複雑なプロットにおいて図表化することにより表される。定数エンベローブ変調スキームでは、ダイアグラム上の全ての点は中心から等距離の位置に表れ、これに対し非定数エンベローブ変調スキームでは、ダイアグラムの中心に向かう軌道が複数表れる。変調信号の位相は変調ベクトルのダイアグラムの中心に対する角度により表され、かかる角度の変化が変調信号の位相の帯域幅を表す。このようにダイアグラムの中心に向かって接近する変調ベクトルの軌道が表れており、上述の角度における変化率と、ひいては変調帯域幅とが定数エンベローブ変調スキームの場合に比べ増加することになる。
【0004】
近年まで、デジタル無線通信装置の大半は、ガウス最小シフトキーイング(Gaussian minimum shift keying、以下、GMSKと称する)等の定振幅位相変調スキームとガウス周波数シフトキーイング(Gaussian Frequency shift keying、以下、GFSK称する)などの周波数変調スキームを用いたものであった。GFSKは特定の送信器機構を要求するものではなく、単純な機構(例えば、送信中においてフリーランモードの送信発振器を備えた単一ループPLLによりシンセサイズされたLO)を用いることが可能である。しかし、これに対しGMSKなどの位相変調スキームを用いた無線通信システムは、送信器の機構に関し全体としてより細かな要求を有するので単純な機構であるGFSK送信器機構は適さない。
【0005】
適切なGMSKトランシーバを提供するために、初期のGMSK変調用の送信器機構は中間周波数での変調とこれに続いて行われる無線周波数へのアップコンバージョンとから成っていた。このためには、送信器の出力中に存在するノイズからRX帯域を保護するため、大掛かりで無駄の多いフィルタリングを送信器の後段に設ける必要があった。次の発展段階の定数エンベローブ無線通信装置は、図1に先行技術として示しまた以下により詳しく述べる様な位相ロックループによる位相変調スキームを用いた装置であった。
【0006】
図1は、米国特許第5,511,236号に開示されるような、アップコンバージョンループ変調器であって、現在では当業界で一般に用いられるアップコンバージョンループ変調器を先行技術として示す。Txの出力周波数は。次の式で決定される。
【式1】
式中のNrは基準分周器3の分周比であり、NlはIF分周器(13)の分周比である。位相検知器(4)は、分周器(3)と(13)との出力を同一の周波数に保つ。第1局部発振器信号(Lo1(9))と第2局部発振器信号(Lo2(1))とはそれぞれ基準結晶によりシンセサイズされる。Lo1は、デジタル論理回路を駆動するためにレベル調節器(2)により変換されたレベルである。Lo1(9)は送信器出力周波数ではなく、従って、PAプリング現象の影響は受けない、また低BWの高分周比シンセサイザは従来技術において一般に用いられている。Lo1は主に出力周波数を決定するように設定されている。変調は、フィードバックループ内のアナログIQ変調器(12)により中間周波数で行われる。この中間周波数はダウンコンバージョンミキサ(8)により生成される。変調後、この中間周波数は分周を経て位相検知器に渡される。位相検知器は、ループダイナミクスを決定するループフィルタ(6)を介してTX LO(7)を制御する。このTX LOは、電力増幅器とアンテナとを駆動する送信信号を生成するのに用いられる。IFフィルタ(10)はスプリアスミクシングプロダクションの除去に用いられ、ポスト変調フィルタ(11)は変調器の出力からのスプリアス信号の除去に用いられる。
【0007】
(12)において導入された変調をTX発振器(7)に歪みなく伝えるには、十分なPLL帯域幅が必要である。ループには多くのアナログ段階があり、この各段階において変調位相の正確さは劣化してしまう。また、変調に対するPLL応答は、全体としてさらなる劣化をもたらす。結果として、アナログ成分の許容誤差による格差を伴う位相誤差が多く残存してしまう。PLLは、オープンループ応答が次式により決定されるネガティブフィードバックループである。
【式2】
式中のKpdは位相検知器利得であり、Kvcoはvco制御信号利得であり、以降Kvcoと称する。このKvcoは、実質的なプロダクションスプレッドの対象となる。時間ロックとノイズターゲットを一致させるには、大きな設計マージンを許容する必要がある。この構成は、RX帯域中の送信成分に対しては有効なフィルタとして機能するが、重大な欠点を多数有している。特に、いくつかの欠点を以下に述べる。
【0008】
a) 複数のアナログ要因に起因する変調誤差の増加
b) 複数のVCO使用による製造コストの増加、及び、スクリーニングの問題や周波数計画の問題
c) 低い比較周波数を用いてのシンセサイザの使用によるスイッチング時間の増加
d) 機構が定数エンベローブに限定されること
e) 多重帯域操作は綿密な周波数計が必要とすること
f) GFSKのみの場合に比べ、多重モードGFSK/GMSK装置はより複雑であること
【0009】
既存のGMSK機構を不定振幅エンベローブ変調スキームにおいて用いるには、ベースバンド変調を振幅成分と位相成分とに分解する方法がある。これはつまり、定数エンベローブ変調機構は位相成分を提供するのに用いることができ、別個の振幅変調回路はTX出力で用いることができることを意味する。このように、定数エンベローブ変調器は、定数エンベローブと非定数エンベローブとの二重モードシステムにおいても用いることができる。しかしながら、上述したように、非定数エンベローブ変調スキームが必要とするような帯域幅に変調帯域幅を増加させることは、アップコンバージョンループのような現在用いられているGMSK機構を多重モード送信器に用いた場合に深刻な問題を生じさせ得ない。図1に示すようなアップコンバージョンループ機構はPLL帯域幅が変調帯域幅より実質的に高いことと必要とし、このためPLLに厳密な要求を課すことになる。
【0010】
図1に示したアップコンバージョンループの代替物としては、元来用いられていたミキサによるダイレクトアップコンバージョン機構を使用するか、拡大された変調帯域幅をサポートするPLLを変調する手段を設けるかのいずれかである。
【0011】
このような選択肢の一つは二重変調を用いることである。二重変調を用いる目的は、全体の変調送信機能をPLLの送信機能から独立させることにある。この場合、変調帯域幅にはPLL帯域幅により限定されないので、広い帯域での変調が可能である。先行技術による二重変調Tx機構を図2に示す。
【0012】
図2は、米国特許第4,052,372号に開示されるような二重変調Tx機構を先行技術として示す。この場合、周波数分周器(13)を用いることにより、ダウンコンバージョンミキサと第1局部発振器LO1は省略される。
【0013】
図2において、変調はベースバンドソース(14)から周波数(FM)表現で出力され、PLLループフィルタ(6)の出力と加算手段(18)によって加算され、続いてTx発振器(7)制御入力に直接出力される。変調信号と同一の表現が積分器(16)にも与えら、加算手段(17)によりこれを変調チャージポンプ(16)による位相変調として位相検知器(5)に与える。これは17の出力における変調成分を残らず全て除去することを目的とする。
【0014】
VCO分周器(13)において高い分周比を使用すると、ノイズレベルが上がる。従って、この場合、デジタル無線通信システムのノイズ及び誤差ベクトルの要求値を満たすためには、狭いPLL帯域幅を使用することが必要となる。
【0015】
VCO(7)はアンテナと同周波数であるために実質的なプリングが生じるので、低いループ帯域幅を使用することが必要になると、本機構の使用は大幅に制限される。又、二つの変調入力は、アナログ手段により処理されるので、プロダクションスプレッドが生じる。従って、GMSKのように精度を要求する変調スキームには適さない。又、二重変調に関しては、一般的に、ループにおける両方の点において変調が平等に行われない場合、変調の余り成分は、PLLの送信機能により送信される。その後、変調には歪みが生じてしまう。更に、PLLシンセサイザにおける典型的な問題として、PLLのサブブロックの各利得パラメタにおいて、PLLダイナミクスに大幅な許容スプレッドが生じることが挙げられる。この問題により、近代的な高速データレート無線通信システムにおける重要なパラメタであるノイズやスイッチ時間といった性能が劣化することになる。
【0016】
従来技術の機構において、定数エンベロープ変調を応用することにより、アップコンバージョンループに一般的に使用されるIQ変調器に代えて、位相変調器又は周波数変調器を使用することが出来る。位相変調を使用する場合は、原則的に積分によって位相変調を周波数変調に変換することが出来る。しかし、周波数変調器に求められる精度は位相変調と周波数変調では異なる。GFSKの場合、周波数ずれに対する限度は、使用する特定の送信基準によって設けられるものであって、特に厳しいものではない。GMSK変調の場合は、大幅な位相誤差を避ける為に、正確に周波数偏差を1/4データレートに保たなければならない。従って、位相変調を使用する場合、デジタル技術によってのみ実際に十分な精度を保証することが出来る。このことは、低い誤差ベクトル値を維持するにあたって低い位相誤差が不可欠であるN−PSKやW−CDMAの様な非定数エンベロープスキームにおいても同様である。デジタル技術を使用して十分な精度を提供している公知の機構を図3に示す。
【0017】
図3は、米国特許4994768に開示される、PLLにおけるFM変調手段としてデルタシグマ変調器を使用している従来技術の変調機構を示す。図3に示すように、Tx機構は、シンセサイザPLLループにより構成される。シンセサイザPLLループは、図1及び2に関して説明したのと同様に、同一ブロック(1)〜(7)により構成されるが、図3における分周器(13)の分周比Nは、一サイクルごとに、基準サイクルにより変更される。デルタシグマ変調器(24)は、当該技術分野において公知の方法により、変調のオーバーサンプル及びノイズシェイプを行う。メモリ等から提供されるプログラム可能な定数P(26)は、分周器を最も近い基準周波数の整数倍数にオフセットし、これを加算手段(25)によりデルタシグマ出力に加算する。第二のプログラム可能な定数F(22)は、合計手段(23)により変調に対して分数オフセットを提供して出力チャネルを選択する。
【0018】
シンセサイザの瞬間周波数は、以下の数式により決定される。
【式3】
ここで、wはデルタシグマセクションの算術部のバス幅を示す。
【0019】
デルタシグマ変調方法の利点を以下に述べる。
1)デジタル領域で変調が行われるので、変調の過程において精度が保証される。
2)分周比Nとして低い分周比を使用が出来るので、位相探知器や分周器がシンセサイザの出力に及ぼすノイズの影響を大幅に削減することが出来る。
3)ノイズシェイプを行うことにより、結果として、量子化ノイズはループ帯域幅の外に移動する。
4)量子化ノイズが送信チャネルの中及び周囲に存在することになるが、ノイズレベルは完全に決定性を有しているので、プロダクションスプレッドは生じない。
【0020】
GMSK又は非定数エンベロープスキームにおいてデルタシグマ変調器を使用することにより、低い誤差を保証するのに十分な精度を提供することが出来る。本発明の特徴は、後述する通り、デルタシグマ変調器の精度機能を利用することである。
【0021】
デルタシグマ変調方法を単独で使用する欠点を以下に述べる。
i)アップコンバージョンループに関して上述した通り、PLLループ帯域幅の限界が低くなるので、高いPLL帯域幅により、TX出力において隣接チャネル間で過剰なエミッションが生じることがある。
ii)成分の許容により、PLLのループ帯域幅に大幅なばらつきが生じる。
尚、デルタシグマ変調器の使用は、変調の低周波数情報の内容に関して精度を保証する。
【0022】
図4は、米国特許5729182に開示される、上記二つの問題を克服する従来技術の機構を示す。以下の説明おいて、図1、2、及び3においてすでに説明した機構と同様の特徴をもつ構成要素に関しては、同じ参照番号を付与している。
図4に示すように、積分器(15)は、図2に示される機構と同様、合計手段(17)においてチャージポンプ(16)を変調することにより、発振器(7)を変調する効果を減じる変調を提供している。これは、変調のためのアナログ補間による単純分数Nについて説明している。位相の軌道が2*pi境界を越えた場合は、分周器N(13)は、VCO分周器に対するvoc位相の一サイクルを加える又は減じるべく、インクリメント又はデクリメントされる。変調経路のスケーリングを追跡してPLLにおける余りを出来るだけ少なくする為に、変調には、PLLと同様の送信機能により送信される。そして、この二つは、相関器(20)において乗算することによって相関付けされる。VOC利得(Kvoc)が大きい場合、PLL送信機能フィルター(19)によりフィルタリングされた後に変調を行うことにより、PLLの位相には変調余りが生じる。その結果、相関器(20)からは正の相関値が得られる。VOC変調が低すぎる場合は、相関器(20)における波形は逆位相となり、その結果、負の相関値が得られる。従って、相関器(20)による出力は、利得コントローラ21のスケーリングをインクリメント又はデクリメントするために使用することが出来る。このことは、PLLループ帯域幅と変調帯域幅のリンクが不要となるという点において、従来の機構を超える主な利点である。従って、PLLループ帯域幅は、整定時間と、位相探知器や分周器によるノイズの影響との間で最適なトレードオフを選択することが出来るようになる。米国特許5729182も又、デルタシグマから変調を応用する可能性について言及しているが、変調の精度を保証するためにデルタシグマを使用する方法に関しては言及していない。デルタシグマを使用しない場合、何らかの形でのアナログ補間又は変調が必要となる。アナログ補間の場合、分数Nの変調における精度を実現するために、長期間にわたり補間を行わなければならない。この場合、相関器を正確に操作する唯一の方法として、フィルター(19)を使用してPLLの応答をミラリングする必要がある。
【0023】
上述の相関方法の利点を考慮に入れたとしても、従来技術には、以下に述べる大きな問題点が残る。
i) フィルター(19)により、PLLの応答をミラリングする必要がある。更に上述の通り、PLLとミラリングされた応答の両方にプロダクションスプレッドが生じる。更に、異なる帯域や操作モード等に関して、バリエーションが必要となる。フィルター(19)を使用してトラッキングを行うことは、特に送信器が内蔵されている場合に、実際上、大きな問題となる。
ii) DCを相関器入力から取り除くことによって、アナログ/デジタルコンバータ等の回路が更に必要となる。
iii)VCO利得のスプレッドは、PLLダイナミクスのスプレッドにつながり、結果として、PLLの整定時間や分周器及び探知器によるノイズの影響といった性能を劣化する。つまり、PLLのオープンループ位相マージンの不確定性により、クローズドループノイズピークの上昇やPLLのステップ応答時間の延長が生じる。
【0024】
発明のサマリー
本発明は、高度に集積化されたトランシーバでの使用のために、高いレベルでの集積(integration)が可能な送信器回路手段を提供することを目的とする。
また、本発明は、繰り返し可能な変調精度に備える送信器回路手段であって、しかも、無線通信システムで使用される様々な変調フォーマットが適用可能となるような送信器回路手段を提供することを目的とする。
【0025】
上記の目的を達成し、トリミングを必要としない精度変調を実現するために、本発明は、デルタシグマ変調器を2点変調と共に採用している。PLLの帯域幅を限定するために、補助アナログ変調器を用いなければならない。これについては、デルタシグマ変調器とアラインする必要がある。変調に合うようにループのトリミングを行うが、これは、PLL内の残余変調を変調後信号入力と相関させることで、電圧制御発振器の感度を変調に訂正することにより実現する。また、理想的な形としては、PLLの応答と共にプログラムされたフィルタを使ってフィルタ処理されるようにするべきである。しかしながら、PLL応答は、初期のPLLロックでは未知であろうから、変調相関ループについては、既知のPLL応答がなくても動作するように、特別な設計をしておく方が良いかもしれない。変調相関器の作用によって、送信器の通常動作を乱すことなく、変調及びPLL帯域幅が整えられる。
【0026】
上記の内容に鑑み、本発明が提供するのは、送信器回路手段であって、
位相検知器手段と加算手段と直列に配置された電圧制御発振器、そして、電圧制御発振器の出力を位相検知器の入力にフィードバックする制御可能分周器、を有すると位相ロックループと、
送信対象の情報に対応した変調信号を生成するように配置されたベースバンド変調ソースと、を有し、
前記送信器回路手段はその特徴的構成として、
前記変調信号を受け取って、前記信号を位相ロックループ内の残留変調と相関させることで1以上の変調訂正信号を発生させるように配置された変調相関回路手段と、
前記変調信号を受け取り、これからデルタシグマ制御信号を発生させるように配置されたデルタシグマ変調手段と、そして、
変調信号と変調訂正信号とを受け取り、これらに応じて、変調信号の振幅をスケーリングするように配置された変調振幅スケーリング手段と、を更に有し、
スケーリング後の変調信号は加算手段において位相ロックループに入力され、それによって、電圧制御発振器を変調して変調後RF出力信号を作らせ、
デルタシグマ制御信号は制御可能分周器に入力され、それによって、これの分周比を制御し、その結果、制御可能分周器は、実質的に、位相検知器への入力における変調後RF出力信号から変調を取り除くように働く、
という送信器回路手段である。
【0027】
更に、本発明は、位相検知器手段と加算手段と直列に配置された電圧制御発振器、そして、電圧制御発振器ヘの出力を位相検知器の入力にフィードバックするように配置された制御可能分周器、を有する位相ロックループにおいて、変調後RF出力信号を生成する方法であって、
当該方法は、送信対象の情報に対応した変調信号を生成するステップを有し、その特徴として、
デルタシグマ変調器において変調信号からデルタシグマ制御信号を生成するステップと、
変調信号を加算手段に入力して電圧制御発振器に変調を行わせて、前記発振器の出力としての変調後RF出力信号を作らせるステップと、
デルタシグマ制御信号を制御可能分周器に入力することで、これの分周比を制御するステップと、
制御可能分周器において、変調後RF出力信号を分周器の分周比に従って分周するステップと、
位相ロックループ内の残留変調を変調信号と相関させ、相関させた結果は変調訂正信号を発生させるのに用いられる、という相関ステップと、そして、
加算手段に入力された変調信号を変調訂正信号に応じてスケーリングするステップと、を更に有し、
前記分周するステップによって、実質的に、位相検知器への入力におけるRF出力信号から変調が取り除かれること、
を特徴とする方法を提供する。
【0028】
また、本発明の送信器回路手段については、基準周波数信号を生成するように配置された基準周波数ソースを更に有しており、位相検知器手段は第2入力において基準周波数信号を受け取り、基準周波数信号を制御可能分周器からの出力RF信号と比較することで、両者の間の相対位相誤差に応じた位相誤差信号を生成するように配置されている、とするのが好ましい。また、好適な実施例としては、位相検知手段が更に、検知された位相誤差に応じて所定量の電荷を提供するように配置されたチャージポンプを有すると共に、チャージポンプで生成された位相誤差信号の振幅をスケーリングする形にチャージポンプを制御するように配置されたチャージポンプスケーリング手段を更に備え、当該チャージポンプスケーリング手段は、変調相関回路手段によって生成されるチャージポンプ訂正信号に対応すること、とする。また、チャージポンプを制御することによって、更に、位相ロックループ内の残余変調の制御が実現され、その結果、2重点変調をより正確にアラインすることが可能となる。
【0029】
また、好適な実施例として、変調相関回路手段は更に、位相検知手段から位相誤差信号を受け取り、前記信号を微分することで周波数偏差信号を提供するように配置された微分器を有する。また、加えて、ベースバンド変調ソースから変調信号を受け取り、変調信号をフィルタ処理していかなる低周波数成分も取り除くように配置されたハイパスフィルタを有し、フィルタ処理された変調信号は相関器を通され、当該相関器は、フィルタ処理された変調信号を周波数偏差信号と相関させてマスタ制御信号を出力する。さらに、これに続いて制御信号生成手段が、前記マスタ制御信号を受け取り、少なくとも変調振幅スケーリング手段の制御に用いられる変調訂正信号を生成する、という形で設けられている。また、好適な実施例はチャージポンプスケーリング手段を有しており、制御信号生成手段はまたチャージポンプ訂正信号を生成し、当該チャージポンプ訂正信号はチャージポンプを制御して、ここで生成された位相誤差信号をスケーリングさせる。ハイパスフィルタを組み入れた形の好適な実施例が有する変調相関回路手段による効果は、高周波数のみを相関させることで、位相ロックループ帯域幅への影響を実質的に低減でき、変調の長いシーケンスが必要になる場合に比べて、相関器による誤差訂正がはるかに高速になるであろう、ということである。このようにすれば、2重点変調のより一層効果的なアラインが実現できる。
【0030】
本発明の効果は、位相ロックループが、基準を備えた単一のループと送信器発振器とだけで構成される、という点である。これは、集積化VCOが、電圧感度のチューニング中にかなり大きな許容不確実性を受けやすく、単一ループを用いることで、こうした不確実性の影響を小さくできるからである。
さらに、本発明の効果としては、PLL帯域幅よりも大きな変調帯域幅の使用を認めることで、非固定エンベロープ変調モードの位相変調後成分の提供のために本発明を用いることができる、ということがある。これは、GFSKシンセサイザとも仕較しうる複雑さのレベルを持って実現でき、それによって、低コストのマルチモード動作を実現することが可能な機構を可能とする。
【0031】
以下、図5を参照しながら、本発明の特に好適な実施の形態について説明する。
【0032】
図5から、本発明は、図3および4を参照しながら説明された従来技術と同じ基礎に基づいていることが明らかであろう。具体的には、基準発振器1は基準周波数信号をリミッタ2(任意に備えられる)に供給し、リミッタ2は基準周波数信号を制限し、その信号を分周器3(任意に備えられる)に送り、分周器3は基準信号を、本発明の位相ロックループの一部を形成する位相・周波数検知器4に出力する。位相・周波数検知器4は、分周器13から出力された変調信号の形で第2の入力を受信する。分周器13の分周率は、デルタ−シグマ変調器24からの制御信号によってプログラム可能である。分周器13は本発明の第1の変調点手段に対応する。分周器13への入力は、電圧制御された発振器であるループ送信器局部発振器(TXLO)7の出力から得られる。位相・周波数検知器4は、基準周波数と分周器13が出力した信号との相対的位相差を検知し、位相誤差信号をチャージポンプ5に出力する。チャージポンプ5は、信号をスケーリングしてローパスフィルタとしてのループフィルタ6に供給する。このローパスフィルタを通過した信号は、本発明の第2の変調点手段に対応する加算手段18に送られる。
【0033】
位相ロックループの変調は変調ソース14から供給される。変調ソース14は周波数変調を、変調振幅スケーリング手段21を経て加算手段18に直接供給する。また、変調ソース14は、周波数変調をデルタ−シグマ変調器24を経て分周器13に供給する。具体的には、変調ソース14から出力された変調には、まず加算器23によって部分オフセット定数Fが加算され、その合計はデルタ−シグマ変調器24に送られる。デルタ−シグマ変調器24からその後出力される値には、さらに加算器25によってプログラム可能な基準オフセットPが加算され、この合計はデルタ−シグマ制御信号として分周器13に送られ、位相ロックループの第1の変調点が提供される。
【0034】
図5と従来技術の図3とを比較すると、変調振幅スケーリング手段21が備えられている点が異なっていることが分かる。また、チャージポンプ5から出力される位相誤差信号をスケーリングするように設定されたチャージポンプスケーリング手段27が備えられている点でも異なっている。変調振幅スケーリング手段21は入力信号Kaに反応し、適用されるスケーリングを制御する。また、同様に、チャージポンプスケーリング手段27は、制御入力信号Ipaに反応し、位相誤差信号に適用されるスケーリングを制御する。信号KaおよびIpaは、本発明の変調修正回路によって生成される。以下、本発明の変調修正回路について詳述する。
【0035】
上記につづいて、変調の短期間(すなわちHF部品)における精度を如何にして維持するか、また、ループダイナミクスからVCO利得(Kvco)のスプレッドを取り除く方法について説明する。
【0036】
上記のような結果を達成するために、瞬間周波数偏差として表わされる変調が、スケーリング手段(21)を通して同時にTXLO(7)に適用される。チャージポンプ電流はまた、同じアライメント制御信号から制御手段Ipaによって分離させられたチャージポンプスケーリング手段(27)によっても変えられる。このやり方では、もしKvcoが過度である場合、FM偏差信号およびチャージポンプ信号をスケーリングすることにより、補償が可能である。このような機構によって変調が修正されるのみならず、ダイナミクスは主に絶対チャージポンプ電流の変化のみによって影響され、Kvcoのスプレッドからは独立しているようなPLLが得られる。
【0037】
PLLアライメント制御電圧の偏差について説明する。これはPLLダイナミクス設定への依存を取り除くという目的に沿って設計されている。本発明は、データ率がPLL帯域幅を超える事例において最も効果を発揮するように設計されている。高い周波数のみを相関させることにより、PLL帯域幅に対する効果は実質的に減少させられ、相関器は、長い変調列を要する場合よりも相当速く誤差について修正を行なう。これによりVCO利得スケーリング値を格納する手段の必要性が減じることになる。これを達成するために、本発明は、変調の高周波数成分を取り除くためのハイパスフィルタおよび反転ゲートの使用と、変調の高周波数成分を高精度でPLLおよび相関器に適用可能とするためのオーバーサンプルデルタシグマ変調器の使用とを実施する任意の手段を利用することにより、全体の変調入力のほんの一部を用いるにも関わらず、変調スケーリングの精度を維持するように意図されている。
【0038】
図(6)に示される以下の説明は、本発明の好適な実施例の一例である。ただし、この他の実施例も可能であり、それは当業者には明らかであろう。しかし、ここに提供される好適な実施例においては、アライメント制御信号KaおよびIpaを得るために、変調の瞬間周波数偏差が乗算器(29)の1入力に適用される。乗算器(29)は、変調の低周波数成分を取り除くハイパスフィルタ(31)を経由して、相関器として実行される。このフィルタを経由することにより、確実に変調の高周波数成分のみが相関手段に適用される。この相関手段はPLLダイナミクスの影響を受けにくい。チャージポンプ出力(5)はPLLにおける位相誤差を表わす。これは微分器(27)によって微分され、周波数誤差に変換される。これは同時に、ループの中にある任意のDCオフセットを削除するという機能を提供する。微分器(27)の出力は、デルタシグマ(24)によってシェイプされたノイズを取り除くために、ローパスフィルタ(28)により、乗算器(29)の第2の入力で適用される。相関器乗算器(29)の後で、ゲートが備えられ(32)、このゲートはビット変転が存在するときにはいつでも閉じる。ビット反復が存在するときは、ビット反復はPLLダイナミクスによって影響を受ける可能性が高く、したがって相関器の有効性を減じないようにゲートは開いている。この他、ゲートは33および34に配置されてもよく、これらはその位置が任意であることを示すために点線で表わされている。さらに、反転ゲートのタイミングを助けるために、1ビット遅延器(35)が変調器の出力に備えられている。
【0039】
上記機能の全てはデジタルでもアナログでも、便宜のよい方で実施可能である。相関器フィルタ(30)の出力は、例えば図7に示すように、1対の比較器(36、37)に適用可能である。これらの比較器は、相関器の誤差の方向にしたがって、カウンタ(38)のインクリメントかデクリメントを行なう。このカウンタは、本発明で用いられる積分器を実施する唯一の方法であり、この代替手段としては、標準アナログ又はスイッチトキャパシタ積分手段がある。これらの選択は、シリコン領域または開始時間の使用が最適化されるかどうかによって設定される。このアップ/ダウンカウンタは、低解像デジタル−アナログ変換器(DAC)(34)によってアナログ電圧に変換される。DACは、変調訂正信号Kaを変調スケーリング手段(21)に供給する。また、DACは、チャージポンプ訂正信号Ipaをチャージポンプスケーリング手段(27)に供給する。制御信号の全体的な作用の結果、VOCの変調とデルタ−シグマ変調による変調が、位相検知器の入力において相殺し合うように、VCOに適用される変調の振幅をスケーリングする。このようにして自動アラインPLLが得られる。
【0040】
以上から明らかなように、本発明は従来技術の様々な機能を統合し、新規な機能の組み合わせから生ずる新規な機構を提供するものである。しかし、新規な組み合わせに加えて、本発明の機構は、この分野の関連従来技術のいずれにも見出されない2つの機能を追加するものである。この2つの機能とは、
i) 修正機能を実行するために、位相誤差ではなく周波数誤差を用いること、ii) 反転ゲートの使用、
である。
【0041】
上記第1の特徴については、位相検知器の出力は微分されるため、位相誤差ではなく瞬間周波数誤差が得られる。これにより、位相検知器の出力からDCオフセットを取り除くことが可能となる。さらなる利点は、任意のデジタル通信システムに対して、変調信号の周波数レンジは厳しい制限の中で保持されなければならないことである。これに対し、位相は制限を受けない。したがって、周波数誤差信号は、十分に定義された振幅を有することとなる。これによって相関器の操作性が向上する。
【0042】
上記第2の特徴については、反転ゲートを用いることにより、変調の低周波数成分への依存性が取り除かれる。これにより、PLLのループBWに対する操作の依存性が取り除かれ、成分の選択が簡単になる。さらにこれにより、修正処理の速度が速くなり、係数を格納する必要が最小限度に抑えられる。
【0043】
本発明が純粋に提供するものは、チャージポンプ電流のスプレッドおよびループフィルタ値のみによってダイナミクスが決定される送信器回路機構である。これらチャージポンプ電流のスプレッドおよびループフィルタ値は、特に発振器が積分される場合には、実質的にVCO利得スプレッドよりも小さいと思われる。したがって、本発明は技術水準に対して著しい改良であり、技術水準に対して無数の利点を提供するものである。
【図面の簡単な説明】
本発明に関する他の特徴および効果は、本文書でなされた特に好適な実施の形態(単なる例として示したもの)の説明を、添付図面を参照しながら読めば明らかになるであろう。図中、同一の部分には同一の番号を付してある。その図面とは以下のものである。
【図1】 従来技術のアップコンバーションループ機構を示すダイアグラムである。
【図2】 従来技術の2重点変調機構を示すダイアグラムである。
【図3】 さらに、従来技術のVCO利得変数補償用の機構を示すダイアグラムである。
【図4】 さらに、従来技術のデルタシグマ変調を含む機構を示すダイアグラムである。
【図5】 本発明の好適な実施の形態による送信器機構を示す図である。
【図6】 本発明の好適な実施の形態による変調訂正回路の一部を示すブロック図である。
【図7】 本発明の好適な実施の形態による変調訂正回路の別の一部を示すブロック図である。
Claims (17)
- 送信器回路手段であって、
位相検知器手段と加算手段と直列に配置された電圧制御発振器、そして、電圧制御発振器の出力を位相検知器の入力にフィードバックする制御可能分周器、を有すると位相ロックループと、
送信対象の情報に対応した変調信号を生成するように配置されたベースバンド変調ソースと、を有し、
前記送信器回路手段はその特徴的構成として、
前記変調信号を受け取って、前記信号を位相ロックループ内の残留変調と相関させることで1以上の変調訂正信号を発生させるように配置された変調相関回路手段と、
前記変調信号を受け取り、これからデルタシグマ制御信号を発生させるように配置されたデルタシグマ変調手段と、そして、
変調信号と変調訂正信号とを受け取り、これらに応じて、変調信号の振幅をスケーリングするように配置された変調振幅スケーリング手段と、を更に有し、
スケーリング後の変調信号は加算手段において位相ロックループに入力され、それによって、電圧制御発振器を変調して変調後RF出力信号を作らせ、
デルタシグマ制御信号は制御可能分周器に入力され、それによって、これの分周比を制御し、その結果、制御可能分周器は、実質的に、位相検知器への入力における変調後RF出力信号から変調を取り除くように働く、
という送信器回路手段。 - 基準周波数信号を生成するように配置された基準周波数ソースを更に有し、
前記位相検知器手段は、前記基準周波数信号を第2入力において受け取り、基準周波数信号と出力RF信号との間の相対位相誤差に応じた位相誤差信号を生成するように配置されていること、
を特徴とする請求項1に記載の送信器回路手段。 - 前記位相検知器手段は、更に、
前記基準周波数信号と前記出力RF信号との相対位相を検知するように配置された位相誤差検知器手段と、
検知された位相誤差に応じて前記位相誤差信号を生成するように配置されたチャージポンプと、を有すること、
を特徴とする請求項2に記載の送信器回路手段。 - チャージポンプを制御し、チャージポンプで生成された位相誤差信号の振幅をスケーリングするように配置されたチャージポンプスケーリング手段を更に有し、
前記チャージポンプスケーリング手段は、前記変調相関回路手段によって生成されるチャージポンプ訂正信号に対応すること、
を特徴とする請求項3に記載の送信器回路手段。 - 前記位相誤差信号を受け取って、フィルタ処理した後の位相誤差信号を前記加算手段に対し、前記手段への入力として出力するように配置されたローパスループフィルタを更に有すること、
を特徴とする請求項2乃至4のいずれかに記載の送信器回路手段。 - プログラム可能な基準マルチプライア定数P、及び、プログラム可能な分数周波数オフセット定数Fを格納するように配置された、少なくとも1つの格納手段と、
変調信号と定数Fとの合計を求め、その結果をデルタシグマ変調器に出力するように配置された第1の加算器と、
デルタシグマ変調器からの出力と定数Pとの合計を求めてデルタシグマ制御信号を提供するように配置された第2の加算器と、を更に有すること、
を特徴とする請求項1乃至5のいずれかに記載の送信器回路手段。 - 前記変調相関回路手段が、更に、
位相誤差信号を受け取り、前記信号を微分することで位相ロックループ内の残留変調に応じた周波数偏差信号を提供するように配置された微分器と、
前記ベースバンド変調ソースから変調信号を受け取り、前記変調信号をフィルタ処理していかなる低周波数成分も取り除くように配置されたハイパスフィルタと、
前記周波数偏差信号と前記フィルタ処理後変調信号とを受け取り、マスタ制御信号を出力するように配置された相関器と、
前記マスタ制御信号を受け取り、少なくとも、これに応じた前記変調訂正信号を生成するように配置された制御信号生成手段と、を有すること、
を特徴とする請求項1乃至6のいずれかに記載の送信器回路手段。 - 前記制御信号生成手段は、また、前記マスタ制御信号に応じた前記チャージポンプ訂正信号を生成すること、
を特徴とする請求項7に記載の送信器回路手段。 - 前記変調相関回路手段は、更に、
前記ベースバンド変調ソースからの前記変調信号出力に対し、前記ハイパスフィルタへの導入に先立って、1ビットの遅延を与えるように配置された遅延手段と、
前記相関器と前記制御信号生成手段との間に配置されたスイッチ手段であって、更に、前記ベースバンド変調ソースからの反転信号出力に応じて動作するように配置された前記スイッチ手段と、を有し、
前記スイッチ手段は、前記反転信号が1ビットの反復の発生を示す場合に開き、前記反転信号が1ビットの反転の発生を示す場合に閉じること、
を特徴とする請求項7又は8に記載の送信器回路手段。 - 前記変調相関回路手段は、更に、
前記ベースバンド変調ソース手段からの前記変調信号出力に対し、前記ハイパスフィルタへの導入に先立って、1ビットの遅延を与えるように配置された遅延手段と、
前記位相検知器手段と前記微分器との間に配置された第1のスイッチ手段と、そして、
前記遅延手段の出力と前記ハイパスフィルタの入力との間に配置された第2のスイッチ手段と、を有し、
前記第1のスイッチ手段及び前記第2のスイッチ手段は、更に、前記ベースバンド変調ソースからの反転信号出力に応じて動作するように配置され、前記第1のスイッチ手段及び前記第2のスイッチ手段は、前記反転信号が1ビットの反復の発生を示す場合に開き、前記反転信号が1ビットの反転の発生を示す場合に閉じること、
を特徴とする請求項7又は8に記載の送信器回路手段。 - 前記変調相関回路手段は、更に、
前記微分器の出力と前記相関器の入力との間で、前記周波数偏差信号をローパスフィルタ処理するように配置された第2のローパスフィルタを有すること、
を特徴とする請求項7乃至10のいずれかに記載の送信器回路手段。 - 前記変調相関手段は、更に、
前記制御信号生成手段への入力の所で、前記マスタ制御信号をローパスフィルタ処理するように配置された第2のローパスフィルタを有すること、
を特徴とする請求項7乃至11のいずれかに記載の送信器回路手段。 - 前記制御信号生成手段は、
マスタ制御信号を基準値aと比較して、前記マスタ制御信号が(+a)よりも大きい場合に第1の結果信号を出力するように配置された第1の比較器と、
マスタ制御信号を前記基準値aと比較して、前記マスタ制御信号が(−a)よりも小さい場合に第2の結果信号を出力するように配置された第2の比較器と、 前記第1の結果信号に応じてデクリメントされ、前記第2の結果信号に応じてインクリメントされるように配置されたカウンタと、そして、
前記カウンタの値のアナログ信号表現を生成するデジタルアナログ変換器(DAC)と、を有し、
前記変調訂正信号は前記DACのアナログ出力から引き出されること、
を特徴とする請求項7乃至12のいずれかに記載の送信器回路手段。 - 前記チャージポンプ訂正信号は前記DACの出力から引き出されること、
を特徴とする請求項13に記載の送信器回路手段。 - 前記ハイパスフィルタ、前記ローパスフィルタ、そして前記第2のローパスフィルタは、それぞれが、デジタル式、アナログ式、又は切り替え型のキャパシタフイルタのうちいずれか1つであること、
を特徴とする請求項7乃至14のいずれかに記載の送信器回路手段。 - 前記送信回路手段は位相変調後出力を提供すること、
を特徴とする請求項1乃至15のいずれかに記載の送信器回路手段。 - 位相検知器手段と加算手段と直列に配置された電圧制御発振器、そして、電圧制御発振器ヘの出力を位相検知器の入力にフィードバックするように配置された制御可能分周器、を有する位相ロックループにおいて、変調後RF出力信号を生成する方法であって、
当該方法は、送信対象の情報に対応した変調信号を生成するステップを有し、その特徴として、
デルタシグマ変調器において変調信号からデルタシグマ制御信号を生成するステップと、
変調信号を加算手段に入力して電圧制御発振器に変調を行わせて、前記発振器の出力としての変調後RF出力信号を作らせるステップと、
デルタシグマ制御信号を制御可能分周器に入力することで、これの分周比を制御するステップと、
制御可能分周器において、変調後RF出力信号を分周器の分周比に従って分周するステップと、
位相ロックループ内の残留変調を変調信号と相関させ、相関させた結果は変調訂正信号を発生させるのに用いられる、という相関ステップと、そして、
加算手段に入力された変調信号を変調訂正信号に応じてスケーリングするステップと、を更に有し、
前記分周するステップによって、実質的に、位相検知器への入力におけるRF出力信号から変調が取り除かれること、
を特徴とする方法。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
GB9922469.3 | 1999-09-22 | ||
GB9922469A GB2354649A (en) | 1999-09-22 | 1999-09-22 | Method and apparatus for generating a modulated radio frequency output signal |
PCT/GB2000/003619 WO2001022674A1 (en) | 1999-09-22 | 2000-09-21 | Radio transmitter architecture comprising a pll and a delta-sigma modulator |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2003510899A JP2003510899A (ja) | 2003-03-18 |
JP2003510899A5 JP2003510899A5 (ja) | 2011-05-06 |
JP4808882B2 true JP4808882B2 (ja) | 2011-11-02 |
Family
ID=10861422
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2001525914A Expired - Fee Related JP4808882B2 (ja) | 1999-09-22 | 2000-09-21 | Pllとデルタシグマ変調器とを有する無線送信器機構 |
Country Status (7)
Country | Link |
---|---|
US (1) | US7120396B2 (ja) |
JP (1) | JP4808882B2 (ja) |
CN (1) | CN1190931C (ja) |
AU (1) | AU7302900A (ja) |
DE (1) | DE10085085T1 (ja) |
GB (2) | GB2354649A (ja) |
WO (1) | WO2001022674A1 (ja) |
Families Citing this family (42)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6650711B1 (en) * | 2000-06-02 | 2003-11-18 | Tropian, Inc. | Quadrature modulation with reduced phase-error distortion |
US6975687B2 (en) * | 2000-06-16 | 2005-12-13 | Hughes Electronics Corporation | Linearized offset QPSK modulation utilizing a sigma-delta based frequency modulator |
DE10100555B4 (de) * | 2001-01-09 | 2004-05-27 | Texas Instruments Deutschland Gmbh | Schaltungsanordnung zur Erzeugung eines phasenstarren frequenzmodulierbaren Trägerfrequenzsignals |
US6734749B2 (en) * | 2001-05-29 | 2004-05-11 | Telefonaktiebolaget Lm Ericsson (Publ) | Direct modulated phase-locked loop |
DE10127612A1 (de) | 2001-06-07 | 2003-01-02 | Infineon Technologies Ag | Zwei-Punkt-Modulator mit PLL-Schaltung und vereinfachter digitaler Vorfilterung |
EP1289150A1 (en) * | 2001-08-24 | 2003-03-05 | STMicroelectronics S.r.l. | A process for generating a variable frequency signal, for instance for spreading the spectrum of a clock signal, and device therefor |
DE10207544A1 (de) * | 2002-02-22 | 2003-09-18 | Infineon Technologies Ag | Verfahren zum Abgleichen eines Zwei-Punkt-Modulators und Zwei-Punkt-Modulator mit einer Abgleichvorrichtung |
GB2394372B (en) * | 2002-10-19 | 2004-08-25 | Motorola Inc | Frequency generation in a wireless communication unit |
DE10330822A1 (de) * | 2003-07-08 | 2005-02-10 | Infineon Technologies Ag | Zwei-Punkt-Modulator-Anordnung sowie deren Verwendung in einer Sende- und in einer Empfangsanordnung |
US7352249B2 (en) * | 2003-10-03 | 2008-04-01 | Analog Devices, Inc. | Phase-locked loop bandwidth calibration circuit and method thereof |
US7706495B2 (en) | 2004-03-12 | 2010-04-27 | Panasonic Corporation | Two-point frequency modulation apparatus |
JP4410128B2 (ja) * | 2004-03-12 | 2010-02-03 | パナソニック株式会社 | 周波数変調装置及びポーラ変調送信装置 |
JP4155406B2 (ja) * | 2004-04-01 | 2008-09-24 | ソニー・エリクソン・モバイルコミュニケーションズ株式会社 | デルタシグマ変調型分数分周pll周波数シンセサイザ、及び、無線通信装置 |
US20050266805A1 (en) * | 2004-05-28 | 2005-12-01 | Jensen Henrik T | Digital delta sigma modulator and applications thereof |
WO2006068237A1 (ja) * | 2004-12-24 | 2006-06-29 | Matsushita Electric Industrial Co., Ltd. | 位相変調装置、通信機器、移動体無線機、及び位相変調方法 |
EP1816816A4 (en) * | 2005-04-27 | 2013-05-15 | Panasonic Corp | TWO POINT MODULATION TYPE PHASE MODULATION MODULATION APPARATUS, POLAR MODULATION TRANSMISSION APPARATUS, RADIO TRANSMITTING APPARATUS, AND WIRELESS COMMUNICATION APPARATUS |
DE102005032060A1 (de) * | 2005-07-08 | 2007-01-18 | Infineon Technologies Ag | Sendeanordnung, Sende-Empfänger mit der Sendeanordnung und Verfahren zur Signalverarbeitung |
DE602005024058D1 (de) * | 2005-08-19 | 2010-11-18 | Fujitsu Ltd | Gleichstrom-Offsetkorrektureinrichtung und Verfahren dafür |
US7826811B2 (en) | 2005-11-10 | 2010-11-02 | Panasonic Corporation | Phase modulation apparatus and wireless communication apparatus |
US7672645B2 (en) * | 2006-06-15 | 2010-03-02 | Bitwave Semiconductor, Inc. | Programmable transmitter architecture for non-constant and constant envelope modulation |
US7522005B1 (en) * | 2006-07-28 | 2009-04-21 | Sequoia Communications | KFM frequency tracking system using an analog correlator |
US7822392B2 (en) * | 2006-11-13 | 2010-10-26 | Panasonic Corporation | Frequency modulation circuit, transmission circuit and communication device |
US7649428B2 (en) * | 2007-03-13 | 2010-01-19 | Pine Valley Investments, Inc. | Method and system for generating noise in a frequency synthesizer |
US20080258942A1 (en) * | 2007-04-23 | 2008-10-23 | Infineon Technologies Ag | Sigma-delta multiplier, phase-locked loop with extended tuning range and methods for generating rf signals |
EP2342879B1 (en) | 2008-08-20 | 2013-04-10 | QUALCOMM Incorporated | Muros modulation using linear baseband combinations with linear gaussian pulse shaping for two users on one timeslot used by non-darp and darp remote stations |
US8867382B2 (en) * | 2008-08-20 | 2014-10-21 | Qualcomm Incorporated | Power control method for a GERAN system to increase GERAN network capacity |
US7868672B2 (en) * | 2008-12-09 | 2011-01-11 | Qualcomm Incorporated | Digital phase-locked loop with two-point modulation and adaptive delay matching |
DE102009000569A1 (de) * | 2009-02-03 | 2010-08-05 | Biotronik Crm Patent Ag | Sendemodul |
US20100199406A1 (en) | 2009-02-06 | 2010-08-12 | Nike, Inc. | Thermoplastic Non-Woven Textile Elements |
US8076960B2 (en) * | 2009-04-29 | 2011-12-13 | Qualcomm Incorporated | Digital phase-locked loop with two-point modulation using an accumulator and a phase-to-digital converter |
US8442466B2 (en) * | 2009-06-26 | 2013-05-14 | Qualcomm Incorporated | FM transmitter with a delta-sigma modulator and a phase-locked loop |
US8339165B2 (en) * | 2009-12-07 | 2012-12-25 | Qualcomm Incorporated | Configurable digital-analog phase locked loop |
US8446191B2 (en) * | 2009-12-07 | 2013-05-21 | Qualcomm Incorporated | Phase locked loop with digital compensation for analog integration |
US8554159B2 (en) * | 2010-04-09 | 2013-10-08 | Intel Mobile Communications GmbH | Direct FM/PM modulation |
TWI465080B (zh) * | 2011-03-04 | 2014-12-11 | Univ Nat Sun Yat Sen | 具有抗干擾之雙點調制直接轉頻發射機 |
US8767876B2 (en) * | 2011-12-31 | 2014-07-01 | St-Ericsson Sa | Filter offset compensation |
DE102013110823A1 (de) * | 2013-09-30 | 2015-04-02 | Intel IP Corporation | Phasenregelschaltkreis, Verfahren zum Erzeugen eines Auswertungssignals, ein Gerät zum Erzeugen eines Auswertungssignals und eine elektronische Vorrichtung |
CN105099440B (zh) * | 2014-05-22 | 2018-03-20 | 北京大学深圳研究生院 | 一种基于锁相环的收发机及通信方法 |
US8942315B1 (en) | 2014-05-29 | 2015-01-27 | Cypress Semiconductor Corporation | Systems, methods, and devices for frequency calibration of transmitters |
US9634877B2 (en) * | 2015-07-01 | 2017-04-25 | Sunrise Micro Devices, Inc. | Trim for dual-port frequency modulation |
CN111245472B (zh) * | 2020-04-26 | 2020-08-04 | 杭州城芯科技有限公司 | 射频收发芯片、针对射频收发芯片的同步系统及方法 |
CN111510119B (zh) * | 2020-04-30 | 2023-10-27 | 矽力杰半导体技术(杭州)有限公司 | 频率调制电路以及应用其的发射机 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB2233844A (en) * | 1989-07-08 | 1991-01-16 | Plessey Co Plc | A frequency synthesiser |
JPH09508770A (ja) * | 1994-02-11 | 1997-09-02 | トムソン−セーエスエフ | 位相同期ループを備えた周波数合成器による連続位相変調装置 |
US5834987A (en) * | 1997-07-30 | 1998-11-10 | Ercisson Inc. | Frequency synthesizer systems and methods for three-point modulation with a DC response |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB2238434B (en) * | 1989-11-22 | 1994-03-16 | Stc Plc | Frequency synthesiser |
US5337024A (en) * | 1993-06-22 | 1994-08-09 | Rockwell International Corporation | Phase locked loop frequency modulator using fractional division |
US6920182B2 (en) * | 2001-01-09 | 2005-07-19 | Microtune (Texas), L.P. | Delta-sigma modulator system and method |
US20030157905A1 (en) * | 2002-02-18 | 2003-08-21 | Matsushita Electric Industrial Co., Ltd. | Transmitter and associated method for reducing the adjacent channel power during wireless communications |
US7230996B2 (en) * | 2002-06-13 | 2007-06-12 | Matsushita Electric Industrial Co., Ltd. | Transmitting circuit device and wireless communications device |
US6784817B2 (en) * | 2002-06-13 | 2004-08-31 | Matsushita Electric Industrial Co., Ltd. | Data generating method, data generator, and transmitter using the same |
US6809669B1 (en) * | 2004-01-13 | 2004-10-26 | Northrop Grumman Corporation | Selective noise generator |
-
1999
- 1999-09-22 GB GB9922469A patent/GB2354649A/en not_active Withdrawn
-
2000
- 2000-09-21 AU AU73029/00A patent/AU7302900A/en not_active Abandoned
- 2000-09-21 GB GB0209129A patent/GB2371930B/en not_active Expired - Fee Related
- 2000-09-21 CN CNB00814432XA patent/CN1190931C/zh not_active Expired - Fee Related
- 2000-09-21 JP JP2001525914A patent/JP4808882B2/ja not_active Expired - Fee Related
- 2000-09-21 WO PCT/GB2000/003619 patent/WO2001022674A1/en active Application Filing
- 2000-09-21 DE DE10085085T patent/DE10085085T1/de not_active Withdrawn
-
2003
- 2003-09-17 US US10/664,164 patent/US7120396B2/en not_active Expired - Lifetime
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB2233844A (en) * | 1989-07-08 | 1991-01-16 | Plessey Co Plc | A frequency synthesiser |
JPH09508770A (ja) * | 1994-02-11 | 1997-09-02 | トムソン−セーエスエフ | 位相同期ループを備えた周波数合成器による連続位相変調装置 |
US5834987A (en) * | 1997-07-30 | 1998-11-10 | Ercisson Inc. | Frequency synthesizer systems and methods for three-point modulation with a DC response |
Also Published As
Publication number | Publication date |
---|---|
GB2354649A (en) | 2001-03-28 |
CN1190931C (zh) | 2005-02-23 |
WO2001022674A1 (en) | 2001-03-29 |
AU7302900A (en) | 2001-04-24 |
GB2371930B (en) | 2004-02-25 |
GB2371930A (en) | 2002-08-07 |
CN1387717A (zh) | 2002-12-25 |
US20040196924A1 (en) | 2004-10-07 |
GB9922469D0 (en) | 1999-11-24 |
GB0209129D0 (en) | 2002-05-29 |
DE10085085T1 (de) | 2003-04-03 |
US7120396B2 (en) | 2006-10-10 |
JP2003510899A (ja) | 2003-03-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4808882B2 (ja) | Pllとデルタシグマ変調器とを有する無線送信器機構 | |
US7352249B2 (en) | Phase-locked loop bandwidth calibration circuit and method thereof | |
KR101859293B1 (ko) | 2-포인트 fsk 변조를 사용하는 주파수 합성기를 캘리브레이션하는 방법 | |
CA2281522C (en) | Delta-sigma based two-point angle modulation scheme | |
US7324789B2 (en) | PLL frequency synthesizer architecture for low phase noise and reference spurs | |
EP1048110B1 (en) | A post-filtered sigma-delta for controlling a phase locked loop modulator | |
US7535311B2 (en) | Direct wideband modulation of a frequency synthesizer | |
US7391839B2 (en) | Accumulator based phase locked loop | |
US7755443B2 (en) | Delay-based modulation of RF communications signals | |
US8190111B2 (en) | Two-point polar modulator and method for generating a polar-modulated signal based on amplitude information and phase information | |
US8154329B2 (en) | Device and method for phase compensation | |
US7109816B2 (en) | Dual port modulator comprising a frequency synthesiser | |
WO2004021558A2 (en) | Method of modulation gain calibration and system thereof | |
WO1996023366A1 (en) | A method and circuit for creating a modulated signal in a transceiver | |
JP4027429B2 (ja) | 周波数変調器ならびに周波数変調器を内蔵した送信機および送受信機 | |
US6993300B2 (en) | Accurate gain direct modulation (KMOD) using a dual-loop PLL | |
US20050093584A1 (en) | Fast-hopping frequency synthesizer | |
US20050237121A1 (en) | Apparatus | |
EP1428335A1 (en) | Generation of a phase locked loop output signal having reduced spurious spectral components | |
US11356106B2 (en) | Phase locked loop and electronic device including the same | |
Huff et al. | A fully-integrated Bluetooth synthesizer using digital pre-distortion for PLL-based GFSK modulation | |
RU2765273C1 (ru) | Цифровой формирователь частотно-модулированных сигналов с низким уровнем искажений | |
JP4002073B2 (ja) | Fm変調装置及びfm変調装置の周波数制御方法 | |
RU2280945C1 (ru) | Синтезатор частот с частотной или фазовой модуляцией |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20060130 |
|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20060214 |
|
RD03 | Notification of appointment of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7423 Effective date: 20060214 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20070806 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20100909 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20101012 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20110112 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20110119 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20110214 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20110221 |
|
A524 | Written submission of copy of amendment under article 19 pct |
Free format text: JAPANESE INTERMEDIATE CODE: A524 Effective date: 20110314 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20110719 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20110818 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140826 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |