JPWO2015163080A1 - 貫通電極付き半導体チップ用接着フィルム、及び、貫通電極付き半導体チップ用接着フィルムの製造方法 - Google Patents
貫通電極付き半導体チップ用接着フィルム、及び、貫通電極付き半導体チップ用接着フィルムの製造方法 Download PDFInfo
- Publication number
- JPWO2015163080A1 JPWO2015163080A1 JP2015517530A JP2015517530A JPWO2015163080A1 JP WO2015163080 A1 JPWO2015163080 A1 JP WO2015163080A1 JP 2015517530 A JP2015517530 A JP 2015517530A JP 2015517530 A JP2015517530 A JP 2015517530A JP WO2015163080 A1 JPWO2015163080 A1 JP WO2015163080A1
- Authority
- JP
- Japan
- Prior art keywords
- electrode
- adhesive film
- semiconductor chip
- inorganic filler
- semiconductor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 181
- 239000002313 adhesive film Substances 0.000 title claims abstract description 98
- 238000004519 manufacturing process Methods 0.000 title description 3
- 230000009974 thixotropic effect Effects 0.000 claims abstract description 22
- 238000010030 laminating Methods 0.000 claims abstract description 13
- 239000011256 inorganic filler Substances 0.000 claims description 72
- 229910003475 inorganic filler Inorganic materials 0.000 claims description 72
- 238000000034 method Methods 0.000 claims description 40
- 239000002245 particle Substances 0.000 claims description 36
- 239000000203 mixture Substances 0.000 claims description 8
- 239000011342 resin composition Substances 0.000 claims description 8
- 239000002904 solvent Substances 0.000 claims description 7
- 239000000725 suspension Substances 0.000 claims description 4
- 230000000149 penetrating effect Effects 0.000 claims description 2
- 230000035515 penetration Effects 0.000 abstract description 10
- 229920005989 resin Polymers 0.000 description 18
- 239000011347 resin Substances 0.000 description 18
- 229920001187 thermosetting polymer Polymers 0.000 description 18
- 150000001875 compounds Chemical class 0.000 description 17
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 16
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 14
- 239000003795 chemical substances by application Substances 0.000 description 14
- 239000003822 epoxy resin Substances 0.000 description 14
- 229920000647 polyepoxide Polymers 0.000 description 14
- 229920000642 polymer Polymers 0.000 description 13
- 239000000853 adhesive Substances 0.000 description 12
- 230000001070 adhesive effect Effects 0.000 description 12
- 125000003700 epoxy group Chemical group 0.000 description 12
- 238000010438 heat treatment Methods 0.000 description 12
- 229910052710 silicon Inorganic materials 0.000 description 11
- 239000010703 silicon Substances 0.000 description 11
- 229910000679 solder Inorganic materials 0.000 description 11
- 239000003085 diluting agent Substances 0.000 description 9
- RAXXELZNTBOGNW-UHFFFAOYSA-N imidazole Natural products C1=CNC=N1 RAXXELZNTBOGNW-UHFFFAOYSA-N 0.000 description 9
- 239000000463 material Substances 0.000 description 6
- 238000002156 mixing Methods 0.000 description 6
- 239000000377 silicon dioxide Substances 0.000 description 6
- 230000000694 effects Effects 0.000 description 5
- 238000011156 evaluation Methods 0.000 description 5
- 238000005304 joining Methods 0.000 description 5
- 238000002844 melting Methods 0.000 description 5
- 230000008018 melting Effects 0.000 description 5
- 239000000758 substrate Substances 0.000 description 5
- 239000011800 void material Substances 0.000 description 5
- 239000004925 Acrylic resin Substances 0.000 description 4
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 4
- 229910052802 copper Inorganic materials 0.000 description 4
- 239000010949 copper Substances 0.000 description 4
- 238000005259 measurement Methods 0.000 description 4
- 238000007789 sealing Methods 0.000 description 4
- 229920000178 Acrylic resin Polymers 0.000 description 3
- UHOVQNZJYSORNB-UHFFFAOYSA-N Benzene Chemical compound C1=CC=CC=C1 UHOVQNZJYSORNB-UHFFFAOYSA-N 0.000 description 3
- IISBACLAFKSPIT-UHFFFAOYSA-N bisphenol A Chemical compound C=1C=C(O)C=CC=1C(C)(C)C1=CC=C(O)C=C1 IISBACLAFKSPIT-UHFFFAOYSA-N 0.000 description 3
- 230000007423 decrease Effects 0.000 description 3
- -1 imidazole compound Chemical class 0.000 description 3
- 238000003475 lamination Methods 0.000 description 3
- 239000007788 liquid Substances 0.000 description 3
- 238000003756 stirring Methods 0.000 description 3
- 239000000126 substance Substances 0.000 description 3
- 150000008065 acid anhydrides Chemical class 0.000 description 2
- 239000000654 additive Substances 0.000 description 2
- 238000013459 approach Methods 0.000 description 2
- PXKLMJQFEQBVLD-UHFFFAOYSA-N bisphenol F Chemical compound C1=CC(O)=CC=C1CC1=CC=C(O)C=C1 PXKLMJQFEQBVLD-UHFFFAOYSA-N 0.000 description 2
- 230000000052 comparative effect Effects 0.000 description 2
- 230000002950 deficient Effects 0.000 description 2
- 125000000524 functional group Chemical group 0.000 description 2
- 239000011521 glass Substances 0.000 description 2
- 229910001410 inorganic ion Inorganic materials 0.000 description 2
- 239000004850 liquid epoxy resins (LERs) Substances 0.000 description 2
- 230000003287 optical effect Effects 0.000 description 2
- 238000005498 polishing Methods 0.000 description 2
- 239000004645 polyester resin Substances 0.000 description 2
- 229920001225 polyester resin Polymers 0.000 description 2
- GHMLBKRAJCXXBS-UHFFFAOYSA-N resorcinol Chemical compound OC1=CC=CC(O)=C1 GHMLBKRAJCXXBS-UHFFFAOYSA-N 0.000 description 2
- 239000007787 solid Substances 0.000 description 2
- 229920002803 thermoplastic polyurethane Polymers 0.000 description 2
- HECLRDQVFMWTQS-RGOKHQFPSA-N 1755-01-7 Chemical compound C1[C@H]2[C@@H]3CC=C[C@@H]3[C@@H]1C=C2 HECLRDQVFMWTQS-RGOKHQFPSA-N 0.000 description 1
- 229910052582 BN Inorganic materials 0.000 description 1
- 229930185605 Bisphenol Natural products 0.000 description 1
- PZNSFCLAULLKQX-UHFFFAOYSA-N Boron nitride Chemical compound N#B PZNSFCLAULLKQX-UHFFFAOYSA-N 0.000 description 1
- 239000004641 Diallyl-phthalate Substances 0.000 description 1
- 239000004640 Melamine resin Substances 0.000 description 1
- 229920000877 Melamine resin Polymers 0.000 description 1
- CTQNGGLPUBDAKN-UHFFFAOYSA-N O-Xylene Chemical compound CC1=CC=CC=C1C CTQNGGLPUBDAKN-UHFFFAOYSA-N 0.000 description 1
- ISWSIDIOOBJBQZ-UHFFFAOYSA-N Phenol Chemical compound OC1=CC=CC=C1 ISWSIDIOOBJBQZ-UHFFFAOYSA-N 0.000 description 1
- 239000004693 Polybenzimidazole Substances 0.000 description 1
- 239000005062 Polybutadiene Substances 0.000 description 1
- 229910052581 Si3N4 Inorganic materials 0.000 description 1
- 239000006087 Silane Coupling Agent Substances 0.000 description 1
- 229920001807 Urea-formaldehyde Polymers 0.000 description 1
- 229920000800 acrylic rubber Polymers 0.000 description 1
- 238000012644 addition polymerization Methods 0.000 description 1
- 230000000996 additive effect Effects 0.000 description 1
- 125000000217 alkyl group Chemical group 0.000 description 1
- PNEYBMLMFCGWSK-UHFFFAOYSA-N aluminium oxide Inorganic materials [O-2].[O-2].[O-2].[Al+3].[Al+3] PNEYBMLMFCGWSK-UHFFFAOYSA-N 0.000 description 1
- 150000001412 amines Chemical class 0.000 description 1
- 125000003277 amino group Chemical group 0.000 description 1
- 230000001174 ascending effect Effects 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- QUDWYFHPNIMBFC-UHFFFAOYSA-N bis(prop-2-enyl) benzene-1,2-dicarboxylate Chemical compound C=CCOC(=O)C1=CC=CC=C1C(=O)OCC=C QUDWYFHPNIMBFC-UHFFFAOYSA-N 0.000 description 1
- 125000003178 carboxy group Chemical group [H]OC(*)=O 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 239000011248 coating agent Substances 0.000 description 1
- 238000000576 coating method Methods 0.000 description 1
- 239000008119 colloidal silica Substances 0.000 description 1
- 238000013329 compounding Methods 0.000 description 1
- 238000009833 condensation Methods 0.000 description 1
- 230000005494 condensation Effects 0.000 description 1
- PMHQVHHXPFUNSP-UHFFFAOYSA-M copper(1+);methylsulfanylmethane;bromide Chemical compound Br[Cu].CSC PMHQVHHXPFUNSP-UHFFFAOYSA-M 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 238000001035 drying Methods 0.000 description 1
- 238000002296 dynamic light scattering Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000004907 flux Effects 0.000 description 1
- 229910021485 fumed silica Inorganic materials 0.000 description 1
- LNEPOXFFQSENCJ-UHFFFAOYSA-N haloperidol Chemical compound C1CC(O)(C=2C=CC(Cl)=CC=2)CCN1CCCC(=O)C1=CC=C(F)C=C1 LNEPOXFFQSENCJ-UHFFFAOYSA-N 0.000 description 1
- 125000002887 hydroxy group Chemical group [H]O* 0.000 description 1
- 125000005462 imide group Chemical group 0.000 description 1
- 239000003112 inhibitor Substances 0.000 description 1
- 238000002347 injection Methods 0.000 description 1
- 239000007924 injection Substances 0.000 description 1
- 239000000155 melt Substances 0.000 description 1
- AFEQENGXSMURHA-UHFFFAOYSA-N oxiran-2-ylmethanamine Chemical compound NCC1CO1 AFEQENGXSMURHA-UHFFFAOYSA-N 0.000 description 1
- 239000005011 phenolic resin Substances 0.000 description 1
- 239000013034 phenoxy resin Substances 0.000 description 1
- 229920006287 phenoxy resin Polymers 0.000 description 1
- 229920000058 polyacrylate Polymers 0.000 description 1
- 229920006122 polyamide resin Polymers 0.000 description 1
- 229920002480 polybenzimidazole Polymers 0.000 description 1
- 229920002857 polybutadiene Polymers 0.000 description 1
- 238000006068 polycondensation reaction Methods 0.000 description 1
- 239000000843 powder Substances 0.000 description 1
- KCTAWXVAICEBSD-UHFFFAOYSA-N prop-2-enoyloxy prop-2-eneperoxoate Chemical compound C=CC(=O)OOOC(=O)C=C KCTAWXVAICEBSD-UHFFFAOYSA-N 0.000 description 1
- 230000009257 reactivity Effects 0.000 description 1
- 238000007151 ring opening polymerisation reaction Methods 0.000 description 1
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 1
- 230000001629 suppression Effects 0.000 description 1
- 239000002562 thickening agent Substances 0.000 description 1
- 150000003573 thiols Chemical class 0.000 description 1
- 238000002834 transmittance Methods 0.000 description 1
- JOYRKODLDBILNP-UHFFFAOYSA-N urethane group Chemical group NC(=O)OCC JOYRKODLDBILNP-UHFFFAOYSA-N 0.000 description 1
- 239000008096 xylene Substances 0.000 description 1
Images
Classifications
-
- C—CHEMISTRY; METALLURGY
- C09—DYES; PAINTS; POLISHES; NATURAL RESINS; ADHESIVES; COMPOSITIONS NOT OTHERWISE PROVIDED FOR; APPLICATIONS OF MATERIALS NOT OTHERWISE PROVIDED FOR
- C09J—ADHESIVES; NON-MECHANICAL ASPECTS OF ADHESIVE PROCESSES IN GENERAL; ADHESIVE PROCESSES NOT PROVIDED FOR ELSEWHERE; USE OF MATERIALS AS ADHESIVES
- C09J163/00—Adhesives based on epoxy resins; Adhesives based on derivatives of epoxy resins
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/065—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
-
- C—CHEMISTRY; METALLURGY
- C01—INORGANIC CHEMISTRY
- C01B—NON-METALLIC ELEMENTS; COMPOUNDS THEREOF; METALLOIDS OR COMPOUNDS THEREOF NOT COVERED BY SUBCLASS C01C
- C01B33/00—Silicon; Compounds thereof
- C01B33/113—Silicon oxides; Hydrates thereof
- C01B33/12—Silica; Hydrates thereof, e.g. lepidoic silicic acid
- C01B33/18—Preparation of finely divided silica neither in sol nor in gel form; After-treatment thereof
-
- C—CHEMISTRY; METALLURGY
- C08—ORGANIC MACROMOLECULAR COMPOUNDS; THEIR PREPARATION OR CHEMICAL WORKING-UP; COMPOSITIONS BASED THEREON
- C08G—MACROMOLECULAR COMPOUNDS OBTAINED OTHERWISE THAN BY REACTIONS ONLY INVOLVING UNSATURATED CARBON-TO-CARBON BONDS
- C08G59/00—Polycondensates containing more than one epoxy group per molecule; Macromolecules obtained by polymerising compounds containing more than one epoxy group per molecule using curing agents or catalysts which react with the epoxy groups
- C08G59/18—Macromolecules obtained by polymerising compounds containing more than one epoxy group per molecule using curing agents or catalysts which react with the epoxy groups ; e.g. general methods of curing
- C08G59/40—Macromolecules obtained by polymerising compounds containing more than one epoxy group per molecule using curing agents or catalysts which react with the epoxy groups ; e.g. general methods of curing characterised by the curing agents used
- C08G59/42—Polycarboxylic acids; Anhydrides, halides or low molecular weight esters thereof
-
- C—CHEMISTRY; METALLURGY
- C08—ORGANIC MACROMOLECULAR COMPOUNDS; THEIR PREPARATION OR CHEMICAL WORKING-UP; COMPOSITIONS BASED THEREON
- C08G—MACROMOLECULAR COMPOUNDS OBTAINED OTHERWISE THAN BY REACTIONS ONLY INVOLVING UNSATURATED CARBON-TO-CARBON BONDS
- C08G59/00—Polycondensates containing more than one epoxy group per molecule; Macromolecules obtained by polymerising compounds containing more than one epoxy group per molecule using curing agents or catalysts which react with the epoxy groups
- C08G59/18—Macromolecules obtained by polymerising compounds containing more than one epoxy group per molecule using curing agents or catalysts which react with the epoxy groups ; e.g. general methods of curing
- C08G59/40—Macromolecules obtained by polymerising compounds containing more than one epoxy group per molecule using curing agents or catalysts which react with the epoxy groups ; e.g. general methods of curing characterised by the curing agents used
- C08G59/50—Amines
- C08G59/5046—Amines heterocyclic
- C08G59/5053—Amines heterocyclic containing only nitrogen as a heteroatom
- C08G59/5073—Amines heterocyclic containing only nitrogen as a heteroatom having two nitrogen atoms in the ring
-
- C—CHEMISTRY; METALLURGY
- C08—ORGANIC MACROMOLECULAR COMPOUNDS; THEIR PREPARATION OR CHEMICAL WORKING-UP; COMPOSITIONS BASED THEREON
- C08L—COMPOSITIONS OF MACROMOLECULAR COMPOUNDS
- C08L33/00—Compositions of homopolymers or copolymers of compounds having one or more unsaturated aliphatic radicals, each having only one carbon-to-carbon double bond, and only one being terminated by only one carboxyl radical, or of salts, anhydrides, esters, amides, imides or nitriles thereof; Compositions of derivatives of such polymers
- C08L33/04—Homopolymers or copolymers of esters
- C08L33/06—Homopolymers or copolymers of esters of esters containing only carbon, hydrogen and oxygen, which oxygen atoms are present only as part of the carboxyl radical
-
- C—CHEMISTRY; METALLURGY
- C09—DYES; PAINTS; POLISHES; NATURAL RESINS; ADHESIVES; COMPOSITIONS NOT OTHERWISE PROVIDED FOR; APPLICATIONS OF MATERIALS NOT OTHERWISE PROVIDED FOR
- C09C—TREATMENT OF INORGANIC MATERIALS, OTHER THAN FIBROUS FILLERS, TO ENHANCE THEIR PIGMENTING OR FILLING PROPERTIES ; PREPARATION OF CARBON BLACK ; PREPARATION OF INORGANIC MATERIALS WHICH ARE NO SINGLE CHEMICAL COMPOUNDS AND WHICH ARE MAINLY USED AS PIGMENTS OR FILLERS
- C09C1/00—Treatment of specific inorganic materials other than fibrous fillers; Preparation of carbon black
- C09C1/28—Compounds of silicon
- C09C1/30—Silicic acid
-
- C—CHEMISTRY; METALLURGY
- C09—DYES; PAINTS; POLISHES; NATURAL RESINS; ADHESIVES; COMPOSITIONS NOT OTHERWISE PROVIDED FOR; APPLICATIONS OF MATERIALS NOT OTHERWISE PROVIDED FOR
- C09J—ADHESIVES; NON-MECHANICAL ASPECTS OF ADHESIVE PROCESSES IN GENERAL; ADHESIVE PROCESSES NOT PROVIDED FOR ELSEWHERE; USE OF MATERIALS AS ADHESIVES
- C09J133/00—Adhesives based on homopolymers or copolymers of compounds having one or more unsaturated aliphatic radicals, each having only one carbon-to-carbon double bond, and at least one being terminated by only one carboxyl radical, or of salts, anhydrides, esters, amides, imides, or nitriles thereof; Adhesives based on derivatives of such polymers
-
- C—CHEMISTRY; METALLURGY
- C09—DYES; PAINTS; POLISHES; NATURAL RESINS; ADHESIVES; COMPOSITIONS NOT OTHERWISE PROVIDED FOR; APPLICATIONS OF MATERIALS NOT OTHERWISE PROVIDED FOR
- C09J—ADHESIVES; NON-MECHANICAL ASPECTS OF ADHESIVE PROCESSES IN GENERAL; ADHESIVE PROCESSES NOT PROVIDED FOR ELSEWHERE; USE OF MATERIALS AS ADHESIVES
- C09J7/00—Adhesives in the form of films or foils
- C09J7/10—Adhesives in the form of films or foils without carriers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01B—CABLES; CONDUCTORS; INSULATORS; SELECTION OF MATERIALS FOR THEIR CONDUCTIVE, INSULATING OR DIELECTRIC PROPERTIES
- H01B1/00—Conductors or conductive bodies characterised by the conductive materials; Selection of materials as conductors
- H01B1/20—Conductive material dispersed in non-conductive organic material
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/52—Mounting semiconductor bodies in containers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L24/27—Manufacturing methods
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L24/28—Structure, shape, material or disposition of the layer connectors prior to the connecting process
- H01L24/29—Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L24/81—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L24/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/91—Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L24/80 - H01L24/90
- H01L24/92—Specific sequence of method steps
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/93—Batch processes
- H01L24/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L24/97—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/065—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L25/0657—Stacked arrangements of devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/07—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/18—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/50—Multistep manufacturing processes of assemblies consisting of devices, each device being of a type provided for in group H01L27/00 or H01L29/00
-
- C—CHEMISTRY; METALLURGY
- C01—INORGANIC CHEMISTRY
- C01P—INDEXING SCHEME RELATING TO STRUCTURAL AND PHYSICAL ASPECTS OF SOLID INORGANIC COMPOUNDS
- C01P2004/00—Particle morphology
- C01P2004/30—Particle morphology extending in three dimensions
- C01P2004/32—Spheres
-
- C—CHEMISTRY; METALLURGY
- C01—INORGANIC CHEMISTRY
- C01P—INDEXING SCHEME RELATING TO STRUCTURAL AND PHYSICAL ASPECTS OF SOLID INORGANIC COMPOUNDS
- C01P2004/00—Particle morphology
- C01P2004/60—Particles characterised by their size
- C01P2004/62—Submicrometer sized, i.e. from 0.1-1 micrometer
-
- C—CHEMISTRY; METALLURGY
- C01—INORGANIC CHEMISTRY
- C01P—INDEXING SCHEME RELATING TO STRUCTURAL AND PHYSICAL ASPECTS OF SOLID INORGANIC COMPOUNDS
- C01P2004/00—Particle morphology
- C01P2004/60—Particles characterised by their size
- C01P2004/64—Nanometer sized, i.e. from 1-100 nanometer
-
- C—CHEMISTRY; METALLURGY
- C08—ORGANIC MACROMOLECULAR COMPOUNDS; THEIR PREPARATION OR CHEMICAL WORKING-UP; COMPOSITIONS BASED THEREON
- C08K—Use of inorganic or non-macromolecular organic substances as compounding ingredients
- C08K2201/00—Specific properties of additives
- C08K2201/014—Additives containing two or more different additives of the same subgroup in C08K
-
- C—CHEMISTRY; METALLURGY
- C08—ORGANIC MACROMOLECULAR COMPOUNDS; THEIR PREPARATION OR CHEMICAL WORKING-UP; COMPOSITIONS BASED THEREON
- C08K—Use of inorganic or non-macromolecular organic substances as compounding ingredients
- C08K3/00—Use of inorganic substances as compounding ingredients
- C08K3/01—Use of inorganic substances as compounding ingredients characterized by their specific function
- C08K3/013—Fillers, pigments or reinforcing additives
-
- C—CHEMISTRY; METALLURGY
- C08—ORGANIC MACROMOLECULAR COMPOUNDS; THEIR PREPARATION OR CHEMICAL WORKING-UP; COMPOSITIONS BASED THEREON
- C08K—Use of inorganic or non-macromolecular organic substances as compounding ingredients
- C08K3/00—Use of inorganic substances as compounding ingredients
- C08K3/34—Silicon-containing compounds
- C08K3/36—Silica
-
- C—CHEMISTRY; METALLURGY
- C09—DYES; PAINTS; POLISHES; NATURAL RESINS; ADHESIVES; COMPOSITIONS NOT OTHERWISE PROVIDED FOR; APPLICATIONS OF MATERIALS NOT OTHERWISE PROVIDED FOR
- C09J—ADHESIVES; NON-MECHANICAL ASPECTS OF ADHESIVE PROCESSES IN GENERAL; ADHESIVE PROCESSES NOT PROVIDED FOR ELSEWHERE; USE OF MATERIALS AS ADHESIVES
- C09J2203/00—Applications of adhesives in processes or use of adhesives in the form of films or foils
- C09J2203/326—Applications of adhesives in processes or use of adhesives in the form of films or foils for bonding electronic components such as wafers, chips or semiconductors
-
- C—CHEMISTRY; METALLURGY
- C09—DYES; PAINTS; POLISHES; NATURAL RESINS; ADHESIVES; COMPOSITIONS NOT OTHERWISE PROVIDED FOR; APPLICATIONS OF MATERIALS NOT OTHERWISE PROVIDED FOR
- C09J—ADHESIVES; NON-MECHANICAL ASPECTS OF ADHESIVE PROCESSES IN GENERAL; ADHESIVE PROCESSES NOT PROVIDED FOR ELSEWHERE; USE OF MATERIALS AS ADHESIVES
- C09J2301/00—Additional features of adhesives in the form of films or foils
- C09J2301/40—Additional features of adhesives in the form of films or foils characterized by the presence of essential components
- C09J2301/408—Additional features of adhesives in the form of films or foils characterized by the presence of essential components additives as essential feature of the adhesive layer
-
- C—CHEMISTRY; METALLURGY
- C09—DYES; PAINTS; POLISHES; NATURAL RESINS; ADHESIVES; COMPOSITIONS NOT OTHERWISE PROVIDED FOR; APPLICATIONS OF MATERIALS NOT OTHERWISE PROVIDED FOR
- C09J—ADHESIVES; NON-MECHANICAL ASPECTS OF ADHESIVE PROCESSES IN GENERAL; ADHESIVE PROCESSES NOT PROVIDED FOR ELSEWHERE; USE OF MATERIALS AS ADHESIVES
- C09J2433/00—Presence of (meth)acrylic polymer
-
- C—CHEMISTRY; METALLURGY
- C09—DYES; PAINTS; POLISHES; NATURAL RESINS; ADHESIVES; COMPOSITIONS NOT OTHERWISE PROVIDED FOR; APPLICATIONS OF MATERIALS NOT OTHERWISE PROVIDED FOR
- C09J—ADHESIVES; NON-MECHANICAL ASPECTS OF ADHESIVE PROCESSES IN GENERAL; ADHESIVE PROCESSES NOT PROVIDED FOR ELSEWHERE; USE OF MATERIALS AS ADHESIVES
- C09J2463/00—Presence of epoxy resin
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/05001—Internal layers
- H01L2224/05099—Material
- H01L2224/051—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/05138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/05155—Nickel [Ni] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/05599—Material
- H01L2224/056—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/05638—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/05644—Gold [Au] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/13099—Material
- H01L2224/131—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/13101—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
- H01L2224/13111—Tin [Sn] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/13099—Material
- H01L2224/131—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/13138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/13147—Copper [Cu] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16135—Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/16145—Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
- H01L2224/16146—Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked the bump connector connecting to a via connection in the semiconductor or solid-state body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/27—Manufacturing methods
- H01L2224/271—Manufacture and pre-treatment of the layer connector preform
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/28—Structure, shape, material or disposition of the layer connectors prior to the connecting process
- H01L2224/29—Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
- H01L2224/29001—Core members of the layer connector
- H01L2224/29005—Structure
- H01L2224/29006—Layer connector larger than the underlying bonding area
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/28—Structure, shape, material or disposition of the layer connectors prior to the connecting process
- H01L2224/29—Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
- H01L2224/29001—Core members of the layer connector
- H01L2224/29099—Material
- H01L2224/29198—Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
- H01L2224/29199—Material of the matrix
- H01L2224/2929—Material of the matrix with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/28—Structure, shape, material or disposition of the layer connectors prior to the connecting process
- H01L2224/29—Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
- H01L2224/29001—Core members of the layer connector
- H01L2224/29099—Material
- H01L2224/29198—Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
- H01L2224/29298—Fillers
- H01L2224/29299—Base material
- H01L2224/29386—Base material with a principal constituent of the material being a non metallic, non metalloid inorganic material
- H01L2224/29387—Ceramics, e.g. crystalline carbides, nitrides or oxides
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/28—Structure, shape, material or disposition of the layer connectors prior to the connecting process
- H01L2224/29—Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
- H01L2224/29001—Core members of the layer connector
- H01L2224/29099—Material
- H01L2224/29198—Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
- H01L2224/29298—Fillers
- H01L2224/29299—Base material
- H01L2224/29386—Base material with a principal constituent of the material being a non metallic, non metalloid inorganic material
- H01L2224/29388—Glasses, e.g. amorphous oxides, nitrides or fluorides
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/28—Structure, shape, material or disposition of the layer connectors prior to the connecting process
- H01L2224/29—Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
- H01L2224/29001—Core members of the layer connector
- H01L2224/29099—Material
- H01L2224/29198—Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
- H01L2224/29298—Fillers
- H01L2224/29299—Base material
- H01L2224/29393—Base material with a principal constituent of the material being a solid not provided for in groups H01L2224/293 - H01L2224/29391, e.g. allotropes of carbon, fullerene, graphite, carbon-nanotubes, diamond
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/28—Structure, shape, material or disposition of the layer connectors prior to the connecting process
- H01L2224/29—Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
- H01L2224/29001—Core members of the layer connector
- H01L2224/29099—Material
- H01L2224/29198—Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
- H01L2224/29298—Fillers
- H01L2224/29499—Shape or distribution of the fillers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32135—Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/32145—Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/81—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
- H01L2224/812—Applying energy for connecting
- H01L2224/81201—Compression bonding
- H01L2224/81203—Thermocompression bonding, e.g. diffusion bonding, pressure joining, thermocompression welding or solid-state welding
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/81—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
- H01L2224/818—Bonding techniques
- H01L2224/81801—Soldering or alloying
- H01L2224/81815—Reflow soldering
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/81—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
- H01L2224/81905—Combinations of bonding methods provided for in at least two different groups from H01L2224/818 - H01L2224/81904
- H01L2224/81907—Intermediate bonding, i.e. intermediate bonding step for temporarily bonding the semiconductor or solid-state body, followed by at least a further bonding step
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
- H01L2224/831—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector the layer connector being supplied to the parts to be connected in the bonding apparatus
- H01L2224/83101—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector the layer connector being supplied to the parts to be connected in the bonding apparatus as prepeg comprising a layer connector, e.g. provided in an insulating plate member
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
- H01L2224/832—Applying energy for connecting
- H01L2224/83201—Compression bonding
- H01L2224/83203—Thermocompression bonding, e.g. diffusion bonding, pressure joining, thermocompression welding or solid-state welding
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
- H01L2224/838—Bonding techniques
- H01L2224/8385—Bonding techniques using a polymer adhesive, e.g. an adhesive based on silicone, epoxy, polyimide, polyester
- H01L2224/83855—Hardening the adhesive by curing, i.e. thermosetting
- H01L2224/83862—Heat curing
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
- H01L2224/83905—Combinations of bonding methods provided for in at least two different groups from H01L2224/838 - H01L2224/83904
- H01L2224/83907—Intermediate bonding, i.e. intermediate bonding step for temporarily bonding the semiconductor or solid-state body, followed by at least a further bonding step
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
- H01L2224/83909—Post-treatment of the layer connector or bonding area
- H01L2224/83948—Thermal treatments, e.g. annealing, controlled cooling
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/91—Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
- H01L2224/92—Specific sequence of method steps
- H01L2224/921—Connecting a surface with connectors of different types
- H01L2224/9211—Parallel connecting processes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/93—Batch processes
- H01L2224/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L2224/97—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06513—Bump or bump-like direct electrical connections between devices, e.g. flip-chip connection, solder bumps
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06517—Bump or bump-like direct electrical connections from device to substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06541—Conductive via connections through the device, e.g. vertical interconnects, through silicon via [TSV]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L24/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L24/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L24/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Chemical & Material Sciences (AREA)
- Computer Hardware Design (AREA)
- Organic Chemistry (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Polymers & Plastics (AREA)
- Chemical Kinetics & Catalysis (AREA)
- Health & Medical Sciences (AREA)
- Medicinal Chemistry (AREA)
- Inorganic Chemistry (AREA)
- Spectroscopy & Molecular Physics (AREA)
- Dispersion Chemistry (AREA)
- Adhesives Or Adhesive Processes (AREA)
- Adhesive Tapes (AREA)
- Wire Bonding (AREA)
Abstract
本発明は、半導体ウエハ上に複数の貫通電極付き半導体チップを積層するために用いられ、ボイドを抑制しつつ貫通電極を良好に接続でき、半導体チップの周囲に突出するバリの長さを抑制できる貫通電極付き半導体チップ用接着フィルムを提供することを目的とする。本発明は、半導体ウエハ上に複数の貫通電極付き半導体チップを積層するために用いられる貫通電極付き半導体チップ用接着フィルムであって、最低溶融粘度が50〜2500Pa・sであり、かつ、140℃でのチキソトロピック指数が8以下である貫通電極付き半導体チップ用接着フィルムである。
Description
本発明は、半導体ウエハ上に複数の貫通電極付き半導体チップを積層するために用いられ、ボイドを抑制しつつ貫通電極を良好に電極接合でき、半導体チップの周囲に突出するバリの長さを抑制できる貫通電極付き半導体チップ用接着フィルムに関する。
近年、ハンダ等からなる突起電極(バンプ)を有する半導体チップを用いたフリップチップ実装が注目されている。
フリップチップ実装においては、一般的に、基板上に半導体チップを接合した後、封止樹脂を注入する方法が用いられている。特許文献1には、粘度が50Pa・sec以下(25℃)、注入時の粘度が2Pa・sec以下の封止樹脂が記載されている。
フリップチップ実装においては、一般的に、基板上に半導体チップを接合した後、封止樹脂を注入する方法が用いられている。特許文献1には、粘度が50Pa・sec以下(25℃)、注入時の粘度が2Pa・sec以下の封止樹脂が記載されている。
また、近年、半導体チップの小型化が進行するとともに電極間のピッチもますます狭くなっており、また、これらに伴って半導体チップ同士又は半導体チップと基板との間のギャップが狭くなっていることから、接合後に封止樹脂を注入するのではなく、基板上に予め塗布した液状接着剤を介して半導体チップを接合する方法が行われている。特許文献2には、硬化前におけるチキソトロピー指数が1.1〜4.0である、形状を維持したまま塗布できる液状エポキシ樹脂組成物が記載されている。
更に、基板又は半導体チップに予め貼り付けた接着フィルム(NCF)を介して半導体チップを接合する方法も行われている。特許文献3には、最小溶融粘度が40PaS〜5100PaSの範囲にあるシート状接着剤が記載されている。また、特許文献3には、圧接によりシート状接着剤の一部が横方向に染み出し、半導体素子の側面から上面に至るように回り込むという問題があったのに対して、同文献に記載されたシート状接着剤は、接着剤の側方へのはみ出しを好適に抑制することができ、余分なはみ出しによる不良品が生じ難いシート状接着剤であることが記載されている。
しかしながら、このような方法では、接合時に電極間に気泡(ボイド)が発生することがあり、また、加熱により「電極接合」と「接着フィルムの硬化」とを同時に行うことから、精度の高い電極接合とボイドの抑制とを両立することは容易ではなかった。
しかしながら、このような方法では、接合時に電極間に気泡(ボイド)が発生することがあり、また、加熱により「電極接合」と「接着フィルムの硬化」とを同時に行うことから、精度の高い電極接合とボイドの抑制とを両立することは容易ではなかった。
一方、近年、フリップチップ実装のなかでも、複数の半導体チップを積層してデバイスを飛躍的に高性能化、小型化したTSV(Si貫通ビヤ/Through Silicon via)を使った3次元積層技術が注目されている。
TSV積層技術においては、一般的に、半導体ウエハ上の格子状に区切られた各接合部位に、接着フィルムを介して複数の貫通電極付き半導体チップ(TSVチップ)を多層積層したのち、格子状のダイシングラインに沿って半導体ウエハをダイシングすることで多層半導体チップ積層体が製造される。
TSV積層技術においては、一般的に、半導体ウエハ上の格子状に区切られた各接合部位に、接着フィルムを介して複数の貫通電極付き半導体チップ(TSVチップ)を多層積層したのち、格子状のダイシングラインに沿って半導体ウエハをダイシングすることで多層半導体チップ積層体が製造される。
しかしながら、大きさの揃った半導体チップを多層積層するため、半導体チップの周囲に接着フィルムがバリ状に突出すことが問題となっている。このようなバリ(縁部、端部)は、積層した半導体チップ間のいずれの箇所でも起こりうるもので、バリが長いとダイシング時にバリが剥がれ落ち、周辺を汚染して製品不良につながる。ダイシングラインの間隔を広くすればバリが長くてもダイシング時に剥がれ落ちることはないが、生産性の観点からは、ダイシングラインの間隔を狭くすることが望まれている。
また、例えば、特許文献3に記載されたシート状接着剤をTSV積層技術に適用することもできるが、このシート状接着剤は、半導体チップを多層積層する場合ではなく基板上に半導体チップを接合する場合に接着剤の側方へのはみ出しを抑制することを目的として設計されているため、バリの長さを抑制するには充分ではなかった。
また、例えば、特許文献3に記載されたシート状接着剤をTSV積層技術に適用することもできるが、このシート状接着剤は、半導体チップを多層積層する場合ではなく基板上に半導体チップを接合する場合に接着剤の側方へのはみ出しを抑制することを目的として設計されているため、バリの長さを抑制するには充分ではなかった。
本発明は、半導体ウエハ上に複数の貫通電極付き半導体チップを積層するために用いられ、ボイドを抑制しつつ貫通電極を良好に電極接合でき、半導体チップの周囲に突出するバリの長さを抑制できる貫通電極付き半導体チップ用接着フィルムを提供することを目的とする。
本発明は、半導体ウエハ上に複数の貫通電極付き半導体チップを積層するために用いられる貫通電極付き半導体チップ用接着フィルムであって、最低溶融粘度が50〜2500Pa・sであり、かつ、140℃でのチキソトロピック指数が8以下である貫通電極付き半導体チップ用接着フィルムである。
以下、本発明を詳述する。
以下、本発明を詳述する。
本発明者らは、半導体ウエハ上に複数の貫通電極付き半導体チップを積層するために用いられる貫通電極付き半導体チップ用接着フィルムにおいて、最低溶融粘度と140℃でのチキソトロピック指数とを特定の狭い範囲に調整することにより、ボイドを抑制しつつ貫通電極を良好に電極接合でき、更に、半導体チップの周囲に突出するバリの量が少なくなることを見出した。更に、本発明者らは、このような貫通電極付き半導体チップ用接着フィルムを用いることにより、バリの量そのものが少なくなるだけでなく、貫通電極付き半導体チップ用接着フィルムが半導体チップの周囲となじんで液滴が成長するように略半球状を形成しながら突出するため、長いバリが生じにくいことを見出し、本発明を完成させるに至った。
本発明の貫通電極付き半導体チップ用接着フィルムは、半導体ウエハ上に複数の貫通電極付き半導体チップを積層するために用いられる。
本発明の貫通電極付き半導体チップ用接着フィルムは、最低溶融粘度が50〜2500Pa・sであり、かつ、140℃でのチキソトロピック指数が8以下である。このような狭い範囲の最低溶融粘度と140℃でのチキソトロピック指数とを有することにより、本発明の貫通電極付き半導体チップ用接着フィルムは、ボイドを抑制しつつ貫通電極を良好に電極接合でき、更に、半導体チップの周囲に突出するバリの量が少なくなる。更に、本発明の貫通電極付き半導体チップ用接着フィルムは、半導体チップの周囲となじんで液滴が成長するように略半球状を形成しながら突出するため、長いバリが生じにくい。
本発明の貫通電極付き半導体チップ用接着フィルムは、最低溶融粘度が50〜2500Pa・sであり、かつ、140℃でのチキソトロピック指数が8以下である。このような狭い範囲の最低溶融粘度と140℃でのチキソトロピック指数とを有することにより、本発明の貫通電極付き半導体チップ用接着フィルムは、ボイドを抑制しつつ貫通電極を良好に電極接合でき、更に、半導体チップの周囲に突出するバリの量が少なくなる。更に、本発明の貫通電極付き半導体チップ用接着フィルムは、半導体チップの周囲となじんで液滴が成長するように略半球状を形成しながら突出するため、長いバリが生じにくい。
上記最低溶融粘度が50Pa・s未満であると、貫通電極付き半導体チップの接合時に電極間にボイドが発生しやすくなる。上記最低溶融粘度が2500Pa・sを超えると、貫通電極の電極接合が阻害されやすくなる。上記最低溶融粘度の好ましい下限は70Pa・s、好ましい上限は2300Pa・sであり、より好ましい下限は100Pa・s、より好ましい上限は2000Pa・sである。
なお、最低溶融粘度とは、常温からハンダ融点までの温度域における最低複素粘度η*minであり、貫通電極付き半導体チップ用接着フィルムについて、レオメーター(例えば、REOLOGICA社製のSTRESSTECH)を用いて、サンプル厚み600μm、歪制御(1rad)、周波数10Hz、昇温速度20℃/minの条件で測定温度範囲60℃から300℃まで測定を行うことで求めることができる。
なお、最低溶融粘度とは、常温からハンダ融点までの温度域における最低複素粘度η*minであり、貫通電極付き半導体チップ用接着フィルムについて、レオメーター(例えば、REOLOGICA社製のSTRESSTECH)を用いて、サンプル厚み600μm、歪制御(1rad)、周波数10Hz、昇温速度20℃/minの条件で測定温度範囲60℃から300℃まで測定を行うことで求めることができる。
上記140℃でのチキソトロピック指数が8を超えると、半導体チップの周囲に突出するバリの長さを充分に抑制することができず、ダイシング時にバリが剥がれ落ち、周辺を汚染して製品不良につながる。上記140℃でのチキソトロピック指数の好ましい上限は7、より好ましい上限は6である。また、上記140℃でのチキソトロピック指数の下限は特に限定されないが、フィルム形状の保持の観点から、好ましい下限は1.5である。
なお、140℃でのチキソトロピック指数とは、{複素粘度η*(1Hz)}/{複素粘度η*(10Hz)}の値であり、貫通電極付き半導体チップ用接着フィルムについて、レオメーター(例えば、REOLOGICA社製のSTRESSTECH)を用いて、サンプル厚み600μm、歪制御(1rad)、周波数1Hz又は10Hz、温度140℃の条件で測定を行うことで求めることができる。なお、半導体ウエハ上に複数の貫通電極付き半導体チップを積層する際、貫通電極付き半導体チップ用接着フィルムは硬化する前に80〜160℃程度の温度に晒され、ある程度溶融することから、この温度範囲における代表的なチキソトロピック指数として140℃でのチキソトロピック指数を測定している。
なお、140℃でのチキソトロピック指数とは、{複素粘度η*(1Hz)}/{複素粘度η*(10Hz)}の値であり、貫通電極付き半導体チップ用接着フィルムについて、レオメーター(例えば、REOLOGICA社製のSTRESSTECH)を用いて、サンプル厚み600μm、歪制御(1rad)、周波数1Hz又は10Hz、温度140℃の条件で測定を行うことで求めることができる。なお、半導体ウエハ上に複数の貫通電極付き半導体チップを積層する際、貫通電極付き半導体チップ用接着フィルムは硬化する前に80〜160℃程度の温度に晒され、ある程度溶融することから、この温度範囲における代表的なチキソトロピック指数として140℃でのチキソトロピック指数を測定している。
上記最低溶融粘度と上記140℃でのチキソトロピック指数とを上記範囲に調整する方法として、例えば、好ましくは熱硬化性樹脂及び熱硬化剤を含有する本発明の貫通電極付き半導体チップ用接着フィルムに対して、更に、無機フィラーを配合する方法が挙げられる。なかでも、無機フィラーの平均粒子径及び含有量を調整する方法、又は、無機フィラーの配合方法を制御する方法が好ましい。
上記無機フィラーの平均粒子径及び含有量を調整する方法としては、平均粒子径の異なる2種以上の無機フィラーを併用する方法が挙げられる。より具体的には、例えば、平均粒子径10〜100nmの無機フィラー(A)と、平均粒子径150〜500nmの無機フィラー(B)とを併用する方法が挙げられる。このように比較的平均粒子径の小さい無機フィラー(A)と、比較的平均粒子径の大きい無機フィラー(B)とを併用することにより、上記140℃でのチキソトロピック指数を上記範囲に調整しやすくなり、その結果、一般的に溶融時のチキソトロピック指数の調整が難しいとされるフィルム状接着剤である本発明の貫通電極付き半導体チップ用接着フィルムにおいて、溶融時のチキソトロピック指数を調整しやすくなる。
上記無機フィラーの平均粒子径及び含有量を調製する方法において、無機フィラー(A)の平均粒子径が10nm未満であると、貫通電極付き半導体チップ用接着フィルムの流動性が低下し、適切な電極接合が行われないことがある。上記無機フィラー(A)の平均粒子径が100nmを超えると、上記無機フィラー(B)の平均粒子径に近づくため、平均粒子径の異なる2種以上の無機フィラーを併用する効果をほとんど得ることができないことがある。上記無機フィラー(A)の平均粒子径のより好ましい下限は15nm、より好ましい上限は80nmである。
なお、無機フィラーの平均粒子径は、例えば、透過電子顕微鏡、走査電子顕微鏡、重量平均粒子径を測定する動的光散乱式測定装置(例えば、ベックマンコールター社製のN4プラスサブミクロン粒子分析装置等)等により測定することができる。
なお、無機フィラーの平均粒子径は、例えば、透過電子顕微鏡、走査電子顕微鏡、重量平均粒子径を測定する動的光散乱式測定装置(例えば、ベックマンコールター社製のN4プラスサブミクロン粒子分析装置等)等により測定することができる。
上記無機フィラーの平均粒子径及び含有量を調製する方法において、無機フィラー(B)の平均粒子径が150nm未満であると、上記無機フィラー(A)の平均粒子径に近づくため、平均粒子径の異なる2種以上の無機フィラーを併用する効果をほとんど得ることができないことがある。上記無機フィラー(B)の平均粒子径が500nmを超えると、電極間に上記無機フィラー(B)を噛み込むことがあったり、貫通電極付き半導体チップ用接着フィルムの光透過性が低下し、半導体ウエハと貫通電極付き半導体チップとのアライメントが取れないことがあったりする。上記無機フィラー(B)の平均粒子径のより好ましい下限は200nm、より好ましい上限は400nmである。
上記無機フィラーの平均粒子径及び含有量を調製する方法において、貫通電極付き半導体チップ用接着フィルム中の無機フィラー(A)の含有量は5〜40重量%、無機フィラー(B)の含有量は5〜50重量%であることが好ましい。これらの無機フィラーの含有量が上記範囲を外れると、上記最低溶融粘度と上記140℃でのチキソトロピック指数とを調整しにくくなることがある。
上記無機フィラー(A)の含有量のより好ましい下限は10重量%、より好ましい上限は38重量%であり、更に好ましい下限は15重量%、更に好ましい上限は35重量%である。
上記無機フィラー(B)の含有量のより好ましい下限は10重量%、より好ましい上限は47重量%であり、更に好ましい下限は15重量%、更に好ましい上限は45重量%である。
上記無機フィラー(A)の含有量のより好ましい下限は10重量%、より好ましい上限は38重量%であり、更に好ましい下限は15重量%、更に好ましい上限は35重量%である。
上記無機フィラー(B)の含有量のより好ましい下限は10重量%、より好ましい上限は47重量%であり、更に好ましい下限は15重量%、更に好ましい上限は45重量%である。
上記無機フィラーの素材は特に限定されず、例えば、ヒュームドシリカ、コロイダルシリカ等のシリカ、アルミナ、窒化アルミニウム、窒化ホウ素、窒化ケイ素、ガラスパウダー、ガラスフリット等が挙げられる。
上記無機フィラーの配合方法を制御する方法としては、無機フィラー以外の成分を混合して得た混合物に、無機フィラーを溶剤に懸濁させた無機フィラー懸濁液を複数回に分けて添加して樹脂組成物を調整し、該樹脂組成物を用いて貫通電極付き半導体チップ用接着フィルムを製造する方法が挙げられる。無機フィラーを一度に大量に添加すると、無機フィラーの凝集が生じて分散性が悪くなり、140℃でのチキソトロピック指数を所期の範囲に調整することが難しくなる。無機フィラーを溶剤に懸濁させた無機フィラー懸濁液を複数回に分けて添加することにより、無機フィラーの凝集を防止して、所期のチキソトロピック指数を有する貫通電極付き半導体チップ用接着フィルムを得ることができる。
上記無機フィラーの配合方法を制御する方法において用いる無機フィラーは特に限定されず、例えば、上記無機フィラー(A)を単独で用いてもよく、上記無機フィラー(B)を単独で用いてもよく、上記無機フィラー(A)と無機フィラー(B)とを併用してもよい。また、上記無機フィラー(A)及び/又は無機フィラー(B)の含有量についても、上記無機フィラーの平均粒子径及び含有量を調製する方法と同様の範囲とすることができる。
なお、本発明の貫通電極付き半導体チップ用接着フィルムが上記無機フィラーを含有することにより、上記最低溶融粘度と上記140℃でのチキソトロピック指数とを上記範囲に調整しやすくなるだけでなく、貫通電極付き半導体チップ用接着フィルムの硬化後の線膨張率が低下し、半導体チップ等への応力の発生及びハンダ等の導通部分のクラックの発生を良好に防止することができる。
上記無機フィラー全体の含有量は特に限定されないが、後述する熱硬化性樹脂と高分子化合物との合計100重量部に対する好ましい下限は5重量部、好ましい上限は500重量部である。上記無機フィラー全体の含有量が5重量部未満であると、上記無機フィラーを添加する効果をほとんど得ることができないことがある。上記無機フィラー全体の含有量が500重量部を超えると、貫通電極付き半導体チップ用接着フィルムの硬化後の線膨張率は低下するものの、引張り弾性率が上昇し、半導体チップ等への応力及びハンダ等の導通部分のクラックが発生しやすくなることがある。上記無機フィラー全体の含有量のより好ましい下限は10重量部、より好ましい上限は400重量部、更に好ましい下限は15重量部、更に好ましい上限は300重量部である。
本発明の貫通電極付き半導体チップ用接着フィルムは、熱硬化性樹脂及び熱硬化剤を含有することが好ましい。
上記熱硬化性樹脂は特に限定されず、例えば、付加重合、重縮合、重付加、付加縮合、開環重合等の反応により硬化する化合物が挙げられる。上記熱硬化性樹脂として、具体的には例えば、ユリア樹脂、メラミン樹脂、フェノール樹脂、レゾルシノール樹脂、エポキシ樹脂、アクリル樹脂、ポリエステル樹脂、ポリアミド樹脂、ポリベンズイミダゾール樹脂、ジアリルフタレート樹脂、キシレン樹脂、アルキル−ベンゼン樹脂、エポキシアクリレート樹脂、珪素樹脂、ウレタン樹脂等が挙げられる。
上記熱硬化性樹脂は特に限定されず、例えば、付加重合、重縮合、重付加、付加縮合、開環重合等の反応により硬化する化合物が挙げられる。上記熱硬化性樹脂として、具体的には例えば、ユリア樹脂、メラミン樹脂、フェノール樹脂、レゾルシノール樹脂、エポキシ樹脂、アクリル樹脂、ポリエステル樹脂、ポリアミド樹脂、ポリベンズイミダゾール樹脂、ジアリルフタレート樹脂、キシレン樹脂、アルキル−ベンゼン樹脂、エポキシアクリレート樹脂、珪素樹脂、ウレタン樹脂等が挙げられる。
上記エポキシ樹脂は特に限定されず、例えば、軟化点が150℃以下のエポキシ樹脂、常温で液体又は結晶性固体のエポキシ樹脂等が挙げられる。これらのエポキシ樹脂は、単独で用いられてもよく、二種以上が併用されてもよい。
上記エポキシ樹脂を含有する場合、本発明の貫通電極付き半導体チップ用接着フィルムは、更に、上記エポキシ樹脂と反応可能な官能基を有する高分子化合物(単に、高分子化合物ともいう)を含有してもよい。上記高分子化合物は、造膜成分としての役割を果たす。また、上記高分子化合物を含有することで、貫通電極付き半導体チップ用接着フィルムの硬化物は靭性をもち、優れた耐衝撃性を発現することができる。
上記高分子化合物は特に限定されず、例えば、アミノ基、ウレタン基、イミド基、水酸基、カルボキシル基、エポキシ基等を有する高分子化合物等が挙げられる。なかでも、エポキシ基を有する高分子化合物が好ましい。上記エポキシ基を有する高分子化合物を含有することで、貫通電極付き半導体チップ用接着フィルムの硬化物は、上記エポキシ樹脂に由来する優れた機械的強度、耐熱性及び耐湿性と、上記エポキシ基を有する高分子化合物に由来する優れた靭性とを兼備することにより、高い接合信頼性及び接続信頼性を発現することができる。
上記エポキシ基を有する高分子化合物は、末端及び/又は側鎖(ペンダント位)にエポキシ基を有する高分子化合物であれば特に限定されず、例えば、エポキシ基含有アクリルゴム、エポキシ基含有ブタジエンゴム、ビスフェノール型高分子量エポキシ樹脂、エポキシ基含有フェノキシ樹脂、エポキシ基含有アクリル樹脂、エポキシ基含有ウレタン樹脂、エポキシ基含有ポリエステル樹脂等が挙げられる。
上記熱硬化剤は特に限定されず、例えば、フェノール系硬化剤、チオール系硬化剤、アミン系硬化剤、酸無水物系硬化剤等が挙げられる。
上記熱硬化剤の含有量は特に限定されないが、上記熱硬化性樹脂と上記高分子化合物との合計100重量部に対する好ましい下限が5重量部、好ましい上限が150重量部である。上記熱硬化剤の含有量が5重量部未満であると、貫通電極付き半導体チップ用接着フィルムの硬化物が硬く脆くなるため、接合信頼性が劣ることがある。上記熱硬化剤の含有量が150重量部を超えることでも、貫通電極付き半導体チップ用接着フィルムの接合信頼性が低下することがある。上記熱硬化剤の含有量のより好ましい下限は10重量部、より好ましい上限は140重量部である。
本発明の貫通電極付き半導体チップ用接着フィルムは、更に、硬化促進剤を含有してもよい。
上記硬化促進剤は特に限定されないが、イミダゾール化合物が好ましい。上記イミダゾール化合物は上記エポキシ樹脂との反応性が高いことから、上記エポキシ樹脂と上記イミダゾール化合物とを含有することで、貫通電極付き半導体チップ用接着フィルムの速硬化性が向上する。
上記硬化促進剤は特に限定されないが、イミダゾール化合物が好ましい。上記イミダゾール化合物は上記エポキシ樹脂との反応性が高いことから、上記エポキシ樹脂と上記イミダゾール化合物とを含有することで、貫通電極付き半導体チップ用接着フィルムの速硬化性が向上する。
本発明の貫通電極付き半導体チップ用接着フィルムは、本発明の効果を阻害しない範囲内で希釈剤を含有してもよい。上記希釈剤は特に限定されないが、貫通電極付き半導体チップ用接着フィルムの硬化系に取り込まれる反応性希釈剤が好ましい。なかでも、貫通電極付き半導体チップ用接着フィルムの接合信頼性を悪化させないために、1分子中に2以上の官能基を有する反応性希釈剤がより好ましい。
上記希釈剤の含有量は特に限定されないが、上記熱硬化性樹脂と上記高分子化合物との合計100重量部に対する好ましい下限は1重量部、好ましい上限は300重量部である。上記希釈剤の含有量が1重量部未満であると、上記希釈剤を添加する効果をほとんど得ることができないことがある。上記希釈剤の含有量が300重量部を超えると、貫通電極付き半導体チップ用接着フィルムの硬化物が硬く脆くなるため、接合信頼性が劣ることがある。上記希釈剤の含有量のより好ましい下限は5重量部、より好ましい上限は200重量部である。
本発明の貫通電極付き半導体チップ用接着フィルムは、必要に応じて、無機イオン交換体を含有してもよい。上記無機イオン交換体の含有量は特に限定されないが、本発明の貫通電極付き半導体チップ用接着フィルム中の好ましい下限が1重量%、好ましい上限が10重量%である。
本発明の貫通電極付き半導体チップ用接着フィルムは、その他必要に応じて、ブリード防止剤、シランカップリング剤、フラックス剤や増粘剤等の添加剤を含有してもよい。
本発明の貫通電極付き半導体チップ用接着フィルムは、その他必要に応じて、ブリード防止剤、シランカップリング剤、フラックス剤や増粘剤等の添加剤を含有してもよい。
本発明の貫通電極付き半導体チップ用接着フィルムを製造する方法は特に限定されず、例えば、必要に応じて熱硬化性樹脂、熱硬化剤、硬化促進剤、高分子化合物、無機フィラー、溶剤、その他の添加剤等を所定量配合して混合し、得られた樹脂組成物を離型フィルム上に塗工し、乾燥させる方法等が挙げられる。上記混合の方法は特に限定されず、例えば、ホモディスパー、万能ミキサー、バンバリーミキサー、ニーダー等を使用する方法が挙げられる。
本発明の貫通電極付き半導体チップ用接着フィルムは、半導体ウエハ上に複数の貫通電極付き半導体チップを積層するために用いられる。
本発明の貫通電極付き半導体チップ用接着フィルムを用いて半導体ウエハ上に複数の貫通電極付き半導体チップを積層する方法は特に限定されないが、半導体ウエハ上の接合部位に本発明の貫通電極付き半導体チップ用接着フィルムを介して第1の貫通電極付き半導体チップを仮接着する工程(1)と、上記第1の貫通電極付き半導体チップ上に本発明の貫通電極付き半導体チップ用接着フィルムを介して第2の貫通電極付き半導体チップを仮接着する工程(2)と、必要に応じて上記工程(2)を繰り返す工程(3)と、得られた仮接着体を加熱して貫通電極の電極接合を行う工程(4)とを有する方法が好ましい。
本発明の貫通電極付き半導体チップ用接着フィルムを用いて半導体ウエハ上に複数の貫通電極付き半導体チップを積層する方法は特に限定されないが、半導体ウエハ上の接合部位に本発明の貫通電極付き半導体チップ用接着フィルムを介して第1の貫通電極付き半導体チップを仮接着する工程(1)と、上記第1の貫通電極付き半導体チップ上に本発明の貫通電極付き半導体チップ用接着フィルムを介して第2の貫通電極付き半導体チップを仮接着する工程(2)と、必要に応じて上記工程(2)を繰り返す工程(3)と、得られた仮接着体を加熱して貫通電極の電極接合を行う工程(4)とを有する方法が好ましい。
上記工程(1)において上記半導体ウエハ上の接合部位に上記第1の貫通電極付き半導体チップを仮接着する方法は特に限定されず、例えば、本発明の貫通電極付き半導体チップ用接着フィルムを上記第1の貫通電極付き半導体チップに供給した後、フリップチップボンダ等の実装用装置を用いて上記半導体ウエハ上の接合部位に上記第1の貫通電極付き半導体チップを位置合わせし、本発明の貫通電極付き半導体チップ用接着フィルムを所定温度(仮接着温度ともいう)で所定時間(仮接着時間ともいう)加熱する方法等が挙げられる。
本発明の貫通電極付き半導体チップ用接着フィルムを上記第1の貫通電極付き半導体チップに供給する方法は特に限定されず、例えば、本発明の貫通電極付き半導体チップ用接着フィルムを貫通電極付き半導体チップにラミネートする方法、本発明の貫通電極付き半導体チップ用接着フィルムを貫通電極付き半導体ウエハにラミネートした後、貫通電極付き半導体ウエハに個片化する方法等が挙げられる。
本発明の貫通電極付き半導体チップ用接着フィルムを上記第1の貫通電極付き半導体チップに供給する方法は特に限定されず、例えば、本発明の貫通電極付き半導体チップ用接着フィルムを貫通電極付き半導体チップにラミネートする方法、本発明の貫通電極付き半導体チップ用接着フィルムを貫通電極付き半導体ウエハにラミネートした後、貫通電極付き半導体ウエハに個片化する方法等が挙げられる。
上記仮接着温度及び上記仮接着時間を制御することより、本発明の貫通電極付き半導体チップ用接着フィルムを完全には硬化させずに、上記半導体ウエハ上の接合部位に上記第1の貫通電極付き半導体チップをある程度接着(即ち、仮接着)させることができる。なお、このような仮接着された状態において、貫通電極はまだ電極接合していない。貫通電極の電極接合は、後述する工程(4)において行われる。
上記仮接着温度は特に限定されず、仮接着可能な温度で本発明の貫通電極付き半導体チップ用接着フィルムの硬化温度より低い温度を採用すればよく、本発明の貫通電極付き半導体チップ用接着フィルムの硬化温度との差の好ましい下限が10℃、好ましい上限が200℃であり、より好ましい下限は15℃、より好ましい上限は150℃である。上記仮接着温度は、具体的には、好ましくは40〜200℃程度、より好ましくは60〜180℃程度である。
上記仮接着時間は、好ましくは0.1〜60秒である。
上記仮接着温度は特に限定されず、仮接着可能な温度で本発明の貫通電極付き半導体チップ用接着フィルムの硬化温度より低い温度を採用すればよく、本発明の貫通電極付き半導体チップ用接着フィルムの硬化温度との差の好ましい下限が10℃、好ましい上限が200℃であり、より好ましい下限は15℃、より好ましい上限は150℃である。上記仮接着温度は、具体的には、好ましくは40〜200℃程度、より好ましくは60〜180℃程度である。
上記仮接着時間は、好ましくは0.1〜60秒である。
上記工程(2)及び上記工程(3)においては、上記工程(1)と同様の方法を用いて貫通電極付き半導体チップを仮接着すればよい。
これらの工程を行うことにより、上記半導体ウエハ上に仮接着された複数の貫通電極付き半導体チップに対してまとめて電極接合を行うことができ、1段ずつ貫通電極付き半導体チップを重ね順々に電極接合を行う場合と比較して、生産性を向上させることができる。更に、上記半導体ウエハ上の複数の仮接着体に対してまとめて電極接合を行うことで、生産性を更に向上させることができる。
これらの工程を行うことにより、上記半導体ウエハ上に仮接着された複数の貫通電極付き半導体チップに対してまとめて電極接合を行うことができ、1段ずつ貫通電極付き半導体チップを重ね順々に電極接合を行う場合と比較して、生産性を向上させることができる。更に、上記半導体ウエハ上の複数の仮接着体に対してまとめて電極接合を行うことで、生産性を更に向上させることができる。
上記工程(4)において上記仮接着体を加熱して貫通電極の電極接合を行う方法は特に限定されず、例えば、貫通電極がハンダ電極である場合、フリップチップボンダ等の実装用装置を用いて、60〜220℃程度の接触温度(電極を接触させる温度)で0.1〜60秒程度加熱した後、230〜300℃程度のハンダ溶融温度以上の温度で0.1〜60秒程度加熱する方法等が挙げられる。
加熱条件を制御することより、良好に電極接合を行うことができる。また、加熱条件によっては本発明の貫通電極付き半導体チップ用接着フィルムを完全に硬化させて複数の貫通電極付き半導体チップを良好に接着することもできる。
加熱条件を制御することより、良好に電極接合を行うことができる。また、加熱条件によっては本発明の貫通電極付き半導体チップ用接着フィルムを完全に硬化させて複数の貫通電極付き半導体チップを良好に接着することもできる。
上記工程(4)では、最上段の貫通電極付き半導体チップに対し押圧し、貫通電極の電極接合を行うとともに本発明の貫通電極付き半導体チップ用接着フィルムを封止領域に充填することが好ましい。
上記押圧する際の圧力は特に限定されないが、1〜200Nが好ましい。また、電極1つ当たりの圧力は、0.0001〜1Nが好ましい。上記電極1つ当たりの圧力が0.0001N未満であると、電極同士が接触しないことがある。上記電極1つ当たりの圧力が1Nを超えると、電極がつぶれすぎて隣の電極と接触し、ショートすることがある。
上記押圧する際の圧力は特に限定されないが、1〜200Nが好ましい。また、電極1つ当たりの圧力は、0.0001〜1Nが好ましい。上記電極1つ当たりの圧力が0.0001N未満であると、電極同士が接触しないことがある。上記電極1つ当たりの圧力が1Nを超えると、電極がつぶれすぎて隣の電極と接触し、ショートすることがある。
上記工程(4)では、本発明の貫通電極付き半導体チップ用接着フィルムは、完全に硬化してもよいし、途中段階まで硬化していてもよい。電極接合の際に本発明の貫通電極付き半導体チップ用接着フィルムが完全に硬化せず途中段階まで硬化している場合には、電極接合後に本発明の貫通電極付き半導体チップ用接着フィルムを完全に硬化させる2段階の加熱を行ってもよい。
上記工程(1)〜(4)の後、更に、本発明の貫通電極付き半導体チップ用接着フィルムを完全に硬化させる工程(5)を別途行ってもよい。
必要に応じて電極接合後に本発明の貫通電極付き半導体チップ用接着フィルムを完全に硬化させればよく、電極接合と本発明の貫通電極付き半導体チップ用接着フィルムの硬化とを同時に行うために一挙に加熱する必要がないため、貫通電極付き半導体チップの厚み又は電極高さのばらつきに起因して均一に加熱できず歩留りが低下するという問題を防ぐことができる。
必要に応じて電極接合後に本発明の貫通電極付き半導体チップ用接着フィルムを完全に硬化させればよく、電極接合と本発明の貫通電極付き半導体チップ用接着フィルムの硬化とを同時に行うために一挙に加熱する必要がないため、貫通電極付き半導体チップの厚み又は電極高さのばらつきに起因して均一に加熱できず歩留りが低下するという問題を防ぐことができる。
上記工程(1)〜(4)及び必要に応じて上記工程(5)を行うことで、本発明の貫通電極付き半導体チップ用接着フィルムを用いて半導体ウエハ上に複数の貫通電極付き半導体チップを積層することができる。
図1に、本発明の貫通電極付き半導体チップ用接着フィルムにより半導体ウエハ上に複数の貫通電極付き半導体チップが積層されている状態の一例を示す断面模式図を示す。図1においては、本発明の貫通電極付き半導体チップ用接着フィルム1により半導体ウエハ3上に複数の貫通電極付き半導体チップ2が積層されている。
本発明の貫通電極付き半導体チップ用接着フィルム1を用いることにより、半導体チップの周囲に突出するバリ5の長さを抑制することができる。このため、格子状のダイシングラインに沿ってダイシングブレード4を用いて半導体ウエハ3をダイシングする際、バリが剥がれ落ちて周辺を汚染することを抑制することができる。また、バリ5の長さを抑制できるため、ダイシングラインの間隔を狭くすることができ、生産性を更に向上させることができる。
図1に、本発明の貫通電極付き半導体チップ用接着フィルムにより半導体ウエハ上に複数の貫通電極付き半導体チップが積層されている状態の一例を示す断面模式図を示す。図1においては、本発明の貫通電極付き半導体チップ用接着フィルム1により半導体ウエハ3上に複数の貫通電極付き半導体チップ2が積層されている。
本発明の貫通電極付き半導体チップ用接着フィルム1を用いることにより、半導体チップの周囲に突出するバリ5の長さを抑制することができる。このため、格子状のダイシングラインに沿ってダイシングブレード4を用いて半導体ウエハ3をダイシングする際、バリが剥がれ落ちて周辺を汚染することを抑制することができる。また、バリ5の長さを抑制できるため、ダイシングラインの間隔を狭くすることができ、生産性を更に向上させることができる。
本発明によれば、半導体ウエハ上に複数の貫通電極付き半導体チップを積層するために用いられ、ボイドを抑制しつつ貫通電極を良好に電極接合でき、半導体チップの周囲に突出するバリの長さを抑制できる貫通電極付き半導体チップ用接着フィルムを提供することができる。
以下に実施例を掲げて本発明の態様を更に詳しく説明するが、本発明はこれら実施例のみに限定されない。
(実施例1)
(1)接着フィルムの製造
(A法)
表2、3に記載の組成に従って、無機フィラーを除く下記及び表1に示す材料を溶剤に添加して撹拌混合して得た混合物に、予め無機フィラーを溶剤に懸濁させた無機フィラー懸濁液を、半量ずつ2回に分けて添加して撹拌混合し、樹脂組成物を調製した。得られた樹脂組成物を離型フィルム上に塗工し、乾燥させて、接着フィルムを得た。
(B法)
表2、3に記載の組成に従って、下記及び表1に示す材料を溶剤に添加して攪拌混合し、樹脂組成物を調製した。得られた樹脂組成物を離型フィルム上に塗工し、乾燥させて、接着フィルムを得た。
(1)接着フィルムの製造
(A法)
表2、3に記載の組成に従って、無機フィラーを除く下記及び表1に示す材料を溶剤に添加して撹拌混合して得た混合物に、予め無機フィラーを溶剤に懸濁させた無機フィラー懸濁液を、半量ずつ2回に分けて添加して撹拌混合し、樹脂組成物を調製した。得られた樹脂組成物を離型フィルム上に塗工し、乾燥させて、接着フィルムを得た。
(B法)
表2、3に記載の組成に従って、下記及び表1に示す材料を溶剤に添加して攪拌混合し、樹脂組成物を調製した。得られた樹脂組成物を離型フィルム上に塗工し、乾燥させて、接着フィルムを得た。
1.熱硬化性樹脂
ビスフェノールA固形エポキシ樹脂(1004AF、三菱化学社製)
ビスフェノールF液状エポキシ樹脂(EXA−830CRP、DIC社製)
ジシクロペンタジエン型エポキシ樹脂(HP7200HH、DIC社製)
グリシジルアミン型エポキシ樹脂(EP−4088L、アデカ社製)
2.高分子化合物
アクリル樹脂(G−2050M、日油社製)
3.熱硬化剤及び硬化促進剤
酸無水物(YH−309、三菱化学社製)
イミダゾール(2MAOK−PW、四国化成工業社製)
4.無機フィラー
4−1.無機フィラー(A)
球状シリカ(YA010C−SP1、アドマテックス社製、平均粒子径0.01μm)
球状シリカ(YA050C−SP1、アドマテックス社製、平均粒子径0.05μm)
球状シリカ(YC100C−SP1、アドマテックス社製、平均粒子径0.1μm)
4−2.無機フィラー(B)
球状シリカ(SE1050−SPJ、アドマテックス社製、平均粒子径0.3μm)
球状シリカ(SE2050−SPJ、アドマテックス社製、平均粒子径0.5μm)
ビスフェノールA固形エポキシ樹脂(1004AF、三菱化学社製)
ビスフェノールF液状エポキシ樹脂(EXA−830CRP、DIC社製)
ジシクロペンタジエン型エポキシ樹脂(HP7200HH、DIC社製)
グリシジルアミン型エポキシ樹脂(EP−4088L、アデカ社製)
2.高分子化合物
アクリル樹脂(G−2050M、日油社製)
3.熱硬化剤及び硬化促進剤
酸無水物(YH−309、三菱化学社製)
イミダゾール(2MAOK−PW、四国化成工業社製)
4.無機フィラー
4−1.無機フィラー(A)
球状シリカ(YA010C−SP1、アドマテックス社製、平均粒子径0.01μm)
球状シリカ(YA050C−SP1、アドマテックス社製、平均粒子径0.05μm)
球状シリカ(YC100C−SP1、アドマテックス社製、平均粒子径0.1μm)
4−2.無機フィラー(B)
球状シリカ(SE1050−SPJ、アドマテックス社製、平均粒子径0.3μm)
球状シリカ(SE2050−SPJ、アドマテックス社製、平均粒子径0.5μm)
(2)最低溶融粘度及び140℃でのチキソトロピック指数の測定
得られた接着フィルムについて、レオメーター(REOLOGICA社製のSTRESSTECH)を用いて、サンプル厚み600μm、歪制御(1rad)、周波数10Hz、昇温速度20℃/minの条件で測定温度範囲60℃から300℃まで測定を行うことで、常温からハンダ融点までの温度域における最低複素粘度η*minを求め、最低溶融粘度とした。
また、得られた接着フィルムについて、レオメーター(REOLOGICA社製のSTRESSTECH)を用いて、サンプル厚み600μm、歪制御(1rad)、周波数1Hz又は10Hz、温度140℃の条件で測定を行うことで、{複素粘度η*(1Hz)}/{複素粘度η*(10Hz)}の値を求め、140℃でのチキソトロピック指数とした。
結果を表2、3に示した。
得られた接着フィルムについて、レオメーター(REOLOGICA社製のSTRESSTECH)を用いて、サンプル厚み600μm、歪制御(1rad)、周波数10Hz、昇温速度20℃/minの条件で測定温度範囲60℃から300℃まで測定を行うことで、常温からハンダ融点までの温度域における最低複素粘度η*minを求め、最低溶融粘度とした。
また、得られた接着フィルムについて、レオメーター(REOLOGICA社製のSTRESSTECH)を用いて、サンプル厚み600μm、歪制御(1rad)、周波数1Hz又は10Hz、温度140℃の条件で測定を行うことで、{複素粘度η*(1Hz)}/{複素粘度η*(10Hz)}の値を求め、140℃でのチキソトロピック指数とした。
結果を表2、3に示した。
<評価>
実施例及び比較例で得られた接着フィルムについて、下記の評価を行った。結果を表2、3に示した。
実施例及び比較例で得られた接着フィルムについて、下記の評価を行った。結果を表2、3に示した。
(1)半導体チップの周囲に突出するバリの長さの評価
シリコンチップA1、A2、A3(厚みは50μmtで、片面にφ20μm、高さ10μmのNi/Auめっきされたパッドが形成されており、もう一方の面にφ20μm、高さ10μmの銅バンプが形成され、その上に厚み5μmのSn−3.5Agハンダ層が形成されているTSVチップ)と、シリコンチップB(片面にφ20μm、高さ10μmのNi/Auめっきされたパッドが形成されており、もう一方の面にはパッドやバンプは形成されていないチップ)とを準備した。
シリコンチップA1、A2、A3のハンダ層を有する銅バンプが形成されている面に、接着フィルムを真空ラミネーター(ATM−812M、タカトリ社製)を用いてステージ温度80℃、真空度100Pa・sの条件下でラミネートし、その後、チップからはみ出した余分な接着フィルムをカッターで切断除去した。
シリコンチップA1、A2、A3(厚みは50μmtで、片面にφ20μm、高さ10μmのNi/Auめっきされたパッドが形成されており、もう一方の面にφ20μm、高さ10μmの銅バンプが形成され、その上に厚み5μmのSn−3.5Agハンダ層が形成されているTSVチップ)と、シリコンチップB(片面にφ20μm、高さ10μmのNi/Auめっきされたパッドが形成されており、もう一方の面にはパッドやバンプは形成されていないチップ)とを準備した。
シリコンチップA1、A2、A3のハンダ層を有する銅バンプが形成されている面に、接着フィルムを真空ラミネーター(ATM−812M、タカトリ社製)を用いてステージ温度80℃、真空度100Pa・sの条件下でラミネートし、その後、チップからはみ出した余分な接着フィルムをカッターで切断除去した。
下記に示す方法により、10個の仮接着体を作製した。
フリップチップボンダ(FC3000S、東レエンジニアリング社製)を用いて、シリコンチップA1の接着フィルムが付着した面を、シリコンチップBに対してステージ温度60℃、ボンディングツール温度(仮接着温度)100℃で2秒間、20Nで仮接着させた。次に、シリコンチップA2の接着フィルムが付着した面を、同じ条件でシリコンチップA1の接着フィルムが付着していない面に対して仮接着させた。更に、シリコンチップA3の接着フィルムが付着した面を、同じ条件でシリコンチップA2の接着フィルムが付着していない面に対して仮接着させた。これにより、シリコンチップBのパッドが形成されている面側に接着フィルムを介してシリコンチップA1、A2、A3が3段積層された仮接着体を作製した。なお、この時点ではそれぞれのシリコンチップのハンダ層を有する銅バンプはまだハンダ接合していない。
次いで、10個の仮接着体を大気圧下、以下の温度条件で加熱してそれぞれのシリコンチップのハンダ層を有する銅バンプをハンダ接合した。なお、荷重は20Nで行った。その後、170℃で30分間加熱し、接着フィルムを完全に硬化させ、10個の半導体装置を得た。
(温度条件)
1.100℃で5秒間加熱
2.5秒間に100℃から280℃まで昇温
3.280℃で5秒間維持
4.5秒間に280℃から100℃まで降温
フリップチップボンダ(FC3000S、東レエンジニアリング社製)を用いて、シリコンチップA1の接着フィルムが付着した面を、シリコンチップBに対してステージ温度60℃、ボンディングツール温度(仮接着温度)100℃で2秒間、20Nで仮接着させた。次に、シリコンチップA2の接着フィルムが付着した面を、同じ条件でシリコンチップA1の接着フィルムが付着していない面に対して仮接着させた。更に、シリコンチップA3の接着フィルムが付着した面を、同じ条件でシリコンチップA2の接着フィルムが付着していない面に対して仮接着させた。これにより、シリコンチップBのパッドが形成されている面側に接着フィルムを介してシリコンチップA1、A2、A3が3段積層された仮接着体を作製した。なお、この時点ではそれぞれのシリコンチップのハンダ層を有する銅バンプはまだハンダ接合していない。
次いで、10個の仮接着体を大気圧下、以下の温度条件で加熱してそれぞれのシリコンチップのハンダ層を有する銅バンプをハンダ接合した。なお、荷重は20Nで行った。その後、170℃で30分間加熱し、接着フィルムを完全に硬化させ、10個の半導体装置を得た。
(温度条件)
1.100℃で5秒間加熱
2.5秒間に100℃から280℃まで昇温
3.280℃で5秒間維持
4.5秒間に280℃から100℃まで降温
得られた半導体装置10個を光学顕微鏡で300倍に拡大し、観察視野にある半導体装置をそれぞれ上から写真撮影した。得られたそれぞれの写真を眺め、それぞれの半導体装置についてシリコンチップの周囲に突出しているバリの長さが一番長い部分を選んでその長さ(バリの最大長さ)を測定した。半導体装置10個についてのバリの最大長さの平均値を求め、平均値が100μm以下のものを○、100μmを超えるものを×と評価した。なお、バリの最大長さを測定する際には、バリが伸びている根元の半導体チップの端部から、バリが半導体チップの端部から一番離れている部分までの長さを測定した。
(2)貫通電極の接合形状
上記(1)で得られた半導体装置の断面研磨(X−section)を行い、走査型電子顕微鏡(SEM)(倍率:3000倍)により研磨面を観察し、バンプの接合形状を評価した。荷重20Nでクビレがない接合形状のものを◎、荷重40Nでクビレがない形状のものを○、荷重40Nでクビレのある接合形状のものを△、荷重40Nでバンプ間に隙間のあるものを×と評価した。
上記(1)で得られた半導体装置の断面研磨(X−section)を行い、走査型電子顕微鏡(SEM)(倍率:3000倍)により研磨面を観察し、バンプの接合形状を評価した。荷重20Nでクビレがない接合形状のものを◎、荷重40Nでクビレがない形状のものを○、荷重40Nでクビレのある接合形状のものを△、荷重40Nでバンプ間に隙間のあるものを×と評価した。
(3)ボイド
上記(1)で得られた半導体装置の平面研磨を行い、光学顕微鏡により研磨面を観察し、バンプ間及び面内のボイドを評価した。バンプ間にも面内にもボイドがないものを○、バンプ間にボイドはないが面内にボイドが存在するものを△、バンプ間にも面内にもボイドが存在するものを×と評価した。
上記(1)で得られた半導体装置の平面研磨を行い、光学顕微鏡により研磨面を観察し、バンプ間及び面内のボイドを評価した。バンプ間にも面内にもボイドがないものを○、バンプ間にボイドはないが面内にボイドが存在するものを△、バンプ間にも面内にもボイドが存在するものを×と評価した。
本発明によれば、半導体ウエハ上に複数の貫通電極付き半導体チップを積層するために用いられ、ボイドを抑制しつつ貫通電極を良好に接続でき、半導体チップの周囲に突出するバリの長さを抑制できる貫通電極付き半導体チップ用接着フィルムを提供することができる。
1 本発明の貫通電極付き半導体チップ用接着フィルム
2 貫通電極付き半導体チップ
3 半導体ウエハ
4 ダイシングブレード
5 バリ
2 貫通電極付き半導体チップ
3 半導体ウエハ
4 ダイシングブレード
5 バリ
<評価>
実施例、比較例及び参考例で得られた接着フィルムについて、下記の評価を行った。結果を表2、3に示した。
実施例、比較例及び参考例で得られた接着フィルムについて、下記の評価を行った。結果を表2、3に示した。
Claims (4)
- 半導体ウエハ上に複数の貫通電極付き半導体チップを積層するために用いられる貫通電極付き半導体チップ用接着フィルムであって、
最低溶融粘度が50〜2500Pa・sであり、かつ、140℃でのチキソトロピック指数が8以下である
ことを特徴とする貫通電極付き半導体チップ用接着フィルム。 - 平均粒子径10〜100nmの無機フィラー(A)と、平均粒子径150〜500nmの無機フィラー(B)とを含有することを特徴とする請求項1記載の貫通電極付き半導体チップ用接着フィルム。
- 無機フィラー(A)の含有量が10〜40重量%、無機フィラー(B)の含有量が10〜50重量%であることを特徴とする請求項2記載の貫通電極付き半導体チップ用接着フィルム。
- 平均粒子径10〜100nmの無機フィラー(A)、平均粒子径150〜500nmの無機フィラー(B)、又は、平均粒子径10〜100nmの無機フィラー(A)と平均粒子径150〜500nmの無機フィラー(B)の両方を含有し、前記無機フィラー以外の成分を混合して得た混合物に、前記無機フィラーを溶剤に懸濁させた無機フィラー懸濁液を複数回に分けて添加する方法により得られた樹脂組成物を用いて製造されたものであることを特徴とする請求項1、2又は3記載の貫通電極付き半導体チップ用接着フィルム。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2014088275 | 2014-04-22 | ||
JP2014088275 | 2014-04-22 | ||
PCT/JP2015/059176 WO2015163080A1 (ja) | 2014-04-22 | 2015-03-25 | 貫通電極付き半導体チップ用接着フィルム |
Publications (2)
Publication Number | Publication Date |
---|---|
JP6030233B2 JP6030233B2 (ja) | 2016-11-24 |
JPWO2015163080A1 true JPWO2015163080A1 (ja) | 2017-04-13 |
Family
ID=54332250
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2015517530A Active JP6030233B2 (ja) | 2014-04-22 | 2015-03-25 | 貫通電極付き半導体チップ用接着フィルム、及び、貫通電極付き半導体チップ用接着フィルムの製造方法 |
Country Status (6)
Country | Link |
---|---|
US (1) | US10131826B2 (ja) |
JP (1) | JP6030233B2 (ja) |
KR (1) | KR20160145552A (ja) |
CN (1) | CN106233463A (ja) |
TW (1) | TWI659520B (ja) |
WO (1) | WO2015163080A1 (ja) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6724474B2 (ja) * | 2016-03-29 | 2020-07-15 | 味の素株式会社 | 樹脂シート |
JP7248007B2 (ja) * | 2018-03-01 | 2023-03-29 | 株式会社レゾナック | 半導体用接着剤及びそれを用いた半導体装置の製造方法 |
Family Cites Families (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3296267B2 (ja) * | 1997-10-21 | 2002-06-24 | 日立電線株式会社 | 半導体チップ搭載用接着テープおよびそれを用いたbga型半導体装置の製造方法 |
JP2005327789A (ja) * | 2004-05-12 | 2005-11-24 | Sharp Corp | ダイシング・ダイボンド兼用粘接着シートおよびこれを用いた半導体装置の製造方法 |
JP2007009022A (ja) | 2005-06-29 | 2007-01-18 | Sekisui Chem Co Ltd | シート状接着剤、電子部品装置の製造方法及び電子部品装置 |
JP4786964B2 (ja) | 2005-08-16 | 2011-10-05 | 信越化学工業株式会社 | 熱硬化型エポキシ樹脂組成物及びそれを用いた半導体装置 |
US20080036097A1 (en) | 2006-08-10 | 2008-02-14 | Teppei Ito | Semiconductor package, method of production thereof and encapsulation resin |
JP4312786B2 (ja) | 2006-11-02 | 2009-08-12 | Okiセミコンダクタ株式会社 | 半導体チップの製造方法 |
JP4732472B2 (ja) * | 2007-03-01 | 2011-07-27 | 日東電工株式会社 | 熱硬化型ダイボンドフィルム |
JP5532575B2 (ja) * | 2007-10-22 | 2014-06-25 | 日立化成株式会社 | 接着シート |
WO2009054255A1 (ja) * | 2007-10-24 | 2009-04-30 | Konica Minolta Opto, Inc. | 光学用樹脂材料及びそれを用いた光学素子 |
JP5345313B2 (ja) * | 2007-12-19 | 2013-11-20 | 新日鉄住金化学株式会社 | フィルム状接着剤、それを用いた半導体パッケージ、及びその製造方法 |
US8692394B2 (en) * | 2009-09-30 | 2014-04-08 | Sekisui Chemical Co., Ltd. | Adhesive for semiconductor bonding, adhesive film for semiconductor bonding, method for mounting semiconductor chip, and semiconductor device |
WO2012121336A1 (ja) * | 2011-03-09 | 2012-09-13 | 積水化学工業株式会社 | 電子部品用接着剤及び半導体チップ実装体の製造方法 |
JP6094031B2 (ja) * | 2012-01-05 | 2017-03-15 | 日立化成株式会社 | 接着剤組成物、接着シート及び半導体装置 |
JP2013219286A (ja) * | 2012-04-11 | 2013-10-24 | Hitachi Chemical Co Ltd | 半導体封止用接着剤及びフィルム状半導体封止用接着剤 |
JP6028459B2 (ja) | 2012-08-24 | 2016-11-16 | 日立化成株式会社 | 半導体装置の製造方法及び半導体装置 |
-
2015
- 2015-03-25 US US15/304,950 patent/US10131826B2/en active Active
- 2015-03-25 CN CN201580020776.2A patent/CN106233463A/zh active Pending
- 2015-03-25 KR KR1020167025839A patent/KR20160145552A/ko unknown
- 2015-03-25 JP JP2015517530A patent/JP6030233B2/ja active Active
- 2015-03-25 WO PCT/JP2015/059176 patent/WO2015163080A1/ja active Application Filing
- 2015-03-27 TW TW104109879A patent/TWI659520B/zh active
Also Published As
Publication number | Publication date |
---|---|
TW201606980A (zh) | 2016-02-16 |
WO2015163080A1 (ja) | 2015-10-29 |
US20170183548A1 (en) | 2017-06-29 |
TWI659520B (zh) | 2019-05-11 |
CN106233463A (zh) | 2016-12-14 |
JP6030233B2 (ja) | 2016-11-24 |
KR20160145552A (ko) | 2016-12-20 |
US10131826B2 (en) | 2018-11-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5530206B2 (ja) | 半導体装置の製造方法、及び、半導体装置 | |
JP2012089750A (ja) | 半導体封止充てん用熱硬化性樹脂組成物及び半導体装置 | |
KR20130064043A (ko) | 반도체 칩 접합용 접착 재료, 반도체 칩 접합용 접착 필름, 반도체 장치의 제조 방법, 및 반도체 장치 | |
JP2016058457A (ja) | フィルム状接着剤、フィルム状接着剤を用いた半導体パッケージ及びその製造方法 | |
JP5788107B2 (ja) | 半導体用接着剤 | |
JP2016092188A (ja) | 半導体ウエハ用接着フィルム | |
JP6438340B2 (ja) | 半導体接合用接着フィルム及び半導体装置の製造方法 | |
JP6030233B2 (ja) | 貫通電極付き半導体チップ用接着フィルム、及び、貫通電極付き半導体チップ用接着フィルムの製造方法 | |
JP6460899B2 (ja) | 半導体接合用接着剤 | |
JP2011192818A (ja) | 半導体チップ接合用接着フィルム | |
JP2016035971A (ja) | 貫通電極付き半導体チップ用接着フィルム | |
JP5950006B2 (ja) | 半導体装置の製造方法および電子部品の製造方法 | |
JP2014101430A (ja) | 接着フィルム | |
TWI807135B (zh) | 半導體用膜狀接著劑、半導體裝置及其製造方法 | |
JP2016072400A (ja) | 半導体装置の製造方法 | |
JP5685030B2 (ja) | 電子部品用接着剤 | |
JP5989397B2 (ja) | 半導体装置の製造方法及び半導体接合用接着剤 | |
JPWO2020071391A1 (ja) | 半導体用接着剤、半導体装置の製造方法及び半導体装置 | |
JP6460896B2 (ja) | 半導体装置の製造方法 | |
JP2012004224A (ja) | 電子部品接合体の製造方法及び電子部品接合体 | |
JP7248007B2 (ja) | 半導体用接着剤及びそれを用いた半導体装置の製造方法 | |
JP5596468B2 (ja) | 半導体素子の接合方法 | |
JP2012057039A (ja) | 電子部品用接着剤及び半導体装置の製造方法 | |
JP2013214619A (ja) | 半導体装置の製造方法 | |
JP2013071941A (ja) | 半導体封止充てん用エポキシ樹脂組成物、半導体装置の製造方法、半導体装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20160920 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20161019 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 6030233 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |