JPS6398294A - カラ−映像信号処理装置 - Google Patents
カラ−映像信号処理装置Info
- Publication number
- JPS6398294A JPS6398294A JP24301886A JP24301886A JPS6398294A JP S6398294 A JPS6398294 A JP S6398294A JP 24301886 A JP24301886 A JP 24301886A JP 24301886 A JP24301886 A JP 24301886A JP S6398294 A JPS6398294 A JP S6398294A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- burst
- color
- color video
- memory
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000011664 signaling Effects 0.000 abstract 1
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 4
- 238000010586 diagram Methods 0.000 description 3
- 238000005562 fading Methods 0.000 description 3
- 238000000926 separation method Methods 0.000 description 3
- 230000001360 synchronised effect Effects 0.000 description 3
- 230000000630 rising effect Effects 0.000 description 2
- 239000004065 semiconductor Substances 0.000 description 2
- 101100503387 Schizosaccharomyces pombe (strain 972 / ATCC 24843) fsc1 gene Proteins 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000006870 function Effects 0.000 description 1
Landscapes
- Processing Of Color Television Signals (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
[発明の目的]
(産業上の利用分野)
この発明はカラー映像信号処理装置に関し、特に半導体
メモリを有し、このメモリに記憶されたカラー映像信号
を読出した信号と、他の信号源からのカラー映像信号と
を切換えて導出する際、カラーバースト信号の位相の連
続性が保たれるようにしたカラー映像信号処理装置に関
する。
メモリを有し、このメモリに記憶されたカラー映像信号
を読出した信号と、他の信号源からのカラー映像信号と
を切換えて導出する際、カラーバースト信号の位相の連
続性が保たれるようにしたカラー映像信号処理装置に関
する。
(従来の技術)
昨今、テレビジョン受像機、ホームビデオテープレコー
ダ(VTR)等、家庭用映像鍬器において、半導体メモ
リを使用して特殊な画像を1qる技術が広く採用されて
きている。
ダ(VTR)等、家庭用映像鍬器において、半導体メモ
リを使用して特殊な画像を1qる技術が広く採用されて
きている。
例えば、VTRでは1フイ一ルド分の映像信号を記憶可
能な容量のメモリを備え、静止画、スロー再生、倍速再
生、あるいは、1つの画面に複数の画面を縮少して映出
すること等が行なわれている。
能な容量のメモリを備え、静止画、スロー再生、倍速再
生、あるいは、1つの画面に複数の画面を縮少して映出
すること等が行なわれている。
1つの画面に複数の画面を縮少しで映出するには、通常
1画面の信号を記憶するときの1/nの周波数のクロッ
クを用いてデジタル信号を書込み、通常の周波数のクロ
ックで読出すことにより、1つの画面にn個の画面を映
出することができる。
1画面の信号を記憶するときの1/nの周波数のクロッ
クを用いてデジタル信号を書込み、通常の周波数のクロ
ックで読出すことにより、1つの画面にn個の画面を映
出することができる。
しかしながらこの場合、カラー信号についてみると、メ
モリから読出した信号は、カラーサブキャリア周波数が
0倍になっており、さらに、1つの画面を構成するそれ
ぞれの画面ごとにカラーバースト信号の位相が異なるた
め、このままテレビジョン受像機に供給してもカラー信
号は映し出さ゛れない。そこで、A/D変換する前のカ
ラー信号のサブキャリア周波数を1/nに変換すると共
に、バースト信号の位相が連続匁るように新たなバース
ト信号の埋換えを行ない、さらにカラー信号の位相をそ
の埋換えられたバースト信号に基づいて再変調する。
モリから読出した信号は、カラーサブキャリア周波数が
0倍になっており、さらに、1つの画面を構成するそれ
ぞれの画面ごとにカラーバースト信号の位相が異なるた
め、このままテレビジョン受像機に供給してもカラー信
号は映し出さ゛れない。そこで、A/D変換する前のカ
ラー信号のサブキャリア周波数を1/nに変換すると共
に、バースト信号の位相が連続匁るように新たなバース
ト信号の埋換えを行ない、さらにカラー信号の位相をそ
の埋換えられたバースト信号に基づいて再変調する。
従来のカラー信号処理装置を第3図に示す。
ビデオ信号入力端子1に供給されたカラー映像信号は、
カラー映像信号処理回路2で、例えばサブキャリア周波
数が1/2に変換され、バースト信号が埋換えられる。
カラー映像信号処理回路2で、例えばサブキャリア周波
数が1/2に変換され、バースト信号が埋換えられる。
このときバースト信号は本来の周波数のままとする。さ
らにこのバースト信号に基づいてカラー信号が再変調さ
れる。このように信号処理されたカラー信号はA/D変
換器で例えばカラーサブキャリア周波数の3倍の周波数
(3fsc)のクロックでサンプリングされてデジタル
信号に変換され、さらに3サンプル値ずつ並列信号に変
換され、メモリ4に供給される。メモリ4はタイミング
ジェネレータ5からのアドレスデータによってアドレス
が設定され、CAS信号、RAS信号等のメモリアクセ
ス信号によって制御され、デジタル変換されたカラー映
像信号が書込まれる。なおこのとき絵柄部分は通常の周
波数であるfscの1/2の周波数のクロックで占き込
まれ、カラーバースト信号を含む同期信号部分は通常と
同じ周波数fscのクロックで書込まれる。これにより
、絵柄部分の時間軸が通常の1/2に変換されるため、
4フイ一ルド分のデジタルカラー映像信号が1込まれる
ことになる。
らにこのバースト信号に基づいてカラー信号が再変調さ
れる。このように信号処理されたカラー信号はA/D変
換器で例えばカラーサブキャリア周波数の3倍の周波数
(3fsc)のクロックでサンプリングされてデジタル
信号に変換され、さらに3サンプル値ずつ並列信号に変
換され、メモリ4に供給される。メモリ4はタイミング
ジェネレータ5からのアドレスデータによってアドレス
が設定され、CAS信号、RAS信号等のメモリアクセ
ス信号によって制御され、デジタル変換されたカラー映
像信号が書込まれる。なおこのとき絵柄部分は通常の周
波数であるfscの1/2の周波数のクロックで占き込
まれ、カラーバースト信号を含む同期信号部分は通常と
同じ周波数fscのクロックで書込まれる。これにより
、絵柄部分の時間軸が通常の1/2に変換されるため、
4フイ一ルド分のデジタルカラー映像信号が1込まれる
ことになる。
読出し時においては、タイミングジェネレータ5からの
メモリアクセス信号によってデジタルカラー映像信号が
読出されるが、通常と同じ周波数fscのクロックで読
出されるため、1フイールドが、縮少された4フイール
ドの信号で構成される。
メモリアクセス信号によってデジタルカラー映像信号が
読出されるが、通常と同じ周波数fscのクロックで読
出されるため、1フイールドが、縮少された4フイール
ドの信号で構成される。
読出された信号は直列信号に変換されたのち、D/A変
換器6でアナログ信号に変換され、出力切換スイッチ7
を介してビデオ出力端子8に導出される。出力切換スイ
ッチ7はビデオ入力端子1に供給される信号とメモリ4
からの読出し信号とを切換える。
換器6でアナログ信号に変換され、出力切換スイッチ7
を介してビデオ出力端子8に導出される。出力切換スイ
ッチ7はビデオ入力端子1に供給される信号とメモリ4
からの読出し信号とを切換える。
(発明が解決しようとする問題点)
上記従来例においては、ビデオ入力端子1に供給される
信号とメモリ4から読出された信号間でカラーバースト
信号の位相が不連続になることが避けられず、出力切換
スイッチ7を切換えたときテレビジョン受像機の画面上
、色消えや色相変化が発生する。
信号とメモリ4から読出された信号間でカラーバースト
信号の位相が不連続になることが避けられず、出力切換
スイッチ7を切換えたときテレビジョン受像機の画面上
、色消えや色相変化が発生する。
以上の現象はメモリに書込む信号のバースト信号を埋換
えているため必然的に発生するが、カラーバースト信号
の埋換えを行なわないで書込/υだ場合であっても、外
部入力カラー映像信号とメモリから読出した信号間で、
カラーバースト信号の位相が不連続になることがあり、
それを防止するために外部入力カラー映像信号に対して
メモリ読出し信号をカラーサブキャリア周期の整数倍遅
延させる必要がある。その遅延手段を実現するために、
フィルタ等の時定数設定や刷配線パターンの設計に大き
な制約を与えていた。
えているため必然的に発生するが、カラーバースト信号
の埋換えを行なわないで書込/υだ場合であっても、外
部入力カラー映像信号とメモリから読出した信号間で、
カラーバースト信号の位相が不連続になることがあり、
それを防止するために外部入力カラー映像信号に対して
メモリ読出し信号をカラーサブキャリア周期の整数倍遅
延させる必要がある。その遅延手段を実現するために、
フィルタ等の時定数設定や刷配線パターンの設計に大き
な制約を与えていた。
したがって、この発明の目的は、外部入力カラー映像信
号とメモリ読出し信号間のカラーバースト信号の位相が
常に連続するように制御することを可能とするカラー映
像信号処理装置を17ることにある。
号とメモリ読出し信号間のカラーバースト信号の位相が
常に連続するように制御することを可能とするカラー映
像信号処理装置を17ることにある。
[発明の構成]
(問題点を解決するための手段)
この発明は、外部入力カラー映像信号のバースト信号に
位相同期した周波数「SCの基準信号を作成し、このm
l信号に基づいてタイミングジェネレータの動作を制御
する制御回路を設けることにより、上記目的を達成する
ものである。
位相同期した周波数「SCの基準信号を作成し、このm
l信号に基づいてタイミングジェネレータの動作を制御
する制御回路を設けることにより、上記目的を達成する
ものである。
(作用)
以上により、外部入力カラー映像信号のバースト信号と
タイミングジェネレータから出力されるRAS信号との
位相を合わせることができ、メモリ読出し信号と外部入
力カラー映像信号間のカラーバースト信号の位相を合わ
せることができる。
タイミングジェネレータから出力されるRAS信号との
位相を合わせることができ、メモリ読出し信号と外部入
力カラー映像信号間のカラーバースト信号の位相を合わ
せることができる。
(実施例)
以下図面に基づきこの発明の一実施例を説明する。
第1図はこの発明の一実施例を示す。ビデオ入力端子1
1から供給されたカラー映像信号は、輝度信号とカラー
信号を分離するY/C分離回路13に供給されると共に
基準信号発生器12に供給される。基準信号発生器では
、パーストゲートスイッチ12aによってカラーバース
ト信号が抽出されて位相検波器12bに供給され、発振
器12Cの出力と位相比較され、比較出力で、発振器を
制御することにより、発振器の出力として、入力カラー
映像信号のバースト信号と位相同期した基準信号が得ら
れる。この基準信号は位相補正回路1つを介して、リセ
ット信号発生回路20に供給され、このリセット信号発
生回路20でタイミングジェネレータ21を制御する信
号が作られる。
1から供給されたカラー映像信号は、輝度信号とカラー
信号を分離するY/C分離回路13に供給されると共に
基準信号発生器12に供給される。基準信号発生器では
、パーストゲートスイッチ12aによってカラーバース
ト信号が抽出されて位相検波器12bに供給され、発振
器12Cの出力と位相比較され、比較出力で、発振器を
制御することにより、発振器の出力として、入力カラー
映像信号のバースト信号と位相同期した基準信号が得ら
れる。この基準信号は位相補正回路1つを介して、リセ
ット信号発生回路20に供給され、このリセット信号発
生回路20でタイミングジェネレータ21を制御する信
号が作られる。
書込み時、Y/C分離回路で分離されたカラー信号は、
変調回路14においてタイミングジェネレータ21から
供給される埋換え用のバースト信号と基準信号とによっ
てその位相が埋換え用のバースト信号に基づくように変
調される。位相が変゛調されたカラー信号は、周波数変
換器15でサブキャリア周波数が例えば1/2になるよ
うに周波数変換され、バースト埋換え回路16でそのバ
ースト信号がタイミングジェネレータ21から供給され
る埋換え用バースト信号に埋換えられる。この埋換え用
バースト信号は第2図c、dに示すようにRAS信号と
一定の位相関係にある。すなわちこれは、メモリ18の
アクセスを周波数fsc 1あるいはその整数分の−ま
たは整数倍で行なうことにより、タイミングジェネレー
タ21の内部で容易に作成される信号である。
変調回路14においてタイミングジェネレータ21から
供給される埋換え用のバースト信号と基準信号とによっ
てその位相が埋換え用のバースト信号に基づくように変
調される。位相が変゛調されたカラー信号は、周波数変
換器15でサブキャリア周波数が例えば1/2になるよ
うに周波数変換され、バースト埋換え回路16でそのバ
ースト信号がタイミングジェネレータ21から供給され
る埋換え用バースト信号に埋換えられる。この埋換え用
バースト信号は第2図c、dに示すようにRAS信号と
一定の位相関係にある。すなわちこれは、メモリ18の
アクセスを周波数fsc 1あるいはその整数分の−ま
たは整数倍で行なうことにより、タイミングジェネレー
タ21の内部で容易に作成される信号である。
バーストが埋換えられたカラー信号は、加算器18に供
給され、Y/C分離回路13からローパスフィルタ17
を介して供給される輝度信号と加算され、A/D変換器
22で3 rscのクロックでサンプリングされてデジ
タル信号に変換され、S/P(シリアル−パラレル)変
換器23で3サンプルデータずつ並列信号に変換されて
メモリ24に供給される。このデジタル信号はタイミン
グジェネレータ21からのアドレスデータ信号、CA、
S信号、RAS信号等のアクセス信号により、メモリに
書込まれる。なおこのときの書込み周波数は絵柄部分が
通常の1/2の1/ 2 fscであり、バースト信号
を含む同期信号期間は通常のfscである。
給され、Y/C分離回路13からローパスフィルタ17
を介して供給される輝度信号と加算され、A/D変換器
22で3 rscのクロックでサンプリングされてデジ
タル信号に変換され、S/P(シリアル−パラレル)変
換器23で3サンプルデータずつ並列信号に変換されて
メモリ24に供給される。このデジタル信号はタイミン
グジェネレータ21からのアドレスデータ信号、CA、
S信号、RAS信号等のアクセス信号により、メモリに
書込まれる。なおこのときの書込み周波数は絵柄部分が
通常の1/2の1/ 2 fscであり、バースト信号
を含む同期信号期間は通常のfscである。
時間軸の変換された4フイ一ルド分のカラー映像信号の
書込みが終了すると第2図むに示すようにアドレスクリ
ア信号が発生してアドレスが初期値にクリアされ、同時
に第2図aに示すように読み出しモードに設定される。
書込みが終了すると第2図むに示すようにアドレスクリ
ア信号が発生してアドレスが初期値にクリアされ、同時
に第2図aに示すように読み出しモードに設定される。
アドレスクリア信号はまた、リセット信号発生回路20
にも供給され、リセット信号発生回路20を動作状態に
設定する。
にも供給され、リセット信号発生回路20を動作状態に
設定する。
リセット信号発生回路20にはさらに位相補正回路の出
力である第2図eに示す基準信号fsc ′と、第2図
dに示すRAS信号も供給されており、アドレスクリア
信号の発生後RAS信号の立上がりで立上がり、所定1
111間後のfsc −信号の立上がりで立下がる第2
図「に示すリセット信号を発生する。このリセット信号
でタイミングジェネレータ21をリセットすることによ
り、基準信号fsc−とRAS信号を一定位相関係に同
期さぜることができる。メモリ書込み時において、第2
図Cに示す埋換えバースト信号とRAS信号の位相を一
定のものに設定したため、結果として、第2図9に示す
読み出し信号のバースト信号と入力カラー映像信号のバ
ースト信号の位相が一致することになる。
力である第2図eに示す基準信号fsc ′と、第2図
dに示すRAS信号も供給されており、アドレスクリア
信号の発生後RAS信号の立上がりで立上がり、所定1
111間後のfsc −信号の立上がりで立下がる第2
図「に示すリセット信号を発生する。このリセット信号
でタイミングジェネレータ21をリセットすることによ
り、基準信号fsc−とRAS信号を一定位相関係に同
期さぜることができる。メモリ書込み時において、第2
図Cに示す埋換えバースト信号とRAS信号の位相を一
定のものに設定したため、結果として、第2図9に示す
読み出し信号のバースト信号と入力カラー映像信号のバ
ースト信号の位相が一致することになる。
読出し時のアクセスはfscの周波数で行なわれ、読出
されたデジタル信号は、P/S (パラレル−シリアル
)変換器25によって直列信号に変換され、D/A変換
器26でアナログ信号に変換されて出力切換スイッチ2
7に供給される。切換スイッチ27では、このメモリ読
出し信号とビデオ入力端子11に供給された信号を切換
え選択してビデオ出力端子28に導出するが前述のよう
に両信号間のバースト信号の位相が合っているため、切
換えによる色消え、色相変化は発生することがない。な
お、メモリのアクセスにおいて、信号の時間的遅れが発
生するが、その遅れによる位相誤差分を予め位相補正回
路19で補正しておくことにより、カラーバースト信号
の位相を一致させることができる。
されたデジタル信号は、P/S (パラレル−シリアル
)変換器25によって直列信号に変換され、D/A変換
器26でアナログ信号に変換されて出力切換スイッチ2
7に供給される。切換スイッチ27では、このメモリ読
出し信号とビデオ入力端子11に供給された信号を切換
え選択してビデオ出力端子28に導出するが前述のよう
に両信号間のバースト信号の位相が合っているため、切
換えによる色消え、色相変化は発生することがない。な
お、メモリのアクセスにおいて、信号の時間的遅れが発
生するが、その遅れによる位相誤差分を予め位相補正回
路19で補正しておくことにより、カラーバースト信号
の位相を一致させることができる。
なお以上の実施例では1つの画面に縮小した4画面を映
出する場合について述べたがこの発明はそれに限定され
るものではなく、1つの画面にもっと多くの縮小画面を
映出する場合にも適用でき、さらに1つの画面に1つの
画面を映出する通常の装置にも適用できることは述べる
までもない。
出する場合について述べたがこの発明はそれに限定され
るものではなく、1つの画面にもっと多くの縮小画面を
映出する場合にも適用でき、さらに1つの画面に1つの
画面を映出する通常の装置にも適用できることは述べる
までもない。
[発明の効果]
以上説明したようにこの発明によれば、外部入力カラー
映像信号のカラーバースト信号に位相同期した基準信号
を作成し、この基準信号に基づいて、タイミングジェネ
レータを制御するようにしたので、外部入力カラー映像
信号とメモリから読出したカラー映像信号のバースト信
号の位相を一致させることができるので、出力信号切換
え時の色消え、色相変化を防止することができるもので
ある。
映像信号のカラーバースト信号に位相同期した基準信号
を作成し、この基準信号に基づいて、タイミングジェネ
レータを制御するようにしたので、外部入力カラー映像
信号とメモリから読出したカラー映像信号のバースト信
号の位相を一致させることができるので、出力信号切換
え時の色消え、色相変化を防止することができるもので
ある。
第1図はこの発明の一実施例を示す回路ブロック図、第
2図は第1図の動作を説明するためのり)イミングチヤ
ード図、第3図は従来のカラー映像信号処理装置を示す
回路ブロック図である。
2図は第1図の動作を説明するためのり)イミングチヤ
ード図、第3図は従来のカラー映像信号処理装置を示す
回路ブロック図である。
Claims (1)
- RAS信号を含むメモリを制御する信号を出力するタイ
ミングジェネレータと、カラー映像信号をそのカラーバ
ースト信号が前記RAS信号と所定位相関係となるよう
に制御すると共にデジタル信号に変換して前記メモリに
書込むメモリ書込み手段と、外部入力カラー映像信号の
カラーバースト信号に位相同期した基準信号を発生する
基準信号発生手段と、前記メモリに書込まれた信号を読
出してアナログ信号に変換するメモリ読出し手段と、読
出し開始時前記基準信号と前記RAS信号の位相が所定
位相関係となるように前記タイミングジェネレータを制
御するタイミングジェネレータ制御手段と、前記外部入
力カラー映像信号と前記メモリから読出したカラー映像
信号を切換選択して導出する切換手段を有したことを特
徴とするカラー映像信号処理装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP24301886A JPS6398294A (ja) | 1986-10-15 | 1986-10-15 | カラ−映像信号処理装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP24301886A JPS6398294A (ja) | 1986-10-15 | 1986-10-15 | カラ−映像信号処理装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6398294A true JPS6398294A (ja) | 1988-04-28 |
Family
ID=17097649
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP24301886A Pending JPS6398294A (ja) | 1986-10-15 | 1986-10-15 | カラ−映像信号処理装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6398294A (ja) |
-
1986
- 1986-10-15 JP JP24301886A patent/JPS6398294A/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5119208A (en) | Image signal recording apparatus | |
KR910004274B1 (ko) | 픽처-인-픽처에 있어서 복수화면 회전 이동 간격 제어회로 및 제어방법 | |
JPS6398294A (ja) | カラ−映像信号処理装置 | |
US5636312A (en) | Video image mixing apparatus | |
JPS62271584A (ja) | 映像信号処理方法 | |
US5371541A (en) | Phase-converting circuit for superimpose control | |
KR0123724B1 (ko) | 동기신호 발생장치 및 이를 이용한 영상신호 처리장치 | |
JP2629834B2 (ja) | 遅延誤差補正装置 | |
JP2823283B2 (ja) | 色信号処理装置 | |
KR19990016205A (ko) | 다중 영상신호 동시녹화 장치 및 그 선택재생 장치 | |
JPH0213519B2 (ja) | ||
JPS62269482A (ja) | 画像処理装置 | |
JP2520605B2 (ja) | コンポジットテレビジョン信号処理装置 | |
JP2692128B2 (ja) | 画像処理回路 | |
JPS63199596A (ja) | 映像信号処理装置 | |
JPH02105681A (ja) | 特殊画像装置 | |
JPS60204192A (ja) | 信号処理装置 | |
JPS63153973A (ja) | 映像出力装置 | |
JPH06253337A (ja) | タイムベースコレクタ装置 | |
JPS62130094A (ja) | 色信号処理装置 | |
JPH02149094A (ja) | ディジタル映像信号処理回路 | |
JPH0792944A (ja) | 映像信号変換装置 | |
JPH077744A (ja) | タイムベースコレクタ装置 | |
JPH118829A (ja) | 映像信号記録再生装置 | |
JPS61214876A (ja) | 時間軸変動補正装置 |