JPS6373347A - 緩衝記憶制御装置 - Google Patents

緩衝記憶制御装置

Info

Publication number
JPS6373347A
JPS6373347A JP61218426A JP21842686A JPS6373347A JP S6373347 A JPS6373347 A JP S6373347A JP 61218426 A JP61218426 A JP 61218426A JP 21842686 A JP21842686 A JP 21842686A JP S6373347 A JPS6373347 A JP S6373347A
Authority
JP
Japan
Prior art keywords
block
storage device
address
buffer storage
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP61218426A
Other languages
English (en)
Inventor
Atsushi Yamazaki
篤 山崎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP61218426A priority Critical patent/JPS6373347A/ja
Publication of JPS6373347A publication Critical patent/JPS6373347A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Memory System Of A Hierarchy Structure (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は緩衝記憶装置に関し、特に主記憶装置とM街記
憶装置とにおける緩衝記憶制御装置に関する。
〔従来の技術〕
従来の緩衝記憶制御装置は第2図に示すように主記憶装
置26とM衝記憶装置25との制御装置で、アドレス行
列検索回路22は、アドレス行列2Jより緩衝記憶装置
25に格納してる主記憶装置26上のブロックのアドレ
ス102を受取り、データ処理装置(図示せず)より与
えられたアドレス101の一部との一致を調べる。
一致するものがある場合、読出要求であるならば、アド
レス行列検索回路22はデータ読出要求106を緩衝記
憶装置25へ送り、読出データ112をデータ処理装置
へ与える、書込要求であるならば、アドレス行列検索回
路22は、緩衝記憶書込要求107を緩衝記憶装置12
5に、主記憶書込要求108を主記憶装置26に送り、
書込データ113を緩衝記憶装置25、主記憶装置26
に書込ませる。
一致するものがない場合、書込要求であるならば、アド
レス行列検索回路22は、主記憶書込要求108を主記
憶装置26へ送り、書込データ113を主記憶装置26
にのみ書込ませる。
読出要求であるならば、アドレス行列検索回路22はブ
ロック置換要求104を置換ブロック決定回路23、ブ
ロック置換回路24へ送る。置換ブロック決定回路23
では、ブロック置換要求104を受取ると、M衝記憶装
置25より、各ブロックについて最近使用されたかどう
かの情報103を受取り、最も使用頻度の少ないブロッ
クを例えばLRU方式によって決定する。ブロック置換
回路24は、プロ・ツク置換要求104を受取ると、主
記憶袋N26へブロック読出要求111を送り、必要と
するブロックの内容114を緩衝記憶装置25に与える
ようにする。M衝記憶装W25へはブロック格納要求1
10を送り、主記憶装置26から与えられたブロックデ
ータ114を格納させると同時に、要求されていたアド
レスのデータ112をデータ処理装置へ与える。さらに
、アドレス行列21に対して、行列更新指示109を送
り、置換したブロックに対応する行列の内容を更新させ
る。
〔発明が解決しようとする問題点〕
上述した従来の緩衝記憶制御装置は、緩衝記憶装置上に
必要とされるアドレスが存在しない場合、最後の使用が
最も古いブロックを置換の対象としている。そのため、
例えばデータ移動命令を実行して2000バイI・のデ
ータを移動させた場合、緩衝記憶装置には、移動データ
に関するブロックのみが存在し、しかも移動データの中
で後の命令で必要とするものは僅かである為、後の命令
で必要とするアドレスが緩衝記憶装置上から得ることが
出来なくなる確率が高く、その実行効率が大きく下がっ
てしまう。そこで、移動命令実行時には緩衝記憶装置を
無効にすることが行なわれているが、この場合移動命令
の実行効率が下がるという欠点がある。
〔問題点を解決するための手段〕
本発明の緩衝記憶制御装置は、緩衝記憶装置上のブロッ
クと主記憶装置上のブロックとの対応関係を記憶してい
るアドレス行列と、該アドレス行列を与えらてたアドレ
スの一部を検索キーとして検索し、該当アドレスを含む
ブロックが緩衝記憶装置上に存在するか判定するアドレ
ス行列検索回路と、該当アドレスが緩衝記憶装置上に存
在しない場合に、緩衝記憶装置上のブロックの中より置
換すべきブロックを、動作切換信号によって、緩衝記憶
装置の全部または特定のブロックのみの中より、決定す
る置換ブロック決定回路尼、前記置換ブロック決定回路
によって決定された緩衝記憶装置上のブロックへ、該当
アドレスを含む主記憶装置上のブロックを格納するブロ
ック置換回路とを有している。
一乳一 〔実施例〕 次に、本発明の実施例について図面を参照して説明する
第1図は本発明の一実施例を示す。第1図において本実
施例は主記憶装置16と緩衝記憶袋M15とにおけるブ
ロックデータを制御するもので、アドレス行列検索回路
12はアドレス行列11より4個のコンパートメントよ
り成る緩衝記憶装置15に格納している主記憶装置16
上のブロックのアドレス102を受取り、データ処理袋
N(図示せず)から与えられたアドレス101の一部と
の一致を調べる。
一致するものがある場合、読出要求であるならば、アド
レス行列検索回路12はデータ読出要求106を緩衝記
憶装置15へ送り、読出データ112をデータ処理装置
へ与える。書込要求であるならば、アドレス行列検索回
路12は緩衝記憶書込要求107を緩衝記憶装置f15
に、主記憶書込要求108を主記憶袋N16に送り、書
込データ11゛3を緩衝記憶袋M 15、主記憶袋N1
6に書−6= 込ませる。
一致するものがない場合、書込要求であるならば、アド
レス行列検索回路12は、主記憶書込要求]08を主記
憶装置16へ送り、書込データ113を主記憶装置16
にのみ書込ませる。
読出要求であるならば、アドレス行列検索回路12はブ
ロック置換要求104を置換ブロック決定回路13、ブ
ロック置換回路14へ送る。置換ブロック決定回路13
では、ブロック置換要求104を受は取ると、動作切替
信号115によって次のような動作を行う。動作切替信
号115が無効なときは、緩衝記憶装置15より各コン
パートメント間のブロック同士について、どちらがより
最近使用されたかの情報を受は取り、その情報を基にし
て、最も以前に使用されたブロックを求め、それを置換
ブロックとする。そして置換ブロックの緩衝記憶装置上
の番号105をブロック置換回路14へ通知する。動作
切替信号115が有効なときは、ブロック間の新旧に関
係なく、常に1番目のコンパートメントのブロックを置
換ブロックとし、置換ブロックの緩衝記憶装置上の番号
をプロ・ツク置換回路14へ通知する。ブロック置換口
2!14は、プロ・ツク置換要求104を受取ると、主
記憶装置16へブロック読出要求1111を送り、必要
とするブロックの内容114を緩衝記憶装置15に与え
るようにする。緩衝記憶装置15へはブロック格納要求
110を送り、主記憶装置装置16から与えらえたプロ
・ツクデータ114を格納させると同時に、要求されて
いたアドレスのデータ112をデータ処理装置へ与える
。さらにアドレス行列1に対して行列更新指示109を
送り、置換したブロックに対応する行列の内容を更新さ
せる。
[発明の効果] 以上説明したように本発明は、移動命令実行時には、動
作切替信号によって置換の対象となる緩衝記憶装置上の
プロ・ツクを限定することにより、緩衝記憶装置上から
必要とするデータがなくなることを防ぎ、かつ移動デー
タやパラメータに関しても緩衝記憶装置が働くという効
果がある。
【図面の簡単な説明】
第1図は本発明の一実施例を示す図、第2図は従来の緩
衝記憶制御装置を示す図である。

Claims (1)

  1. 【特許請求の範囲】 緩衝記憶装置上のブロックと主記憶装置上のブロックと
    の対応関係を記憶しているアドレス行列と、 該アドレス行列を与えらてたアドレスの一部を検索キー
    として検索し、該当アドレスを含むブロックが緩衝記憶
    装置上に存在するか判定するアドレス行列検索回路と、 該当アドレスが緩衝記憶装置上に存在しない場合に、緩
    衝記憶装置上のブロックの中より置換すべきブロックを
    、動作切換信号によって、緩衝記憶装置の全部または特
    定のブロックのみの中より、決定する置換ブロック決定
    回路と、 前記置換ブロック決定回路によって決定された緩衝記憶
    装置上のブロックへ、該当アドレスを含む主記憶装置上
    のブロックを格納するブロック置換回路と、を含むこと
    を特徴とする緩衝記憶制御装置。
JP61218426A 1986-09-16 1986-09-16 緩衝記憶制御装置 Pending JPS6373347A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61218426A JPS6373347A (ja) 1986-09-16 1986-09-16 緩衝記憶制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61218426A JPS6373347A (ja) 1986-09-16 1986-09-16 緩衝記憶制御装置

Publications (1)

Publication Number Publication Date
JPS6373347A true JPS6373347A (ja) 1988-04-02

Family

ID=16719726

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61218426A Pending JPS6373347A (ja) 1986-09-16 1986-09-16 緩衝記憶制御装置

Country Status (1)

Country Link
JP (1) JPS6373347A (ja)

Similar Documents

Publication Publication Date Title
EP0019358B1 (en) Hierarchical data storage system
JPH04242848A (ja) 走行モード別キャッシュメモリ制御方式
JPS6373347A (ja) 緩衝記憶制御装置
JP4826873B2 (ja) ホットルーチンメモリを有するマイクロプロセッサシステム
JPH02189658A (ja) キャッシュメモリ
JPH03154139A (ja) キャッシュメモリ
JPH0219942A (ja) キヤツシユサブシステム
JPS581247A (ja) 命令先取り制御方法
JPH0553912A (ja) キヤツシユメモリの制御方法
JPH06282487A (ja) キャッシュ装置
JP2923273B2 (ja) データ処理システム
JPH03269650A (ja) バッファ記憶装置
JPH03127126A (ja) 情報処理装置
JPH0594367A (ja) バツフア記憶装置
JPH04363738A (ja) キャッシュメモリ装置
JPH02253358A (ja) キャッシュメモリ
JPH04288647A (ja) キャッシュメモリにおける置き換え制御装置
JP2002024086A (ja) マイクロコンピュータ、コンピュータシステムおよび命令コード更新方法
JPH03142545A (ja) データバッファ掃出し制御装置
JPH04239944A (ja) キャッシュロック方式
JPS61208153A (ja) ペ−ジ履歴メモリ装置
JPS63228349A (ja) バツフアメモリ装置
JPH031249A (ja) バッファメモリ装置
JPH04264641A (ja) キャッシュメモリ方式
JPH05346890A (ja) データ無効化制御方式