JPS6362399A - サ−キツトボ−ド搭載検出方式 - Google Patents

サ−キツトボ−ド搭載検出方式

Info

Publication number
JPS6362399A
JPS6362399A JP61208204A JP20820486A JPS6362399A JP S6362399 A JPS6362399 A JP S6362399A JP 61208204 A JP61208204 A JP 61208204A JP 20820486 A JP20820486 A JP 20820486A JP S6362399 A JPS6362399 A JP S6362399A
Authority
JP
Japan
Prior art keywords
circuit board
connector
circuit
board
board mounting
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP61208204A
Other languages
English (en)
Inventor
秀樹 中根
小林 達生
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP61208204A priority Critical patent/JPS6362399A/ja
Publication of JPS6362399A publication Critical patent/JPS6362399A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)
  • Mounting Of Printed Circuit Boards And The Like (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はサーキットボード搭載検出方式に関する。
〔従来の技術〕
従来、複数のサーキットボードがバックワイヤリングボ
ード上のコネクタにより相互に接続されている装置にお
いて、サーキットボードの搭載。
未搭載の検出は、搭載されたサーキットボードの特定端
子を地気レベルにしておき、この地気を装置構成上必ず
搭載されるメインボード側で読みとることによりサーキ
ットボードが搭載されていると判別していた。
〔発明が解決しようとする問題点〕
上述した従来方式では、サーキットボードがスロットに
搭載されている・が否がは判別できるが、そ゛もそもそ
のスロットにサーキットボードが搭載されているべきな
のに未搭載なのが(搭載もれ)、あるいはそのスロット
にはサーキットボードを搭載する必要がない未使用スロ
ットに搭載していないのか(正常状R)を判別できない
欠点がある。
〔問題点を解決するための手段〕
本発明のサーキットボード搭載検出方式は、複数のサー
キットボードがバックワイヤリングボ−ド上のコネクタ
により相互に接続されている装置において、サーキット
ボード未搭載の前記コネクタに装着したコネクタカバー
は該コネクタの特定端子間を短絡する手段を有し、前記
装置の構成上前記バックワイヤリングボード上に必ず搭
載されるサーキットボードは前記コネクタカバーによる
特定端子間の短絡を検出する手段を有している。
〔実施例〕
次に、本発明について図面を参照して説明する。
第1図は本発明の一実施例を示すブロック図である。
同図において、メインボード(以下MB>10゜複数の
サブボード(以下5B)11.〜1nをそれぞれ挿入す
るためのコネクタ100,1jO。
〜1nO間はバックワイヤリングボード(以下BWB)
20の信号線So、R1,〜Rnによって相互に接続さ
れている。ここで、MBIOは装置の構成上、必ず搭載
されるサーキットボードであり、5BII、〜1nは装
置の構成により搭載されることもあるが搭載されないこ
ともあるサーキットボードである。信号線SOはコネク
タ100の出力信号端子(以下To>とコネクタ110
゜〜1nOの各入力信号端子(以下TSI、〜TSn)
を複式に接続し、また信号線R1,〜Rnはそれぞれコ
ネクタ100の入力信号端子(以下T1、〜Tn)とコ
ネクタ110.〜1nOの各戻り信号端子(以下TRI
、〜TRn)間を接続する信号線である。
本実施例では、任意のサブボード(例えば5B10)上
でTSlとTR1間はインバータ(以下IN’V)11
1を介して接続されており、TSIに入力された信号は
反転されてTRIへ出力される。またコネクタ1nOの
位置は未使用スロットであり、将来増設が行われるまで
5B1nは搭載されないものとし、コネクタ1nOには
コネクタ保護用のコネクタカバー30が装着されている
このコネクタカバー30を装着すると、TSnとTRn
間は短絡接続される。
またMBIOは検出回路(以下DET)101を備え、
DETlolは入出力ボート(以下工10)102を介
してTOに搭載確認信号を送出するとともにl1010
2を介してTl、〜Tn上の戻り信号を検出する機能を
有する。
続いて本実施例におけるサーキットボード搭載検出動作
について説明する。
5B11はコネクタ110に挿入されているので、DE
TIOIからの搭載確認信号はl10102、To、信
号線So、TSIを介してTNVlllにより反転され
、TR1,、信号線R1,TI、l10102を介して
DETIOIに戻ってくる。DETIOIはこの戻り信
号を検出して5Bllが搭載されていることを認識する
次に、コネクタ1nOにはコネクタカバー30が装着さ
れているので DETIOIからの搭載確認信号はl1
0102.To、信号線So、TSn、TRn、信号線
Rn、Tn、l10102を介してそのままDETIO
Iに戻ってくる。DETIOIはこの搭載確認信号を検
出して5BInの位置は未使用スロットであると認識す
る。
ここで、もし5B1nの位置のスロ・・Iトは使用スロ
ットであり、5B1nの搭載もコネクタカバー30の装
着もなされていなければ、TSn、TRn間の接続はオ
ーブンとなっているので前記搭載確認信号はTnに戻っ
てこない。DETlolはこの状態を検出して5B1n
が搭載もれであることを認識する。
このように、本実施例によれば、サーキットボードの搭
載、未使用スロット、搭載もれの3状態を識別できる。
〔発明の効果〕
碇J、 1−3Q明したように本発明は、未使用コネク
タに特定端子間を短絡接続するコネクタカバーを装着し
、メインボードでこの短絡状態を検出することによりサ
ーキットボードの搭載、未搭載のみならず、搭載すべき
スロットへのサーキットボードの搭載もれをも識別でき
る効果がある。
【図面の簡単な説明】
第1図は本発明の一実施例を示すブロック図である。 10−・・メインボード(MB> 、11 、〜1 n
−・・サブボード(SB)、20・・・バックワイヤリ
ングボード(BWB)、30・・・コネクタカバー、1
00.110〜1nO・・・コネクタ、101・・・検
出回路(DET)、102・・・入出力ボート(Ilo
)、111 ・・・インバータ(INV) 、R1,〜
Rn。 SO・・・信号線、To・・・出力信号端子、Tl、〜
Tn 、 TS 1 、〜TS n・−人力信号端子、
TRI。 〜TRn・・・戻り信号端子。

Claims (1)

    【特許請求の範囲】
  1. 複数のサーキットボードがバックワイヤリングボード上
    のコネクタにより相互に接続されている装置において、
    サーキットボード未搭載の前記コネクタに装着したコネ
    クタカバーは該コネクタの特定端子間を短絡する手段を
    有し、前記装置の構成上前記バックワイヤリングボード
    上に必ず搭載されるサーキットボードは前記コネクタカ
    バーによる特定端子間の短絡を検出する手段を有するこ
    とを特徴とするサーキットボード搭載検出方式。
JP61208204A 1986-09-03 1986-09-03 サ−キツトボ−ド搭載検出方式 Pending JPS6362399A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61208204A JPS6362399A (ja) 1986-09-03 1986-09-03 サ−キツトボ−ド搭載検出方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61208204A JPS6362399A (ja) 1986-09-03 1986-09-03 サ−キツトボ−ド搭載検出方式

Publications (1)

Publication Number Publication Date
JPS6362399A true JPS6362399A (ja) 1988-03-18

Family

ID=16552388

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61208204A Pending JPS6362399A (ja) 1986-09-03 1986-09-03 サ−キツトボ−ド搭載検出方式

Country Status (1)

Country Link
JP (1) JPS6362399A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007010552A (ja) * 2005-07-01 2007-01-18 Fujitsu Ltd バックワイヤリングボードの診断方式

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007010552A (ja) * 2005-07-01 2007-01-18 Fujitsu Ltd バックワイヤリングボードの診断方式

Similar Documents

Publication Publication Date Title
JPS6362399A (ja) サ−キツトボ−ド搭載検出方式
CN113220622A (zh) 一种主板及时序控制方法、装置
CN112531429A (zh) 一种转接板及存储系统
KR100235248B1 (ko) 신호케이블에 따른 하드웨어간 연결상태를 점검하는 시스템
EP0565866A3 (en) Large-scale integrated circuit device
JPS5940866U (ja) 配線の接続不良検出装置
JPH05134790A (ja) ケーブルの誤接続防止回路
JPS58108856A (ja) 端末制御装置の信号分離制御方式
JPH03262055A (ja) 主記憶装置増設用記憶装置
JP2901406B2 (ja) 誤実装保護装置
KR19990026883A (ko) 백플레인 상의 디바이스 식별 장치
JP2940018B2 (ja) 実装位置検出方式
KR100419097B1 (ko) 다수 회로보드 시스템의 인터럽트 응답 연결장치
JP2511720B2 (ja) 回線導通確認試験方式
JPH0212434A (ja) 遅延補償方式
CN113991882A (zh) 设备电路、主机电路、无人设备及信号传输方法
JPS6360409B2 (ja)
JPH0387959A (ja) バススロット構造
KR20010038652A (ko) 교환 시스템에서의 보드 인식 장치
JPH0738961Y2 (ja) 動作モード設定回路
JPH033043A (ja) 半導体装置
JPS62202595A (ja) 回路基板の接続装置
JPS58196092A (ja) 印刷回路基板の誤插入検出方式
JPS5986425A (ja) ネスス形電子機器
JPS6217255U (ja)