JPS6356083A - 映像信号記録再生装置 - Google Patents

映像信号記録再生装置

Info

Publication number
JPS6356083A
JPS6356083A JP61199640A JP19964086A JPS6356083A JP S6356083 A JPS6356083 A JP S6356083A JP 61199640 A JP61199640 A JP 61199640A JP 19964086 A JP19964086 A JP 19964086A JP S6356083 A JPS6356083 A JP S6356083A
Authority
JP
Japan
Prior art keywords
signal
phase comparator
input
output
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP61199640A
Other languages
English (en)
Inventor
Shinichi Aki
安芸 慎一
Masahiro Honjo
本城 正博
Yukio Nakagawa
幸夫 中川
Masaaki Kobayashi
正明 小林
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP61199640A priority Critical patent/JPS6356083A/ja
Priority to US07/088,218 priority patent/US4812783A/en
Priority to DE3789528T priority patent/DE3789528T2/de
Priority to EP87307526A priority patent/EP0258042B1/en
Publication of JPS6356083A publication Critical patent/JPS6356083A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Signal Processing Not Specific To The Method Of Recording And Reproducing (AREA)
  • Television Signal Processing For Recording (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、ビデオテープレコーダ等の映像信号記録再生
装置に関するものである。
従来の技術 2チヤンネルVTRの時間軸補正回路のディジタル信号
処理回路において、メモリからの読み出しパルスは、輝
度信号の水平同期信号やバースト信号を基準にして得ら
れた基準信号により、メモリのアドレスをリセットする
リセットパルスを発生し、さらに基$信号と位相ロック
したクロックをフェーズロックドループ(P L L)
回路の電圧制御発振器により発生しメモリからの読み出
しクロックとして、輝度信号と色信号のタイミングを合
わせていることが多かった。
発明が解決しようとする問題点 しかし、上の例でVTRの再生時に、たとえばヘッド切
替で大きなスキューが発生した時、凸準信号の不連続が
生じ、その不i!!!読点でPLL回路が乱され安定点
に引き込むまでには、ある時間を要することになり、そ
の結果、輝度信号と色信号のタイミングにずれを生ずる
ことになる。また、メモリーへの書き込みの場合でも同
様のことが起こるという問題点を有していた。
問題点を解決するための手段 上記問題点を解決するために本発明は、位相比較器の出
力をローパスフィルタを通し、前記ローパスフィルタの
出力電圧に応じて発振する電圧制御発振器の出力を出力
すると同時に、1/N分周器(Nは整数)に入力し、1
/N分周器の出力を位相比較器の第2の入力に入力する
ことにより、位相比較器の第1の入力信号と位相ロック
した信号を発生するPLL回路において、垂直同期信号
を基準にした信号により所定期間、位相比較器の動作を
禁止すると共に、所定期間1/N分周器のリセットまた
はプリセットを第1の入力信号の情報に基づいて行なう
制?in回路が付加されるように構成したものである。
作用 本発明は上記した構成によって、水平同期信号またはバ
ースト信号より得られた基準信号がヘッド切替によって
不連続になった場合でも、PLL回路は何らの外乱を与
えられないため、安定したクロックを出力できる。
実施例 以下、本発明の映像信号記録再生装置の一実施例につい
て、図面を参照しながら説明する。
第2図は、本発明の全体のブロック図である。
輝度信号が端子1から入力され、色信号であるR−Y信
号とB−Y信号がそれぞれ端子3,4から入力される。
色信号については色信号記録回路部2で時間軸圧縮・時
分割を行なっている。電磁変換系6を通った輝度信号は
1度信号再生回路部7を通って端子22から出力され、
色信号は色信号再生回路部8を通って時間軸補正回路9
で時間軸伸長・時間軸補正を行ない、端子23.24か
ら出力される。その際のディジタル信号処理回路のクロ
ックおよびリセットパルスにPLL回路13で得られた
信号を用いる。
第1図はPLL回路13および制御回路14の構成を示
したブロック図である。
水平同期信号またはバースト信号を基準とする基準信号
が端子11より入力され、位相比較器16で1/N分周
器19の出力と位相比較される。
位相比較器16の出力はローパスフィルタ17を通りV
ColBに入力される。人力信号電圧に応じて発振する
VColBの出力は端子12に出力されると共に、1/
N分周器19に入力される。
1/N分周器19の出力は位相比較器16に入力されて
再び位相比較されると共に、SW21を通ってリセット
パルスとして1/N分周器19に入力される。
一方、端子15から水平同期信号が垂直カウンタ10に
入力され、垂直カウンタ10の出力である垂直同期信号
と等化パルスとを含む垂直ドライブ信号が制御回路14
に入力される。制御回路14では、位相比較器16の動
作を所定期間禁止するパルスと、1/N分周器19のリ
セットパルスが基準信号を遅延回路20で遅延させたも
のに基づいた信号になるようにスイッチ21を所定期間
切り替えるパルスをそれぞれ出力する。
次に本発明の動作を第3図、第4図を用いて説明する。
第3図は従来例の動作で、a−h、E〜Fはそれぞれ第
1図、第2図の各信号に対応する。
ヘッド切替位置で基準信号aは不連続となり、1/N分
周器19の出力すと比較の結果、誤差信号Cが出力され
る。さらにLPF 17を通りdのようになった電圧に
応じてVColBが発振する。
結局、PLL回路13の応答のために、安定するまでの
間、最終的に出力される輝度信号Eと色信号Fのタイミ
ングが圓3に示すようにずれてしまう。なお、色信号G
も色信号Fと同様にずれる。
次に第4図で本発明を説明する。ヘッド切替位置は常に
一定であるので、その検出に垂直ドライブ信号を用い、
制御回路14に入力する。制御回路14はヘッド切替の
前後の所定期間位相比較器16の動作を禁止する信号g
と、l/N分周器19のリセットパルスが基準信号を遅
延回路20で遅延させたものに基づいた信号になるよう
にスイッチ21を所定期間切り替えるパルスfを出力す
る。その結果、誤差信号C1は出力されないため、PL
L回路が乱されないので輝度信号Eと色信号Fのタイミ
ングはずれない。
ここでは、基準信号が遅れた場合について説明したが、
進んでいる場合でも誤差信号は出力されない。
なお、垂直ドライブ期間においては0.5水平走査期間
ごとに等化パルス等があるため、間違ったパルスに同期
する可能性を持つ。それを防ぐために垂直ドライブ期間
が終わった直後に改めて、所定期間の禁止、リセットを
行なうとより完全なものとなる。
さらに、ヘッド切替の位置がこの例と異なっている場合
でも、禁止パルスg、切替パルスfの位置をヘッド切替
位置に合わせるように設計すればよい。この例では禁止
パルスgと切替パルスfが同じものになっているが違っ
ていても構わない。
端子15に垂直ドライブ信号が入力できれば垂直カウン
タ10は省略できる。端子11の入力信号を端子15の
入力信号とすることも可能である。
この例では色信号再生回路で時間軸補正回路を用いてい
るが、輝度信号再生回路で用いる場合でも全く同様であ
る。
制御回路は、フリップフロップやAND−OR回路等で
簡単に構成でき、従来回路の部分も従来技術で設計でき
るので詳細は省略する。
発明の効果 以上のように本発明は、位相比較器の出力をローパスフ
ィルタを通し、ローパスフィルタの出力電圧に応じて発
振する電圧制御発振器の出力を出力すると同時に、1/
N分周器(Nは整数)に入力し、1/N分周器の出力を
前記位相比較器の第2の入力に入力することにより、位
相比較器の第1の入力信号と位相ロックした信号を発生
するPLL回路に、垂直同期信号を基準にした信号によ
り所定期間、位相比較器の動作を禁止すると同時に、1
/N分周器のリセットまたはプリセットを第1の人力信
号に基づいて行なう制御回路を設けることにより、PL
L回路の動作が安定になるため、時間軸補正回路の動作
も安定する。
【図面の簡単な説明】
第1図は本発明の一実施例を示すPLL回路。 制御回路部分のブロック図、第2図は本発明の全体のブ
ロック図、第3図は従来例の各部の波形図、第4図は本
発明の各部の波形図である。 16・・・・・・位相比較器、17・・・・・・ローパ
スフィルタ、18・・・・・・電圧制御発振器、10・
・・・・・垂直カウンタ。

Claims (2)

    【特許請求の範囲】
  1. (1)位相比較器の出力をローパスフィルタを通し、前
    記ローパスフィルタの出力電圧に応じて発振する電圧制
    御発振器の出力を出力すると同時に、1/N分周器(N
    は整数)に入力し、前記 1/N分周器の出力を前記位相比較器の第2の入力に入
    力することにより、前記位相比較器の第1の入力の入力
    信号と位相ロックした信号を発生するフェーズロックド
    ループ回路において、垂直同期信号を基準にした信号に
    より所定期間、前記位相比較器の動作の禁止を行ない、
    所定期間1/N分周器のリセットまたはプリセットを第
    1の入力信号の情報に基づいて行なう制御回路が付加さ
    れた構成からなるフェーズロックドループを備えている
    映像信号記録再生装置。
  2. (2)第1の入力信号は映像信号の水平同期信号または
    バースト信号を基準にして得られた信号であることを特
    徴とする特許請求の範囲第(1)項記載の映像信号記録
    再生装置。
JP61199640A 1986-08-26 1986-08-26 映像信号記録再生装置 Pending JPS6356083A (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP61199640A JPS6356083A (ja) 1986-08-26 1986-08-26 映像信号記録再生装置
US07/088,218 US4812783A (en) 1986-08-26 1987-08-24 Phase locked loop circuit with quickly recoverable stability
DE3789528T DE3789528T2 (de) 1986-08-26 1987-08-25 Phasenregelschleifenschaltung mit schnell wiederherstellbarer Stabilität.
EP87307526A EP0258042B1 (en) 1986-08-26 1987-08-25 Phase locked loop circuit with quickly recoverable stability

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61199640A JPS6356083A (ja) 1986-08-26 1986-08-26 映像信号記録再生装置

Publications (1)

Publication Number Publication Date
JPS6356083A true JPS6356083A (ja) 1988-03-10

Family

ID=16411211

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61199640A Pending JPS6356083A (ja) 1986-08-26 1986-08-26 映像信号記録再生装置

Country Status (1)

Country Link
JP (1) JPS6356083A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03135289A (ja) * 1989-10-20 1991-06-10 Matsushita Electric Ind Co Ltd 色副搬送波再生回路
JPH0590957A (ja) * 1991-09-27 1993-04-09 Sanyo Electric Co Ltd 位相ロツクループ

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03135289A (ja) * 1989-10-20 1991-06-10 Matsushita Electric Ind Co Ltd 色副搬送波再生回路
JPH0590957A (ja) * 1991-09-27 1993-04-09 Sanyo Electric Co Ltd 位相ロツクループ

Similar Documents

Publication Publication Date Title
JPS6356083A (ja) 映像信号記録再生装置
JPS6410992B2 (ja)
JP3083211B2 (ja) カラー映像信号処理回路
JP2884643B2 (ja) 位相同期クロック生成装置
JP3066037B2 (ja) フェイズロックドループ回路
JP2556542B2 (ja) 同期回路
JPS5912048B2 (ja) 標本化パルス発生回路
KR100207633B1 (ko) 위상동기루프회로
JPS6379276A (ja) 信号処理回路
JPH0247653Y2 (ja)
JPH0564151A (ja) 映像信号処理回路
JPH039615A (ja) 位相同期型発振回路
JPS6354077A (ja) ビデオデイスクプレ−ヤ
JPS63286091A (ja) Pll回路の制御方法
JPS61265996A (ja) ビデオテ−プレコ−ダ
JPH0322773A (ja) 位相同期型発振回路
JPS62164269A (ja) 磁気記録再生装置
JPH04348693A (ja) カラーサブキャリア発生回路
JPS6113785A (ja) 時間軸エラ−補正装置
JPH07135466A (ja) 電圧制御発振器のミスロックプロテクタ
JPH0267093A (ja) ビデオデイスクプレーヤにおける再生映像信号の時間軸誤差検出回路
JPH0746851B2 (ja) ビデオ・プリンタ用同期信号発生装置
JPS63229993A (ja) クロマ信号再生回路
JPS63287184A (ja) 同期信号発生装置
JPH0832072B2 (ja) 自動周波数制御装置