JPS63287184A - 同期信号発生装置 - Google Patents

同期信号発生装置

Info

Publication number
JPS63287184A
JPS63287184A JP62122273A JP12227387A JPS63287184A JP S63287184 A JPS63287184 A JP S63287184A JP 62122273 A JP62122273 A JP 62122273A JP 12227387 A JP12227387 A JP 12227387A JP S63287184 A JPS63287184 A JP S63287184A
Authority
JP
Japan
Prior art keywords
signal
output
field
circuit
synchronization signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP62122273A
Other languages
English (en)
Inventor
Yoichi Yamagishi
洋一 山岸
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP62122273A priority Critical patent/JPS63287184A/ja
Publication of JPS63287184A publication Critical patent/JPS63287184A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Television Signal Processing For Recording (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、ビデオ信号処理用の同期信号発生装置に関す
る。
〔従来の技術〕
スチル画像をビデオ・フロッピー・ディスクに磁気記録
する電子スチル・カメラ・システムでは、1トランク当
たり1フイ一ルド分の画像信号がFM変調されて記録さ
れている。そのビデオ・フロッピー・ディスクの記録信
号を再生する際には、再生ヘッドからの信号をFM復調
し、ディエンファシス、時間軸補正などの各種の信号処
理を施し、モニター装置で表示することになる。フレー
ム再生の場合にはトラックを適宜に切り換えて上記プロ
セスを行えばよいが、フィールド再生の場合には、再生
しようとするトラックに応じて1/2水平周期の位相ズ
レを補償する必要があり、それゆえ、従来回路ではFM
復調回路の後段にスキュー補償回路を設けていた。
このスキュー補償回路は基本的には、1/2水平周期(
H)の遅延線と、トラック(即ちフィールド)切換のタ
イミングを示すPCパルスに同期し゛て当該遅延線の出
力信号と当該遅延線を迂回した信号とを切り換えるスイ
ッチとからなる。そして、このスキュー補償された再生
信号から水平同期信号及び垂直同期信号を分離し、水平
同期信号をPLL回路に印加して各種のクロックを形成
し、これらの垂直同期信号、クロック、PLL回路によ
り安定化された水平同期信号により、信号処理用、A/
D変換用、画像メモリへの書込用などのタイミング・パ
ルスを形成していた。・〔発明が解決しようとする問題
点〕 従来の再生回路では、フィールド再生の場合でも上記P
LL回路が安定に作動するためには、上記スキュー補償
回路が必須であった。つまりフィールド再生の場合には
、PC信号毎に、即ちトラックのスタート・ポイント毎
にH/2の不連続があるために、PLL回路の電圧制御
発振器の発振周波数が大きく変化し、この結果PLL回
路から出力されるクロック、水平同期信号の周波数も大
きく変動し、安定な信号処理、メモリ書込を行うことが
出来なくなるからである。
そこで本発明はこの問題点を解決し、スキュー補償回路
を設けなくても、フィールド再生時に安定なりロック、
水平同期信号などの得られる同期信号発生装置を提示す
ることを目的とする。
〔問題点を解決するための手段〕
本発明に係る同期信号発生装置は、水平同期信号を安定
化すると共に、水平同期信号に同期した1又は複数の信
号を発生する同期信号回路であって、入力の水平同期信
号と出力の安定化水平同期信号との位相差を検出する位
相差検出手段と、当該位相差検出手段の検出結果に基づ
く周波数で発振する発振手段と、当該発振手段の出力を
所望の水平同期信号の2倍の周波数の信号に分周する分
周手段と、フィールド信号の場合には、当該分周手段の
出力を2分周した2つの信号をフィールドに応じて選択
出力し、フレーム信号の場合には当該分周手段の出力を
2分周した2つの信号の一方を出力する選択手段とから
なる。
〔作用〕
上記選択手段を設けることにより、入力信号がフィール
ド信号かフレーム信号かにより、1/2水平同期信号周
期の位相差を反映した安定化水平同期信号を得ることが
でき、従って、その安定化のための帰還ループは、フィ
ールドの境界でも不安定にならない。
〔実施例〕
以下、図面を参照して本発明の詳細な説明する。第1図
は本発明の一実施例を用いたスチル・ビデオ再生回路を
示す。但し、説明を簡単にするため色信号に関係する回
路部分は省略した。
第1図において、10.12はビデオ・フロッピー・デ
ィスク(図示せず)の隣接するトラックを再生する再生
ヘッドであり、再生ヘッド10゜12からの再生FM信
号は、ヘッド・アンプ14゜16を介してスイッチ18
に入力される。スイッチ18は、詳細は後述するが、フ
ィールド再生時には一方の接点に接続したままで単一の
フィールド画像信号を出力し、他方、フレーム再生時に
はトラック毎に切り換わり、インターレースされたフレ
ーム信号を出力する。またPC検出器20は、フロッピ
ー・ディスクのハブに埋めこまれたPGヨークを検出し
、トラックの始点を示すPGパルスを1/2分周器22
.24に供給する。
ID復調器26はスイッチ18からの再生信号からID
信号を復調する。CPU2 Bは、ID復調器26から
のID信号に含まれるフィールド/フレーム・コードを
検出し、作動/停止制御信号を1/2分周器22の制御
端子及び、インバータ30を介して1/2分周器24の
制御端子に印加する。即ち、1/2分周器24の出力は
フィールド再生時には一定となり、他方1/2分周器2
2はフレーム再生時には一定となる。1/2分周器24
の出力により、スイッチ18は上記の如(切り換わる。
スイッチ18からの再生信号は、フィルタ(図示せず)
による帯域制限後、FM復調器32で復調され、ディエ
ンフアシス回路(図示せず)でディエンファシス処理さ
れ、信号処理回路34に印加される。信号処理回路34
で増幅、クランプ等の公知の信号処理を施された画像信
号は、A/D変換器36によりディジタル信号に変換さ
れて、画像メモリ38に書き込まれる。画像メモリ38
からビデオ・レートで読み出された信号は、D/A変換
器40でアナログ信号に変換され、信号処理回路42で
補間処理、出力信号形態への変換などを施され、出力さ
れる。なお、これらの回路ブロックの間の適宜の箇所に
帯域制限用のフィルタを介在させである。44は画像メ
モリ38の書込及び読出並びにそのアドレスを制御する
メモリ制御回路である。
同期分離回路46はFM復調回路32の復調信号出力か
ら複合同期信号を分離し、ハーフ上キラー回路48及び
垂直同期分離回路50に印加する。
ハーフ上キラー回路48は等化パルス及び垂直同期を除
いて水平同期信号をPLL回路52に印加する。位相差
検出器54は、ハーフ上キラー回路48からの水平同期
信号とPLL後の水平同期信号との位相差を検出し、L
PF56を介して差信号を電圧制御発振器(VCO)5
8に印加する。
VC05Bは、例えば14.31818MHz (=9
10 f x、)のクロックを発生する。fxsは水平
同期信号周波数である。 1/455分周カウンタ60
はそのクロツク1/455分周し、水平同期信号周波数
fM3の2倍の信号を出力する。1/2分周器62は、
1/455分周カウンタ60の出力を1/2分周して、
2つの位相の信号を出力する。スイッチ64は1/2分
周器22の出力による切換制御の下で、1/2分周器6
202つの出力の一方を選択して、位相差検出器54及
び、画像メモリ38への書込制御のためにメモリ制御回
路44に供給する。
第1A図は第1図の1/2分周器62の構成例を示す回
路図であり、分周器62はインバータ80、Dフリップ
フロップ81、アンド・ゲート82.83から構成され
ている。
従来のPLL回路では、1/2分周器62の一方の出力
がそのままPLL水平同期信号として利用されていた。
回路的には、スイッチ64が一方の接点側に常時接続し
ているのと等価である。
タイミング・パルス発生回路66は、垂直同期分離回路
50からの垂直同期信号、及び1/455分周カウンタ
60からの分周クロックを受けて、信号処理回路34の
ための各種のタイミング・パルスを形成する。垂直同期
分離回路50の垂直同期信号出力は、メモリ制御回路4
4にも印加され、画像メモリ38への書込に利用される
。VC058の出力クロックは、A/D変換器36にも
印加され、A/D変換レートを規定する。
信号発生回路68は、画像メモリ38からの信号続出の
ためのクロック、内部水平同期信号、内部垂直同期信号
を発生し、これらをメモリ制御回路44に印加すると共
に、クロックをD/A変換器40に印加する。信号発生
回路68はまた、内部複合同期信号、内部クランプ信号
、内部ブランキング信号などの各種の信号を形成して信
号処理回路42に供給する。
第2図の(1)はフレーム再生時のPCパルス付近での
波形図、(2)は従来例におけるフィールド再生時のP
Cパルス付近での波形図、(3)は第1図の実施例によ
るフィールド再生時のPGパルス付近での波形図を示す
。また、(a)はヘッド切換パルス、(b)は同期分離
回路46(又はその同等回路)から出力される複合同期
信号、(C)はハーフ上キラー回路48(又はその同等
回路)から出力される水平同期信号、(d)は従来のP
LL回路によるPLL水平同期信号、(e)はスイッチ
64の切換信号、(f)及び(幻は1/2分周器620
2つの出力信号、(h)は、第1図の実施例のスイッチ
64から出力されるPLL水平同期信号を示す。
先ずフレーム再生動作(第2図(1))を説明する。
この場合、CPU28からの作動/停止制御信号により
、1/2分周器22の出力は一定になり、スイッチ64
は常時一方の接点側に接続する。1/2分周器24のヘ
ッド切換信号(同(a))によりスイッチ18はPG信
号毎に切り換わり、従って同期分離回路46からの複合
同期信号(同(b))は、ODDフィールドとEVEN
フィールドとが交互に繰り返されるインターレース信号
となり、ハーフ上キラー回路48の出力(同(C))は
トラック切換時にも連続性が保たれる。この結果、PL
Lは安定に動作し、PLL水平同期信号(同(d))は
トラック切換時にも安定に出力される。
本発明の実施例によるフィールド再生を説明する前に従
来例によるフィールド再生(第2図(2))を説明する
。この場合、1/2分周器24からスイッチ14に印加
されるヘッド切換信号(同(a))はトラック切換の前
後でも変化せず、従って同期分離回路46の出力である
複合同期信号(同(b))は、一方のフィールド(第2
図ではEVENフィールド)の繰り返しとなり、フィー
ルドの境界でH/2の不連続が生じる。また、ハーフH
キラー回路48の出力(同(C))にも同様に1/2H
の不連続が生じ、これによりPLLはフィールドの境界
で大きく乱れ、PLL水平同期信号(同(d))はフィ
ールドの境界でスキューを生じてしまう。
次に本発明の実施例によるフィールド再生(第2図(3
))を説明する。第2図(3)の(a) 〜(C)は第
2図(2)と同じであり、破線で示すフィールドの境界
でH/2の不連続が生じる。位相差検出器54に入力さ
れる水平同期信号にH/2の不連続が生じるのであるか
ら、その比較基準信号としてのPLL水平同期信号にも
同様のH/2の不連続を持たせればよい。第1図の実施
例では、フィールド再生時には1/2分周器22を作動
状態におき、フィールドの境界に同期してスイッチ64
を切り換えさせる。この切換により172分周器62の
2相出力の一方から他方に切り換えられ(同(e)) 
、H/2の不連続を持った信号が位相差検出器54にフ
ィードバックされる。この結果フィールドの境界でもP
LLは安定に動作し、安定なPLL水平同期信号(同(
h))及びクロックが得られる。
上記実施例では、スチル・ビデオ・フロッピーの再生を
例にとったが、PLL回路52によれば、水平同期信号
周期が不連続なフィールド画像信号の同期信号から、安
定なPLL水平同期信号を得ることができる。第1図で
PC信号の代わりに、他の同様な信号、例えば水平同期
信号周期が不連続になる時点を示す信号であればよく、
対象の画像信号の同期信号から、モノマルチやゲートを
用いた簡単な回路で形成できる。また、フィールド/フ
レーム制御信号も、D−FFやゲートを用いたフィール
ド/フレーム判別回路により、対象の画像信号から形成
できる。
第3図はPLL回路52の変更例を示す。第1図と同じ
回路要素には同じ符号を付した。70は分周カウンタ6
0の出力(周波数は2f□)に応じて、周期1/f0の
位相の異なる2つのゲート・パルスを発生するゲート・
パルス発生回路、72は、1/2分周器22の出力によ
り当該ゲート・パルス発生回路70の出力を切換選択す
るスイッチ、74はスイッチ72の出力により開閉され
るゲートである。ゲート74の出力がPLL水平同期信
号となり、位相差検出器54にフィードバックされる。
第4図は、第3図の変更例によるフィールド再生時の波
形図である。同(11はスイッチ72の出力、(j)及
び(′k)はゲート・パルス発生回路70の2つの出力
、(1)は分周カウンタ60の出力である。縦の破線で
示すフィールドの境界の前では、位相差検出器54には
、第4図(C)の信号及び同(h)の信号が入力され、
VC05Bの発振出力は分周カウンタ60で分周される
。ゲート・パルス発生回路70の一方のゲート・パルス
出力がスイッチ72を介してゲート74の制御端子に印
加され、これにより分周カウンタ60の出力(第4図(
k))が1パルスおきに間引かれPLL水平同期信号(
同(h))が得られる。フィールドの境界に至ると、1
72分周器22からの切換信号によりスイッチ72が切
り換わり、以後、ゲート74はH/2だけずれたパルス
を間引くようになり、結局、PLL水平同期信号(h)
は、第3図(3)の場合と同様にフィールドの境界でH
/2だけ位相が不連続になる。即ち、入力フィールド画
像の不連続な水平同期信号に同期したPLL水平同期信
号が得られる。
なお第2図及び第4図では、理解を容易にするために(
C)及び(d)(又は(h))を逆極性で図示したが、
勿論同極性でもよい。いうまでもないが、(C)及び(
d)(又は(F8)のパルス幅は互いに異なっていても
よい。上記記載ではf sc = (455/2)  
f HのNTSC方式を説明しているが、勿論本発明は
PAL方式その他の方式にも適用できる。分周カウンタ
60の段数を変えればよい。またVC058の発振周波
数は4f5.以外に8 fsい16fscでもよい。
〔発明の効果〕
以上の説明から容易に理解出来るように、本発明によれ
ば、入力信号がフィールド画像かフレーム画像かによら
ず、常に安定な出力を得ることができる。従って、これ
をスチル・ビデオ再生回路に適用するとスキュー補償回
路を設けなくて済む。
【図面の簡単な説明】
第1図は本発明を適用したスチル・ビデオ再生回路の構
成ブロック図、第1A図は1/2分周器62の具体例、
第2図は第1図の回路の動作説明用波形図、第3図は本
発明の変更例の構成ブロック図、第4図は第3図の動作
説明用波形図である。

Claims (1)

    【特許請求の範囲】
  1. 水平同期信号を安定化すると共に、水平同期信号に同期
    した1又は複数の信号を発生する同期信号回路であって
    、入力の水平同期信号と出力の安定化水平同期信号との
    位相差を検出する位相差検出手段と、当該位相差検出手
    段の検出結果に基づく周波数で発振する発振手段と、当
    該発振手段の出力を所望の水平同期信号の2倍の周波数
    の信号に分周する分周手段と、フィールド信号の場合に
    は、当該分周手段の出力を2分周した2つの信号をフィ
    ールドに応じて選択出力し、フレーム信号の場合には当
    該分周手段の出力を2分周した2つの信号の一方を出力
    する選択手段とからなることを特徴とする同期信号発生
    装置。
JP62122273A 1987-05-19 1987-05-19 同期信号発生装置 Pending JPS63287184A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62122273A JPS63287184A (ja) 1987-05-19 1987-05-19 同期信号発生装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62122273A JPS63287184A (ja) 1987-05-19 1987-05-19 同期信号発生装置

Publications (1)

Publication Number Publication Date
JPS63287184A true JPS63287184A (ja) 1988-11-24

Family

ID=14831877

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62122273A Pending JPS63287184A (ja) 1987-05-19 1987-05-19 同期信号発生装置

Country Status (1)

Country Link
JP (1) JPS63287184A (ja)

Similar Documents

Publication Publication Date Title
JPH06101855B2 (ja) ビデオ信号変換装置
JPS63287184A (ja) 同期信号発生装置
JPH0722380B2 (ja) 映像信号用位相ロツク回路
JP2570383B2 (ja) デジタル信号挿入装置
JP3019310B2 (ja) 自動周波数制御回路
JPH0681327B2 (ja) 画像メモリ装置
JPH0437637B2 (ja)
JP3083211B2 (ja) カラー映像信号処理回路
JP2699372B2 (ja) 基準同期信号発生装置
JP2974364B2 (ja) 磁気記録再生装置
JPS60206293A (ja) 情報再生装置
JPS637078B2 (ja)
JP2005080026A (ja) サンプリングクロック生成回路
JPH01166689A (ja) ビデオディスクプレーヤの信号処理回路
JPH082112B2 (ja) 映像信号処理装置
JPH01106587A (ja) カメラ一体型vtr
JPS61220586A (ja) 映像信号記憶再生装置
JPS5820194B2 (ja) Secamカラ−映像信号の記録装置
JPH0357394A (ja) 磁気記録再生装置
JPS6359184A (ja) 映像信号記録再生装置
JPS63110894A (ja) 再生装置
JPH03184485A (ja) 再生信号処理回路
JPH01256886A (ja) 文字信号重畳装置
JPS5983480A (ja) ビデオテ−プレコ−ダ
JPH0159668B2 (ja)