JPS6346614B2 - - Google Patents

Info

Publication number
JPS6346614B2
JPS6346614B2 JP54096235A JP9623579A JPS6346614B2 JP S6346614 B2 JPS6346614 B2 JP S6346614B2 JP 54096235 A JP54096235 A JP 54096235A JP 9623579 A JP9623579 A JP 9623579A JP S6346614 B2 JPS6346614 B2 JP S6346614B2
Authority
JP
Japan
Prior art keywords
signal
phase
circuit
supplied
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP54096235A
Other languages
English (en)
Other versions
JPS5620338A (en
Inventor
Shinji Kaneko
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP9623579A priority Critical patent/JPS5620338A/ja
Publication of JPS5620338A publication Critical patent/JPS5620338A/ja
Publication of JPS6346614B2 publication Critical patent/JPS6346614B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop

Landscapes

  • Processing Of Color Television Signals (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Description

【発明の詳細な説明】 本発明はPLL回路に関し、特に温度の影響や
遅延素子のバラツキに対して補償のなされた
PLL回路に関するものである。
入力信号の位相に追随する位相同期回路つまり
閉回路中にある電圧制御形発振器の周波数が常に
入力信号の周波数に一致するような所謂位相ロツ
クループ(PLL)回路として従来種々のものが
提案されており、第1図もその一例である。第1
図では例えば入力されるカラー映像信号のバース
ト信号に同期した色副搬送波信号を取り出す場合
に付いて説明する。第1図において入力端子1に
は記録前のカラー映像信号と同じ再生カラー映像
信号すなわちFM復調された輝度信号と低域変換
搬送色信号を周波数変換して得た搬送色信号との
混合信号とが印加されるものとすると、この混合
信号より搬送色信号のみが高域波器2で取り出
されたバーストゲート回路3に供給される。バー
ストゲート回路3は図示せずも再生信号より同期
分離されて得られる水平同期信号がゲートパルス
としてバーストフラツグ端子4に印加されると搬
送色信号よりバースト信号を抽出する。この抽出
されたバースト信号は増幅機能を有する帯域波
器5および波形整形回路6を介して位相比較器7
の一方の入力端に供給される。一方この位相比較
器7の他方の入力端にはこの場合色副搬送波信号
と同じ周波数の信号を発生すべくなされた可変周
波数発振器8の発振出力が波形整形回路9を介し
て供給される。そして位相比較器7はバースト信
号と発振出力信号との位相比較を行い、その位相
比較誤差に応じて可変周波数発振器8を制御して
その発振周波数とバースト信号の同期をとる。こ
の結果出力端子10より入力端子1に印加される
カラー映像信号のバースト信号と同期された色副
搬送波信号が導出される。
ところで斯る構成のPLL回路では、上述の如
く波形整形回路6および9の各出力すなわちバー
スト信号と色副搬送波信号が位相比較されている
ので色副搬送波信号はバースト信号の位相にある
定位相関係をもつてロツクするが、入力端子1か
ら波形整形回路5までの回路つまり位相比較器7
の一方の入力端に印加される比較信号を作る信号
処理回路の遅延は部品のバラツキや温度の変化に
対して何の補償もなく、したがつて斯る信号処理
回路を通る信号の位相が一定せず、もつて波形整
形回路6の出力側に現われるバースト信号と導出
される色副搬送波信号が定位相関係にあつてもな
お導出された色副搬送波信号は入力端子1に印加
されるカラー映像信号中のバースト信号に対して
は位相誤差を生じている。つまり波形整形回路6
の出力側に得られたバースト信号は温度や部品の
バラツキによる誤差を含むバースト信号で入力端
子1に入力されたカラー映像信号のバースト信号
と同じものでなく、次段の位相比較器7はこの誤
差を含むバースト信号と可変周波数発振器8の発
振出力を位相比較して、その位相比較誤差信号に
応じて可変周波数発振器8の発振周波数を調整す
ることになり、従つて出力端子10には誤差を含
むバースト信号と同期した色副搬送波信号が得ら
れることになる。これは同期しようとするバース
ト信号のループと色副搬送波信号のループを考え
るに、一方のループのみすなわちバースト信号の
ループのみに部品のバラツキや温度に依存する遅
延要素が挿入されているので、両ループの相対的
誤差により影響を受けるからである。
本発明は斯る点に鑑み、バースト信号と色副搬
送波信号を同一のループを通じて位相補正するこ
とにより遅延要素の部品のバラツキや温度変化に
よる誤差を自動的に吸収できるPLL回路を提供
するものである。
以下本発明の一実施例を第2図乃至第4図に基
づいて詳しく説明する。
第2図は本発明に係るPLL回路の回路構成を
示すもので、第2図において第1図と対応する部
分には同一符号を付しその詳細説明は省略する。
第2図において11および12はそれぞれ高域
波器2と同様の高域波器、13はスイツチ回
路であつて、このスイツチ回路13は端子14に
印加される再生水平同期信号に基づいて単安定マ
ルチバイブレータ15および16で形成されたス
イツチング信号によつて切換えられる。このスイ
ツチング信号は搬送色信号中のバースト信号より
やゝ狭いパルス幅に設定し、しかもバースト信号
を取り出す期間中はスイツチ回路13を高域波
器12に接続し、その他の期間中すなわち上述の
誤差の影響を受けるであろう色副搬送波信号を取
り出す期間中は高域波器11に切換えるように
作用する。従つてスイツチ回路13が高域波器
12に接続されている時はバースト信号が導出さ
れ、高域波器11に切換わると色副搬送波信号
が導出される。このようにしてスイツチ回路13
の出力側に順次導出された各信号は次段の帯域
波器17および波形整形回路18を介してゲート
回路19および20に供給されると共にカウンタ
21および22に供給される。また波形整形回路
18の出力信号は単安定マルチバイブレータ23
を介して供給されるスイツチング信号と同期回路
24で同期された後カウント開始信号としてカウ
ンタ21の端子CEに供給される。
カウンタ21は端子CEに印加されるカウント
開始信号によりカウントを開始し、少くともバー
スト信号と色副搬送波信号の切換え時点を含む期
間の間クロツク端子CKに印加されるバースト信
号および色副搬送波信号をカウントし続け、その
カウント数が所定数例えば10個になるとオーバフ
ロウしてキヤリ信号を、次段のカウンタ22の端
子CEへカウント開始信号として供給する。そし
てこのカウンタ21がカウントしている間そのカ
ウント出力によりゲート回路19のゲートが開か
れる。またカウンタ22は端子CEに印加される
カウント開始信号に応答してクロツク端子CKに
印加される信号すなわちこの時点では既にバース
ト信号より切換わつている色副搬送波信号をカウ
ンタ21と同数すなわちこゝでは10個カウント
し、そのカウント出力によりゲート回路20のゲ
ートが開かれる。
25はゲート回路19および20の両出力の位
相を比較するためのチヤージポンプ形の位相比較
器であつて両出力に位相誤差があるとその誤差分
を位相変調器26に供給してこれを制御し、波形
整形回路6より供給されるバースト信号を位相変
調して誤差分を補正する。この位相比較器25は
例えば第4図に示すように電源端子31および3
2間に直列接続された電流源33、スイツチ3
4,35および電流源36と、スイツチ34およ
び35の接続点とアース間に接続されたコンデン
サ37と、出力側に配されたバツフア増幅器38
とから成る。そしてこの位相比較器25の動作は
ゲート回路19のゲート期間中スイツチ34が閉
成して実線で示すようにコンデンサ37が充電さ
れ、ゲート回路20のゲート期間中スイツチ35
が閉成してコンデンサ37が放電されるように成
つており、若しゲート回路19と20の両出力に
差があるとその分が放電されずに位相誤差分とし
て残ることになる。これは後で詳述されるように
部品のバラツキや温度の変化により誤差があると
バースト信号と色副搬送波信号との切換え時点に
位相の不連続が出じ、従つてカウンタ21および
22は共に同じパルス数だけカウントをしたとし
てもその連続するパルス幅を見ると両者間には差
が生じ、切換え時点を含むカウンタ21のパルス
幅の方がカウンタ22のパルス幅より大きくな
る。この結果カウンタ21および22の各出力で
それぞれゲートされるゲート回路19および20
は、ゲート回路19のゲート期間の方がゲート回
路20のゲート期間より長いので、前者の期間中
にコンデンサ37に充電された電荷は後者の期間
中完全に放電されずに一部残ることになる。すな
わちこのまだ放電されないで残つている電荷が位
相誤差分に相当するわけである。
次にこの実施例の回路動作を第3図の信号波形
を参照しながら説明する。入力端子1に印加され
たカラー映像信号より搬送色信号が高域波器2
で取り出され、更にバーストゲート回路3でバー
スト信号が抽出される。この抽出されたバースト
信号は帯域波器5で増幅された後波形整形回路
6で波形整形され第3図Aに示すようなバースト
信号S1として位相変調器26に供給される。そし
てこのバースト信号S1は若し位相比較器25より
の位相誤差信号がなければそのまゝ位相比較器7
へ供給されこゝで可変周波数発振器8から波形整
形回路9を介して帰還される第3図Bに示すよう
な色副搬送波信号S2と位相比較され、その位相誤
差信号に応じて可変周波数発振器8が制御され、
もつて出力端子10よりバースト信号S1に同期し
た色副搬送波信号S2が送出される。
また入力端子1に印加されたカラー映像信号よ
り搬送色信号が高域波器12で取り出されてス
イツチ回路13に供給されると共に出力端子10
に現われた色副搬送波信号S2が高域波器11を
介してスイツチ回路13に供給される。そしてス
イツチ回路13は第3図Eに示すようなスイツチ
ング信号S5で切換えられるわけであるが、このス
イツチング信号S5は次のようにして形成される。
すなわち端子14に印加される再生水平同期信号
S3の立上りで単安定マルチバイブレータ15を付
勢し、その出力側に第3図Dに示すような出力信
号S4を得る。そしてこの出力信号S4の立下りで単
安定マルチバイブレータ15を付勢し、その出力
側に第3図Eに示すようなバースト信号S1のパル
ス幅よりやゝ狭いパルス幅を持つたスイツチング
信号S5を得る。そしてこのスイツチ信号S5が例え
ば“1”の時はスイツチ回路13は高域波器1
2の出力側に現われている搬送色信号よりバース
ト信号S1を導出し、帯域波器17および波形整
形回路18を介してゲート回路19,20に供給
すると共にカウンタ21,22および同期回路2
4に供給する。またスイツチ信号S5が“0”の時
はスイツチ回路13は高域波器11の出力側に
現われている色副搬送波信号S2を帯域波器17
および波形整形回路18を介してバースト信号S1
同様に各回路に供給する。
一方スイツチング信号S5は単安定マルチバイブ
レータ23にも供給され、この単安定マルチバイ
ブレータ23はスイツチング信号S5の立上りによ
り付勢されて第3図Fに示すような出力信号S6
発生する。そしてこの出力信号S6は波形整形回路
18の出力と同期回路24で同期された後カウン
タ21の端子CEにカウント開始信号として供給
される。カウンタ21はカウント開始信号に応答
して波形整形回路18が出力側に現われるバース
ト信号S1を順次カウントし、少くともバースト信
号S1と色副搬送波信号S2の切換り時点すなわち第
3図Eに示す時点Tを含むようにして所定数、本
例では10個のパルスをカウントする。その結果カ
ウンタ21の出力側には第3図Gに示すような出
力信号S7がゲートパルスとしてゲート回路19に
供給され、このゲート回路19のゲート期間中位
相比較器25のコンデンサ37(第4図)が充電
される。またカウンタ21の最終カウントすなわ
ち第10番目のパルスがカウントされた時点でカウ
ンタ21よりキヤリ信号がカウンタ22の端子
CEにカウント開始信号として供給される。そし
てカウンタ22はカウンタ21と同数のパルスす
なわちこの時点では色副搬送波信号S2をカウント
してその出力側に第3図Hに示すような出力信号
S8を発生する。この出力信号S8はゲートパルスと
してゲート回路20へ供給され、このゲート回路
20のゲート期間中位相比較器25のコンデンサ
37が放電される。そしてこのコンデンサ37の
充放電はバースト信号S1と色副搬送波信号S2の同
期が完全にとれた正常動作の場合は充放電時の電
荷量は等価であり、位相比較器25からは何等位
相誤差信号は発生しないが、温度の変化や部品の
バラツキ等により出力端子10に取り出される色
副搬送波信号S2の位相が変化すると、バースト信
号S1と色副搬送波信号S2の切換え時点T(第3図
E)で位相の不連続が生じてその過渡部分のパル
ス幅は大きくなり、もつてカウンタ21と22の
カウント数は同じでもその出力側にそれぞれ得ら
れる出力信号S7とS8の各パルス幅は前者の方が後
者よりも大きくなる。従つてこれらの各パルス幅
に応じて充放電されるコンデンサ37にはそのパ
ルス幅の差に対応した分の電荷や位相誤差分とし
て放電されずに残ることになる。この位相誤差分
は位相誤差信号として位相変調器26に供給さ
れ、こゝで波形整形回路6の出力側に現われる誤
差成分を含むバースト信号S1が位相誤差信号によ
り位相変調され、もつて次段の位相比較器7には
温度の変化や部品のバラツキによる誤差成分の除
去された入力端子1に印加されるバースト信号と
同位相のバースト信号S1が供給され、このバース
ト信号S1は可変周波数発振器8から波形整形回路
9を介して帰還される発振出力と位相比較され、
その位相比較誤差分に応じて可変周波数発振器8
が制御され、もつて出力端子10には入力端子1
に印加されるカラー映像信号のバースト信号と同
期した周波数の色副搬送波信号が導出される。
上述の如く本発明によれば入力信号とこの入力
信号に同期しようとする誤差成分を含む出力信号
とを同一の回路を通して信号処理するようにした
ので、温度の変化や部品のバラツキに基ずく両信
号間の相対的誤差を除去でき、もつて入力信号に
完全に同期した誤差成分を含まない出力信号を導
出することができ、例えば時間軸補正を行う際の
書き込み信号等に用いて極めて有用である。
【図面の簡単な説明】
第1図は従来のPLL回路の一例を示すブロツ
ク図、第2図は本発明の一実施例を示すブロツク
図、第3図は第2図の動作説明に供するための信
号波形図、第4図は第2図の位相比較器25の一
例を示す回路図である。 11,12は高域波器、13はスイツチ回
路、15,16,23は単安定マルチバイブレー
タ、19,20はゲート回路、21,22はカウ
ンタ、25は位相比較器、26は位相変調器であ
る。

Claims (1)

  1. 【特許請求の範囲】 1 入力信号が信号処理回路を通じて位相比較器
    に供給され、可変周波数発振器の出力信号が上記
    位相比較器に供給され、その位相比較誤差出力に
    より上記可変周波数発振器が制御されてその発振
    周波数が上記入力信号に同期されるPLL回路に
    おいて、 上記入力信号と上記可変周波数発振器の出力信
    号とが入力されこの両入力を切り換えた信号を出
    力するスイツチ手段と、 該スイツチ手段の切り換え時点を含む所定の期
    間で上記スイツチ手段の出力信号をゲートする第
    1のゲート手段と、 上記スイツチ手段の切り換え時点を含まない上
    記所定の期間と同じ長さの期間で上記スイツチ手
    段の出力信号をゲートする第2のゲート手段と、 上記第1のゲート手段の出力信号と上記第2の
    ゲート手段の出力信号との位相誤差を検出する位
    相誤差検出手段と、 該位相誤差検出手段の出力信号に応じて上記位
    相比較器に供給される上記信号処理回路の出力信
    号の位相を制御する位相制御手段と を有することを特徴とするPLL回路。
JP9623579A 1979-07-28 1979-07-28 Pll circuit Granted JPS5620338A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP9623579A JPS5620338A (en) 1979-07-28 1979-07-28 Pll circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP9623579A JPS5620338A (en) 1979-07-28 1979-07-28 Pll circuit

Publications (2)

Publication Number Publication Date
JPS5620338A JPS5620338A (en) 1981-02-25
JPS6346614B2 true JPS6346614B2 (ja) 1988-09-16

Family

ID=14159558

Family Applications (1)

Application Number Title Priority Date Filing Date
JP9623579A Granted JPS5620338A (en) 1979-07-28 1979-07-28 Pll circuit

Country Status (1)

Country Link
JP (1) JPS5620338A (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100382328B1 (ko) 1997-01-23 2003-12-18 산요 덴키 가부시키가이샤 Pll회로및위상록검출회로

Also Published As

Publication number Publication date
JPS5620338A (en) 1981-02-25

Similar Documents

Publication Publication Date Title
US4825299A (en) Magnetic recording/reproducing apparatus utilizing phase comparator
US4847678A (en) Dual mode gen-lock system which automatically locks to color burst or to sync information
US4613827A (en) Write clock pulse generator used for a time base corrector
US4196445A (en) Time-base error correction
US4127866A (en) Reference signal generator
JPS6351596B2 (ja)
JPS6346614B2 (ja)
US4607360A (en) Time-axis correcting circuit for recorded data reproducing device
US5404230A (en) Color burst phase correcting color signal reproducing circuit
JPH0147077B2 (ja)
US4220968A (en) Circuit for generating a constant reference oscillation from a video signal affected by a time error
JPS58707B2 (ja) 垂直同期信号検出方法および回路
US4630000A (en) Apparatus for controlling the frequency of a voltage controlled oscillator
JPH0438184B2 (ja)
JP2884643B2 (ja) 位相同期クロック生成装置
JP2569671B2 (ja) デジタルビデオエンコーダ
JPS6221114Y2 (ja)
JPH0560719B2 (ja)
JPS6117588Y2 (ja)
JPS58182324A (ja) 位相同期回路
JPS611978U (ja) タイミング信号発生回路
JPS5833735B2 (ja) Fmステレオ復調回路
JPS63267090A (ja) クロツク発生回路
JPH03295368A (ja) Dcレベル制御回路
JPH04207865A (ja) 同期信号発生回路