JPS634292A - ビツトマツプ表示制御装置 - Google Patents

ビツトマツプ表示制御装置

Info

Publication number
JPS634292A
JPS634292A JP61147970A JP14797086A JPS634292A JP S634292 A JPS634292 A JP S634292A JP 61147970 A JP61147970 A JP 61147970A JP 14797086 A JP14797086 A JP 14797086A JP S634292 A JPS634292 A JP S634292A
Authority
JP
Japan
Prior art keywords
plinking
memory
display
circuit
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP61147970A
Other languages
English (en)
Inventor
小松 保満
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP61147970A priority Critical patent/JPS634292A/ja
Publication of JPS634292A publication Critical patent/JPS634292A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、表示制御全体に関し、特に、ビットマツプ方
式の表示制御での文字、イメージ等のアトリビュート機
能に関する。
従来の技術 従来、この種のビットマツプ方式の表示制御装置では、
−般的に文字やイメージ等を、ブリンクする為に、第3
図で示されている回路構成で実現されていた。以下に第
3図を用いて従来技術の説明をする。プリンキング機能
は、画面表示に関するアトリビュート機能の一種であり
、画面の一部の文字やイメージを点絨させる機能の事で
ある。
ビットマツプ表示制御装置は、画面の文字やイメージの
表示制御をプロセッサのバス2月を介して、マイクロプ
ロセッサよりソフトウェア的に行っている。また、文字
やイメージの転送に関しては、ムーバ24を利用してウ
ィンドウメモリ23やビデオメモリ22の間でウィンド
ウの転送を行っている。ここで、プリンキング表示機能
を実現する為には、この転送機能を利用して、本来のビ
デオメモリ22の正論理の表示部分(プリンキング対象
エリア)について、ウィンドウメモリ23上に用意され
た負論理(リバース)の表示パターンをウィンドウメモ
リ23からビデオメモリ22へ転送し、正論理パターン
から負論理パターンへと入れ換えを行う。
この正論理パターンの入れ換えを、ある−定時間ごとに
行うことでプリンキングが実現される。
この−定時間のタイマはマイクロプロセ、7すのソフト
ウェアで処理される。
発明が解決しようとする問題点 しかしながら、上述した従来のビットマツプ表示制御装
置は、プリンキング機能を実現する為に、正/負論理パ
ターンの転送をイメージバス202上を介して一定時間
ごとにひんばんに行う必要がある。この−定時間のタイ
マを監視することは、ソフトウェアで行うとマイクロプ
ロセッサの負荷をかなり増加されてしまう大きな問題点
が生じる。
従って、マイクロプロセッサの負荷増大により、システ
ム全体から見ると表示に関する機能で負荷が多くなり、
他の110機器等の制御に影響を及ぼすという欠点があ
った。
本発明は従来の技術に内在する上記諸欠点を解消する為
になされたものであり、従って本発明の目的は、プリン
キング表示機能をマイクロプロセッサの負荷を殆んどか
けずに実現することを可能とした新規なビットマツプ表
示制御装置を提供することにある。
問題点を解決するための手段 上記目的を達成する為に、本発明に係るビットマ、、/
プ表示制御装置は、表示制御全体を制御するマイクロプ
ロセッサと、ラスク演算を行うウィンドウメモリと、ム
ーバと、ビデオメモ2ノと、表示部とを有するビットマ
ツプ方式の表示制御装置において、プリンキングエリア
を規定するプリンキング用メモリと、プリンキング周期
が設定されプリンキング周期でオン、オフする信号を出
力するプリンキング用タイマ回路と、該プリンキング用
タイマ回路の出力によりビデオメモリ出力とプリンキン
グ用メモリ出力を切り換える切り換え回路とを備えて構
成される。
実施例 次に、本発明をその好ましい一実施例について図面を参
照して具体的に説明する。
第1図は本発明の一実施例を示すブロック構成図である
。まず、ビットマツプの通常の機能を行う部分について
説明する。表示制御全体を制御するマイクロプロセッサ
のバス101から、プロセッサインタフェース回路10
を介して、イメージバス102が制御される。文字パタ
ーンやイメージパターンの転送は、ムーバ15及びウィ
ンドウメモリ14により、イメージバス102を介して
ラスク演算が行われる。ビデオメモリ13は、実際に表
示部+8の画面と一対一に対応しており、画面サイズ等
は画面表示制御回路11で同期をとられて画面に表示さ
れる。
本発明におけるプリンキング機能の実現は、以上説明し
た回路にプリンキング用メモリ+2、プリンキング用タ
イマI6、切り換え回路17を追加することにより行わ
れる。
プリンキングは次の2つの手順により、行うことが出来
る。まず一つは、プリンキング用タイマ16にマイクロ
プロセッサよりソフト的にプリンキングの周期を設定す
る(この設定は一回のみで良い)。これにより、プリン
キング用タイ゛マIGの出力は、プリンキング周期で0
N10FFする信号105として、切り換え回路17の
切り換え制御入力となる。
二つ目は、プリンキング用メモリ12上に、プリンキン
グが必要なエリアに、Al11を書き込む(初期値は“
0”であり“1”を書かれた部分がプリンキングエリア
に相当する)。マイクロプロセッサからこの2つの手順
のみを設定する事により、プリンキング表示が行われる
。即ち、本来のビデオメモリ出力信号104とプリンキ
ング用メモリ出力信号103とが、切り換え回路17に
入力され、プリンキング切り換え信号+05の周期によ
って、ビデオメモリ出力にプリンキングを加えた最終出
力信号!07が作成されて表示部18に送られ、ビデオ
メモリ13のパターンが表示されると同時に、プリンキ
ング対象エリアのみプリンキングしながら表示される。
次に、第1ズの実施例における切り換え回路I7の詳細
を説明する為に、第2図を使用して説明する。
ビデオ出力信号+04とインバータINVを通して負論
理になった信号108との2つの信号は、マルチプレク
サ19の入力信号となり、マルチプレクス制御信号10
9により、正パターン又は負パターンが選択されて出力
信号の最終パターン107となるマルチプレクス制御信
号109は、プリンキング用メモリ出力信号+03とプ
リンキング用タイマ1Bの出力信号である105とのA
NDにより作られる。すなわち、通常は、ビデオ信号!
04がそのまま最終ビデオ信号107となるが、プリン
キングエリアのみは、プリンキング用タイマ!8の周期
の反転表示時間のみ信号103と信号105がAND条
件がとれてマルチプレス制御信号109が出力され、負
論理パターン108が最終パターン+07に出力される
発明の詳細 な説明した様に、本発明によれば、従来のビア)マツプ
表示制御回路に、プリンキング用メモリと、プリンキン
グ用タイマ回路と、ビデオメモリ出力とプリンキング用
メモリ出力を切り喚える切り換え回路を追加することに
より、プリンキング表示機能をマイクロプロセッサの負
荷を殆んとかけずに実行することができる効果か得られ
る。
【図面の簡単な説明】
第1図は本発明の一実施例を示すブロック構成図、第2
図は第1図に示した本発明に係る切り換え回路の回路詳
細図、第3図は従来回路の構成図ある。 +0.20. 、 、マイクロプロセッサインタフェー
ス回路、11.21. 、 、画面表示制御回路、12
.。 、プリンキング用メモリ、+3.22 、 、 、  
ビデオメモリ、!4.23. 、 、  ウィンドウメ
モリ、15.24゜0.ムーバ、IG、 0.プリンキ
ング用タイマ回路+7. 、 、切り換え回路、18.
25. 、 、表示部、1990.二人力選択回路(マ
ルチプレクサ) 、101゜201 、 、 、マイク
ロプロセッサバス、102,202゜0.イメージバス
、+03 、 、 、プリンキング用メモリ出力信号、
104.203 、 、 、ビデオメモリ出力信号、+
05 、 、 、 プリンキング用タイマ出力信号、1
08,204 、 、 、画面表示用同期信号、107
゜90画面表示用最終データ信号、10890.負論理
ビデオメモリ出力信号、+09 、 、 、二人力選択
回路の制御信号

Claims (1)

    【特許請求の範囲】
  1. 表示制御全体を制御するマイクロプロセッサとラスタ演
    算を行う転送制御回路(ムーバ)と、ウィンドウメモリ
    と、ビデオメモリと、表示部とを有するビットマップ方
    式の表示制御装置において、プリンキング周期が設定さ
    れプリンキング周期でオン、オフする信号を出力するプ
    リンキング用タイマ回路と、プリンキングエリアが設定
    されるプリンキング用メモリと、前記ビデオメモリと前
    記プリンキング用メモリの出力が入力され前記プリンキ
    ング用タイマの出力により制御され前記表示部に画面表
    示用最終データ信号を出力する切り換え回路とを含むこ
    とを特徴とするビットマップ表示制御装置。
JP61147970A 1986-06-24 1986-06-24 ビツトマツプ表示制御装置 Pending JPS634292A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61147970A JPS634292A (ja) 1986-06-24 1986-06-24 ビツトマツプ表示制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61147970A JPS634292A (ja) 1986-06-24 1986-06-24 ビツトマツプ表示制御装置

Publications (1)

Publication Number Publication Date
JPS634292A true JPS634292A (ja) 1988-01-09

Family

ID=15442217

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61147970A Pending JPS634292A (ja) 1986-06-24 1986-06-24 ビツトマツプ表示制御装置

Country Status (1)

Country Link
JP (1) JPS634292A (ja)

Similar Documents

Publication Publication Date Title
JPS634292A (ja) ビツトマツプ表示制御装置
JP2665836B2 (ja) 液晶表示制御装置
JPS63136078A (ja) ビツトマツプ表示制御装置
US5239626A (en) Display and drawing control system
JPS5893097A (ja) 色切換回路
JPS6145278A (ja) 表示制御方式
JPS5970376A (ja) Crt表示画面のハ−ドコピ−装置
JPH0641271Y2 (ja) 液晶表示装置
JPS6037594A (ja) Crt表示装置
KR200157789Y1 (ko) 비디오카메라데이타의 실시간 디스플레이시스템
JPS60220386A (ja) フレ−ムメモリアクセス方式
JPH10240199A (ja) 画像表示制御装置
JPS6175388A (ja) 表示処理装置
JPS58102290A (ja) 文字表示制御回路
JPS61209481A (ja) 文字表示装置
JPH0399317A (ja) 画像処理装置
JPS60129786A (ja) 画像メモリ装置
JPH0469905B2 (ja)
JPH04150481A (ja) 画面表示装置
JPH01273092A (ja) 映像メモリ装置
JPH0540459A (ja) 表示制御装置
JPS63253398A (ja) ビツトマツプ表示回路
JPS6349826A (ja) 部分拡大表示方式
JPS61240761A (ja) 画面メモリ制御装置
JPS63161493A (ja) 表示制御装置