JPS6340406A - ミユ−テイング回路 - Google Patents

ミユ−テイング回路

Info

Publication number
JPS6340406A
JPS6340406A JP61184494A JP18449486A JPS6340406A JP S6340406 A JPS6340406 A JP S6340406A JP 61184494 A JP61184494 A JP 61184494A JP 18449486 A JP18449486 A JP 18449486A JP S6340406 A JPS6340406 A JP S6340406A
Authority
JP
Japan
Prior art keywords
muting
buffer amplifier
output
amplifier
source
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP61184494A
Other languages
English (en)
Inventor
Hisao Otawa
太田和 久雄
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP61184494A priority Critical patent/JPS6340406A/ja
Publication of JPS6340406A publication Critical patent/JPS6340406A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Control Of Amplification And Gain Control (AREA)
  • Amplifiers (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、音声増幅器等において制御入力により、信号
を遮断するミューティング回路に関するものである。
〔従来の技術〕
第2図は従来のミューティング回路の一例を示す回路図
であり、図において、1は入力端子、2は基準電圧源、
3はバイアス抵抗を示し、4は初段が差動構成の増幅器
である。5は上記増幅器4のバイアスを設定する電流源
を示し、その電波、は制御端子6からの信号によりオン
/オフとなる。
また7は出力端子である。
次に動作について説明する。入力端子1に印加された入
力信号は、増幅器4により電圧増幅されて、出力端子7
に出力信号が導出されるが、制御端子6からの制御信号
により定電流源5が遮断され、その結果増幅器4はカッ
トオフとなり、ミューティングが働く。
しかし、従来例では増幅器のバイアスを設定する電流源
を遮断し、またこの増幅器の電圧利得は一般に大きな値
であり、かつ負帰還回路に時定数回路を有することから
、ミューティングのオン/オフ時に電流源が遮断状態か
ら復帰する時に、増幅器4の出力が直流変動を起こし、
いわゆる耳障りなりリック音を発生する問題点があった
本発明は、上記のような問題点を解決するためになされ
たものであり、クリック音を発しない、しかも集積回路
化に適したミューティング回路を提供することを目的と
する。
〔問題点を解決するための手段〕
この発明に係るミューティング回路は、電圧利得の大き
い増幅器の後に、該増幅器の出力を同相入力とし、初段
が差動構成で、時定数回路を有さず、利得が1のバッフ
ァアンプを設け、該バッファアンプの出力を信号出力と
して導出するとともに抵抗を介して上記増幅器の基準電
圧源に接続し、ミューティングのオン/オフは上記バッ
ファアンプのバイアス用電流源をオン・オフすることに
より行うようにしたものである。
〔作用〕
この発明においては、電圧利得の大きい増幅器の後に設
けられたバッファアンプの出力と基準電圧が抵抗を介し
て接続され、さらにバッファアンプの電圧利得が1で、
時定数回路を有さないことにより、ミューティング回路
作動時の出力端子における直流電圧の変動がなく、クリ
ック音を防ぐことができる。
〔実施例〕
以下、この発明の一実施例を図について説明する。第1
図は本発明の一実施例によるミューティング回路を示す
図であり、図において、〜、14は初段が差動構成で電
圧利得の大きな増幅器、8は増幅器4の出力を同相入力
とする、初段が差動構成のバッファアンプである。ここ
で、バッファアンプ8の出力は出力端子7に導出される
と共に、抵抗9を介して、増幅器4のバイアス源となる
基準電圧源2に接続される。またバッファアンプ8のバ
イアスは電流源10により設定され、その電流は制御端
子6からの信号によりオン/オフとなる。
次に動作について説明する。ミューティングがオフされ
た状態において、基準電圧源2のバイアス電圧値をV、
とすると、増幅器4及び8は各々初段が差動構成である
から、バッファアンプの出力直流電圧は■、となる。次
にミューティングがオン時千は、バッファアンプ8はそ
のバイアス用電流源10が制御人力6によりオフとなる
ため遮断状態となる。しか、るに、ここで基準電圧源2
は抵抗9を介して、バッファアンプ8の出力に接続され
ており、またこの抵抗9には直流的な電流は流れていな
いため、バッファアンプ8の出力直流電圧はミューティ
ングがオン時にもV、となり、従ってミューティングが
オン/オフ前後の定常状態において直流電圧の変動はな
い。また、本実施例ではバッファアンプ8を用いている
ためその電圧利得は1と値が小さく、しかも時定数回路
を有しないためミューティングをオン/オフする過渡時
にも、バッファアンプ日の出力は直流変動を生じないた
めクリック音を防止できる。しかも初段が差動構成であ
るから、集積回路化に適したミューティング回路といえ
る。
〔発明の効果〕
以上のように、本発明によれば電圧利得の大きい増幅器
の後に、電圧利得力月のバッフ1アンプを設け、その出
力が抵抗を介して前段のバイアス源となる基準電圧源に
接続され、ミューティングのオン、オフは上記バッファ
アンプのバイアス用電流源をオン、オフするように構成
したので、オン、オフ時にクリック音のないミューティ
ングがかけられる効果がある。
【図面の簡単な説明】
第1図は本発明の一実施例によるミューティング回路を
示す回路図、第2図は従来のミューティング回路を示す
回路図である。 4は増幅器、8はバッファアンプ、2は基準電圧源、5
,10は電流源、6は制御端子である。 なお図中同一符号は同−又は相当部分を示す。

Claims (1)

    【特許請求の範囲】
  1. (1)基準電圧源からバイアス抵抗によりバイアスされ
    た、初段が差動構成の第1の増幅器と、上記増幅器の出
    力を同相入力とし、出力が信号出力として導出されると
    ともに抵抗を介して上記基準電圧源と接続された、初段
    が差動構成で、時定数回路を有さず、電圧利得が1のバ
    ッファアンプと、 上記バッファアンプのバイアスを設定するための電流源
    をオン、オフするための制御端子とを備えたことを特徴
    とするミューティング回路。
JP61184494A 1986-08-05 1986-08-05 ミユ−テイング回路 Pending JPS6340406A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61184494A JPS6340406A (ja) 1986-08-05 1986-08-05 ミユ−テイング回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61184494A JPS6340406A (ja) 1986-08-05 1986-08-05 ミユ−テイング回路

Publications (1)

Publication Number Publication Date
JPS6340406A true JPS6340406A (ja) 1988-02-20

Family

ID=16154160

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61184494A Pending JPS6340406A (ja) 1986-08-05 1986-08-05 ミユ−テイング回路

Country Status (1)

Country Link
JP (1) JPS6340406A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6089405A (ja) * 1983-10-21 1985-05-20 Tokuyama Soda Co Ltd 接着材
CN110677778A (zh) * 2019-10-10 2020-01-10 深圳市九洲电器有限公司 一种音频静音控制电路及电子设备

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6089405A (ja) * 1983-10-21 1985-05-20 Tokuyama Soda Co Ltd 接着材
CN110677778A (zh) * 2019-10-10 2020-01-10 深圳市九洲电器有限公司 一种音频静音控制电路及电子设备
CN110677778B (zh) * 2019-10-10 2020-12-18 深圳市九洲电器有限公司 一种音频静音控制电路及电子设备

Similar Documents

Publication Publication Date Title
JPH06261386A (ja) ミューティング制御回路
US6040740A (en) Audio transient suppression device
US4015215A (en) Push-pull power amplifier circuit
EP0095774B1 (en) A switching circuit operable as an amplifier and a muting circuit
KR970705229A (ko) IF 증폭기/제한기(IF Amplifiers/Limiters)
JPS6340406A (ja) ミユ−テイング回路
EP0156410A1 (en) Amplifier arrangement
JPH08213849A (ja) 音声ミュート回路
JPS61195026A (ja) ミユ−ト回路
JP2002252528A (ja) 高速セトリング時間をベース電流で補償した、改良されたab級の高速入力ステージ
JP3485733B2 (ja) ミュート回路
JPS622801Y2 (ja)
JPH0417562B2 (ja)
JP2002186081A (ja) ミューティング回路
JPH0145152Y2 (ja)
JP3115612B2 (ja) 増幅回路
JPH07326939A (ja) リミッタ回路
JPS6382008A (ja) 増幅回路
JPH03201809A (ja) 差動出力回路
JPH0453065Y2 (ja)
JPH0328843B2 (ja)
JP3143153B2 (ja) 増幅回路
JP3263544B2 (ja) Alc回路
JPS6040019Y2 (ja) 差動増幅器
JPH0548350A (ja) アラーム機能付き出力バツフア回路