JPS6337272A - 論理回路への基準電圧供給回路 - Google Patents

論理回路への基準電圧供給回路

Info

Publication number
JPS6337272A
JPS6337272A JP61178863A JP17886386A JPS6337272A JP S6337272 A JPS6337272 A JP S6337272A JP 61178863 A JP61178863 A JP 61178863A JP 17886386 A JP17886386 A JP 17886386A JP S6337272 A JPS6337272 A JP S6337272A
Authority
JP
Japan
Prior art keywords
circuit
reference voltage
signal
unit
logic
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP61178863A
Other languages
English (en)
Inventor
Toshihiko Sato
敏彦 佐藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP61178863A priority Critical patent/JPS6337272A/ja
Publication of JPS6337272A publication Critical patent/JPS6337272A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、ディジタル情報処理システJ、等において、
システムを構成する論理回路にS&理レベルを判定する
ための基準電圧を供給する回路に関するものである。
〔従来の技術〕
一般に電子、gl′J′f機等のディジタル情報処理シ
ステムは、種々の論理回路が実装された複数のプリント
配線板等の実装学位によって構成されている。
第3図に示されているのはこのようなディジタル情f[
i処理システムの部分ブロック図である。このシステム
は2づの実装置ト位31.32を有しており、実装単位
31は実装単位32から送られてくるディジタル信号を
受信する論理回路In、 +1と、所定の機能をはたす
論理回路12〜15と、これら全ての論理回路10〜1
5に、論理1あるいは論理0を判定するための基準電圧
■、を供給する基準電圧供給回路33とによって構成さ
れている。実装単位32も実装単位31と同様の構成と
なっているが、図では実装単位31にディジタル信号を
出力する論理回路24だけが示されており、他の論理回
路および基tI+!電圧供給回路は省略されている。実
装単位32から実装単位31への信号の転送は信号線1
9を介して行われる。
実装単位31の論理回路10〜15はこれらに入力され
るディジタル信号の論理レベルの判定を基準電圧供給回
路33からの基準電圧V。をもとに行う。
すなわち、入力された信号の電圧が)i準電圧V1より
高い場合にばδ^理Iとし、低い場合には論理Oとする
とごろでこれらの論理回路に入力されるディジタル借り
には一般にノイズが含まれており、その振幅が大きい場
合に(J論理回路の誤動作の原因となっている。例えば
本来の入力信号の振幅は基準電圧■、より高く、論理1
と判定されるべきであるにもかかわらず、大きいノイズ
が重畳したために、その部分で振幅がVアより低くなり
、論理0になるということが生じる。
〔発明が解決しようとする問題点〕
論理凹1?8は、益々高速化されており、これに伴い論
理回路間の信号転送におけるノイズの影響が無視出来な
くなっており、特に配線昨月1の長い実装中位間の信号
転送におけるノイズ量が問題になって来ている。実装学
位間の信号転送におけるノイズMを測定するため、従来
からオシロスコープ等により信号波形を観測して行って
いた。しかしながら信号転送が高速化するに伴い、信号
波形の観測のために測定器を接続することによる影響が
無視出来なくなっており、精度良くノイズMを測定出来
ないという問題があった。
また、基準電圧を変化して装置の余裕度を測定すること
によ、リノイズ酎を測定する方法が従来から用いられて
いるが、実装置11位への入力信号を受信する論理回路
と他の論理回路とで同一の2λ惟電圧が供給されている
ため、装置全体の基tI軒電圧が変化し、基準電圧を変
化したことによる論理回路の遅延時間の増成が現れてし
まい、実装単位間のノイズVを測定することが出来なか
った。
本発明の目的は、このようlr問題を解決し、98度の
高いノイズ量測定を可能とする恭ン1も電圧供給回路を
提供することにある。
〔問題点を解決するための手段〕
本発明は、論理1およびOを判定する2、(準電圧を入
力とする複数個の論理回路を有する実装単位の基準電圧
供給回路において、前記実装置i′L荀への入力信号を
受信する少なくとも1個の論理回路へ基準電圧を供給す
る第1基準電圧回路と、入力信号を受信する前記論理回
路を除く他の論理回路へ基準電圧を供給する第2基準電
圧回路とを有することを特徴とする。
〔実施例〕
次に本発明の一実施例について図面を参照して説明する
。第1図は本発明の一実施例の基準電圧供給回路を用い
たディジタル情報処理システムの部分ブロック図である
。このシステムは2つの実装置li位1.2を有してお
り、実装単位1ば実装単位2から送られてくるディジタ
ル信号を受信する論理回路10.11と、種々の機能を
はたす論理回路12〜15と、これら論理回路10〜1
5に、論理lあるいは論理0を判定するための基準電圧
VTを供給する本発明による基準電圧供給回路18とに
よって構成されている。実装単位2も実装単位1と同様
の構成となっているが、図では実装単位1にディジタル
信号を出力する論理回路24だけが示されており、Il
bの論理回路および基tII!電圧供給回路は省略され
ている。実装単位2から実装単位lへの信号の転送は、
信号綿19によって行われる。
基tp電圧供給回路18は第1基?V電圧回路16と第
2基(4A雷電圧路17とによって構成されており、第
1基車電圧回路は基準電圧V。を論理回LIIO,11
に供給し、第2裁準電圧回路は基準電圧■。を論理回路
12〜15に供給している。
第1図において、実装学位2から実装即位1へ転送され
る信号aは、例えば第2図のようにノイズを含んだ信号
波形になっており、基準電圧■1に対して信号aの電位
が大きいか小さいかにより論理1および0が論理回路の
受信側で判定される。
このようなディジタル信号が入力されている論理回路1
0において、ノイズ測定は第1基準電圧回路を制御して
論理回路10に供給されている基準電圧VTのみを変化
させて、論理回路10の余裕度を測定することにより行
われる。
〔発明の効果〕
以上説明したように本発明は、実装学位へ入力される信
号を受信する論理回路のみを基準電圧を変化出来るよう
に構成することにより、実装置1位間の信号転送におけ
るノイズ璧の測定を精度良く、かつ容易に行えるという
効果がある。
【図面の簡単な説明】
第1図11本発明の一実施例の基r1(電圧(jk給回
路を用いたディジタル情報処理システムの部分ブロック
図、 第2図は実装置ij位に入力されるディジタル信号の波
形図、 第3図は従来のノー監1(電圧(j(給回路を用いたデ
ィジタル情報処理システムの部分ブロック図である。 ]、  2.31.32・・・実装単位10〜15.2
4・・・論理回路 16・・・第1′)f、半電圧回路 17・・・第2基tie;電圧回路 H1,33・・・基準電圧供給回路 19・・・信号線 代理人弁理士   岩  佐  義  幸第2図

Claims (1)

    【特許請求の範囲】
  1. (1)論理1および0を判定する基準電圧を入力とする
    複数個の論理回路を有する実装単位の基単電圧供給回路
    において、前記実装単位への入力信号を受信する少なく
    とも1個の論理回路へ基準電圧を供給する第1基準電圧
    回路と、入力信号を受信する前記論理回路を除く他の論
    理回路へ基準電圧を供給する第2基準電圧回路とを有す
    ることを特徴とする論理回路への基準電圧供給回路。
JP61178863A 1986-07-31 1986-07-31 論理回路への基準電圧供給回路 Pending JPS6337272A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61178863A JPS6337272A (ja) 1986-07-31 1986-07-31 論理回路への基準電圧供給回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61178863A JPS6337272A (ja) 1986-07-31 1986-07-31 論理回路への基準電圧供給回路

Publications (1)

Publication Number Publication Date
JPS6337272A true JPS6337272A (ja) 1988-02-17

Family

ID=16055999

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61178863A Pending JPS6337272A (ja) 1986-07-31 1986-07-31 論理回路への基準電圧供給回路

Country Status (1)

Country Link
JP (1) JPS6337272A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104868900A (zh) * 2015-05-25 2015-08-26 三峡大学 一种基于龙贝格算法的高精度数字积分器

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104868900A (zh) * 2015-05-25 2015-08-26 三峡大学 一种基于龙贝格算法的高精度数字积分器

Similar Documents

Publication Publication Date Title
EP0254017A2 (en) Calibrated automatic test system
JPS6337272A (ja) 論理回路への基準電圧供給回路
JPS6067869A (ja) タイミング信号発生器
JPS6238374A (ja) 電子回路の評価システム
JPH0136362Y2 (ja)
KR0176074B1 (ko) 인쇄회로기판 배선의 신호특성 검사를 위한 측정회로 및 그를 이용한 신호 측정방법
JPH04256072A (ja) 布線シミュレータ
JP2964985B2 (ja) 半導体試験装置の波形整形回路
JPH10253711A (ja) スキュー補正された評価ボード
JPH05107310A (ja) 電子回路測定装置
JPH0550375U (ja) Ic試験装置
JPH0212074A (ja) Ic試験装置における測定用電源装置
SU1182412A1 (ru) Мостовое измерительное устройство
JPS63135883A (ja) 集積回路の試験回路
JPH0761006B2 (ja) 稼働記録装置のデ−タカウントシステム
JPH0727940B2 (ja) Icメモリ試験装置
JPH0245780A (ja) 測定回路
JPH10123219A (ja) Icテスト・システム
JPH01253055A (ja) 入出力制御装置
JPH0424573A (ja) Ic試験方法
JPS5923266A (ja) Ic試験装置
JPH04132977A (ja) Ic試験装置
JPS5915875A (ja) 自動テスト装置に於けるインタ−フエ−ス回路の歪補正
JPH0611146B2 (ja) デイジタル信号伝送系ノイズ評価装置
JPH03249578A (ja) ロジックユニット試験装置の接続基板およびロジックユニットの消費電力測定方法