JPS6327354Y2 - - Google Patents

Info

Publication number
JPS6327354Y2
JPS6327354Y2 JP527281U JP527281U JPS6327354Y2 JP S6327354 Y2 JPS6327354 Y2 JP S6327354Y2 JP 527281 U JP527281 U JP 527281U JP 527281 U JP527281 U JP 527281U JP S6327354 Y2 JPS6327354 Y2 JP S6327354Y2
Authority
JP
Japan
Prior art keywords
recording
circuit
diode
playback
radio
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP527281U
Other languages
English (en)
Other versions
JPS57122092U (ja
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP527281U priority Critical patent/JPS6327354Y2/ja
Publication of JPS57122092U publication Critical patent/JPS57122092U/ja
Application granted granted Critical
Publication of JPS6327354Y2 publication Critical patent/JPS6327354Y2/ja
Expired legal-status Critical Current

Links

Description

【考案の詳細な説明】 本考案は、改良されたラジオ付テープレコーダ
に関するものである。
第1図は従来のラジオ付テープレコーダのバイ
アス電圧供給回路およびAGC(オートマチツク・
ゲイン・コントロール)回路の構成を示したもの
で、1はスイツチ、2はバリスタ、3は抵抗器、
4は録音再生増幅器、5は整流回路6と直流増幅
器7と可変インピーダンス素子8とからなる
AGC回路、9はマイクロフオン等からの信号が
入力する信号入力端子、10はAGC回路5の入
切スイツチである。ここで、バリスタ2と抵抗器
3とは、電源電圧が変動してもバイアス電圧が変
化しないように設けられたバイアス電圧供給回路
を構成しており、バリスタ2の陽極は録音再生ヘ
ツドの録音バイアスの電源11に接続され、スイ
ツチ1の端子bは内蔵マイクロフオンの電源12
に接続されている。
次に、以上のように構成された上記従来例の動
作について説明する。先ず、テープレコーダの録
音時においては、スイツチ1では端子aと端子b
とが接続され、スイツチ10では端子eと端子f
とが接続される。このため、録音再生ヘツドの録
音バイアスの電源11および内蔵マイクロフオン
の電源12にバイアス電圧が供給されるととも
に、AGC回路5が作動する。また、再生時にお
いては、スイツチ1では端子bと端子cとが接続
され、スイツチ10では端子dと端子eとが接続
される。このため、整流回路6の出力端が接地さ
れてAGC回路5は作動しない。
しかしながら、以上説明した上記従来例におい
ては、バイアス電圧を安定させるためのバリスタ
等の素子からなるバイアス電圧供給回路および
AGC回路の入切を行なうスイツチ回路が必要で
あり、ラジオ付テープレコーダの回路構成が複雑
になるとともに生産費が高くなるという欠点があ
つた。
本考案者は、ラジオ付テープレコーダのラジオ
用電源の安定化のために従来から用いられている
電圧安定化回路に着目し、この安定化回路の出力
電圧を用いることによつて、ラジオ付テープレコ
ーダの回路構成の簡素化が図れて生産費を低減す
ることができるラジオ付テープレコーダを提供す
るものである。以下、図面により本考案の実施例
を詳細に説明する。
第2図は本考案の一実施例の構成を示した回路
図であり、第1図と同一符号のものは同一のもの
を示しており、また13はツエナーダイオード、
14,15は抵抗器、16はスイツチ、17はダ
イオードである。ここで、ツエナーダイオード1
3と抵抗器14とは、ラジオ18の電源電圧を安
定させるために従来から用いられていた電圧安定
化回路を構成している。また、スイツチ16の端
子cは接地されている。
以上のように構成された本実施例の動作につい
て説明する。先ず、テープレコーダの録音時にお
いては、スイツチ16の端子aと端子bとが接続
されるために、録音再生ヘツドの録音バイアスの
電源11および内蔵マイクロフオンの電源12に
は安定したバイアス電圧が供給されるとともに、
ダイオード17が逆バイアスとなりAGC回路5
が作動する。また再生時においては、スイツチ1
6の端子bと端子cとが接続されるために、録音
再生ヘツドの録音バイアスの電源11および内蔵
マイクロフオンの電源12にはバイアス電圧が供
給されず、またダイオード17が順方向にバイア
スされてAGC回路5は作動しない。
以上説明したように本考案によれば、部品点数
の削減および回路構成の簡素化が図れて生産費が
低減するという従来例にない利点がある。
【図面の簡単な説明】
第1図は従来のラジオ付テープレコーダのバイ
アス電圧供給回路およびAGC回路の構成を示す
図、第2図は本考案の一実施例の構成を示す図で
ある。 4……録音再生増幅器、5……AGC回路、6
……整流回路、7……直流増幅器、8……可変イ
ンピーダンス素子、9……信号入力端子、11…
…録音再生ヘツドの録音バイアスの電源、12…
…内蔵マイクロフオンの電源、13……ツエナー
ダイオード、14,15……抵抗器、16……ス
イツチ、17……ダイオード、18……ラジオ、
a,b,c……スイツチ端子。

Claims (1)

    【実用新案登録請求の範囲】
  1. ツエナーダイオードの陰極からラジオに電圧を
    供給する電圧安定化回路と、整流回路と直流増幅
    器と可変インピーダンス素子とを直列接続した
    AGC回路が録音再生増幅器と並列接続された回
    路とが具えられたラジオ付テープレコーダにおい
    て、陽極が前記整流回路の出力端子に接続され陰
    極が内蔵マイクロフオンの電源および録音再生ヘ
    ツドの録音バイアス電源に接続されるとともに抵
    抗器を介して前記ツエナーダイオードの陰極に接
    続されたダイオードと、一端が前記ダイオードの
    陰極に接続され他端が接地され、録音時バイアス
    電圧を供給し、再生時接地することにより録音再
    生切換を行うと同時に、前記ダイオードのスイツ
    チング動作により再生時AGC回路を非動作状態
    にするスイツチとが設けられたことを特徴とする
    ラジオ付テープレコーダ。
JP527281U 1981-01-20 1981-01-20 Expired JPS6327354Y2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP527281U JPS6327354Y2 (ja) 1981-01-20 1981-01-20

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP527281U JPS6327354Y2 (ja) 1981-01-20 1981-01-20

Publications (2)

Publication Number Publication Date
JPS57122092U JPS57122092U (ja) 1982-07-29
JPS6327354Y2 true JPS6327354Y2 (ja) 1988-07-25

Family

ID=29803651

Family Applications (1)

Application Number Title Priority Date Filing Date
JP527281U Expired JPS6327354Y2 (ja) 1981-01-20 1981-01-20

Country Status (1)

Country Link
JP (1) JPS6327354Y2 (ja)

Also Published As

Publication number Publication date
JPS57122092U (ja) 1982-07-29

Similar Documents

Publication Publication Date Title
JPS6327354Y2 (ja)
US4734797A (en) PCM-signal recording and/or reproducing apparatus
JPH075697Y2 (ja) 自動レベル制御機能付低音増強回路
US4366513A (en) Tape recorder with noise blanking circuit
JPH039380Y2 (ja)
JPS6220888Y2 (ja)
KR860002344Y1 (ko) 테이프 레코더의 녹음 바이어스 회로
JPH0142802Y2 (ja)
JPS6143299Y2 (ja)
JP2913645B2 (ja) ラジオ付テープレコーダ
JPS5830250Y2 (ja) テ−プレコ−ダ
JPS624893Y2 (ja)
JPH0341283Y2 (ja)
JPH079488Y2 (ja) ヘッド切替装置
KR910002718Y1 (ko) 마이크 녹음 제어 장치
KR900010668Y1 (ko) 4데크 카세트 레코더
JPS6120204A (ja) カセツトテ−プレコ−ダの録再切換回路
JPH0524969Y2 (ja)
JPH0548293Y2 (ja)
JP2583916B2 (ja) 録音再生回路
JPS647494Y2 (ja)
JP2530594Y2 (ja) テープレコーダーのミユーテイング回路
JPS593603Y2 (ja) ミユ−テイング回路
JPS5934213Y2 (ja) 制御信号切換回路
KR960007566Y1 (ko) Ntsc/pal 겸용 시스템에서의 음성신호처리회로