JPS63271394A - カ−ソル制御装置 - Google Patents

カ−ソル制御装置

Info

Publication number
JPS63271394A
JPS63271394A JP62106911A JP10691187A JPS63271394A JP S63271394 A JPS63271394 A JP S63271394A JP 62106911 A JP62106911 A JP 62106911A JP 10691187 A JP10691187 A JP 10691187A JP S63271394 A JPS63271394 A JP S63271394A
Authority
JP
Japan
Prior art keywords
cursor
data
display
register
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP62106911A
Other languages
English (en)
Other versions
JP2557880B2 (ja
Inventor
峠田 政美
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP62106911A priority Critical patent/JP2557880B2/ja
Publication of JPS63271394A publication Critical patent/JPS63271394A/ja
Application granted granted Critical
Publication of JP2557880B2 publication Critical patent/JP2557880B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Digital Computer Display Output (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [発明の目的] (産業上の利用分野) 本発明は、例えば情報処理装置のディスプレイ装置の画
面上で文字や記号等の入力位置を示すカーソルの制御を
行なう力、−ツル制御装置に関する。
(従来の技術) 従来、パーソナルコンピュータやワークステーション等
の各種コンピュータ機器において、ディスプレイ装置の
画面上の例えばカーソルを所定の位置に移動する際の入
力装置には、いわゆるポインティングデバイスとしての
キーボード上のカーソルキーの他、マウス、タブレット
、タッチセンサ、ライトベン等が用いられている。
これらのポインティングデバイスは、上記ディスプレイ
画面上のカーソルを移動して、画面上に表示されたアイ
コン(絵文字)等を選択することで上記コンピュータ機
器に各種情報の入力等を行なうようにしていた。
またカーソルの形状は上記コンピュータ機器におけるカ
ーソルの使用目的によって異なり、例えばマウスを用い
てアイコンの選択や座標点の指示を行なうような場合に
は、データの入力位置を正確に指示するために矢印型の
カーソルを用い、また文書等の作成を行なうような場合
には点滅を繰り返す一文字分の大きさの長方形型のもの
やアンダーライン型のカーソル等がそれぞれ使用されて
いた。
このカーソルの表示方法としては、従来簡便な手段とし
てソフトウェア処理による方法と、カーソルのANDデ
ータ、XORデータを用いて多数のカーソル形状を表示
し得るハードウェア処理による方法とがそれぞれ使用さ
れていた。
(発明が解決しようとする問題点) しかしながら、ソフトウェア処理による方法は、カーソ
ルを表示するまでに時間がかかり、またカーソルの移動
時にはCPUを占イjしてしまうため、並列して他の処
理を行なうことができなかった。
さらにカーソルの移動を高速化するためにXOR演算に
よるカーソル表示を行なうと、・カーソルの形状が制限
されるという欠点が生じた。
またハードウェア処理による方法は、ハードウェアを例
えばシフトレジスタで構成して、1ドツト中位でディス
プレイ装置に出ノ〕する場合、ディスプレイ装置の解像
度が上ってくるとディスプレイ装置のドツト密度が上が
り、従ってカーソルを適当な大きさで表示するにはカー
ソルのデータ吊が増大し、さらに解像度を上げるために
動作周波数を高くすると0MO8,TTL等の回路素子
では対応できなくなり高速で動作する回路素子を用いて
ハードウェアを構成する必要が生じた。そのため、ハー
ドウェアの規模が拡大し、複雑化するという欠点が生じ
た。
本発明は、上記に鑑みてなされたもので、その目的とし
ては、簡単なハードウェア構成で種々の形状のカーソル
を高速で表示できるカーソル制御装置を提供することを
目的とする。
[発明の構成] (問題点を解決するための手段) 上記目的を達成するため、本発明は画像情報とカーソル
とを表示する表示手段と、前記カーソルの形状に関づる
データを有したカーソルデータを記憶する第1の記憶手
段と、この第1の記憶手段に記憶されたカーソルデータ
を基にカーソルの位置を制御する制御手段と、この制御
手段からの出力データを一時的に記憶する第2の記憶手
段と、この第2の記憶手段から出力されたカーソルデー
タと前記画像情報に基く表示データとの演算を行なう演
算手段と、na記カーソルの大きさを変更する処理手段
とを有して構成した。
(作用) 本発明におけるカーソル制御装置においては、第1の記
憶手段から読出されたカーソルデータを基に、制御手段
を用いて例えば表示手段であるディスプレイ画面上にお
けるカーソルの位置等の制御を行ない、このカーソルの
位置に関するデータ等を含むカーソルデータを一時的に
第2の記憶手段に記憶した復カーソルを所定の大きさに
拡大してから、演亦手段を用いて画像情報に基く表示デ
ータとの演算を行なうことによって画像情報に基く画像
上に表示されたカーソルの状態を制御することができる
(実施例) 以下、図面を用いて本実施例の一実施例を説明する。
第1図は、本実施例に係るカーソル制御装置の概略の構
成を示すブロック図である。このカーソル制御20装置
は、画像情報を記憶するビットマツプメモリ1、ディス
プレイの同期信号や表示アドレスを発生する表示制御部
(以下CRTCと略す)3、CRTC3からの表示アド
レスとビットマツプメモリ1のリードモディファイライ
ト用アドレスどの選択を行なうセレクタ2、カーソルの
表示位置をセットするレジスタ8A、カーソルの表示位
置とCR1’ C3からの表示アドレスとの比較を行な
い、等しい場合に個目を出力する比較器9、カーソルの
種類を選択するレジスタ8B、カーソルのデータを格納
し記憶する記憶手段である力一ツルレジスタ7、カーソ
ルレジスタ7から出力されるデータのシフト処理を行い
、カーソルの位置合せを行なうデータシフト部6、カー
ソルデータの中のANDデータを1ライン分記憶する△
NDf−タバッファ5A、XORデータを1ライン分記
憶するXORデータバッファ5X5ビツトマツプメモリ
1から出力される表示データとANDデータバッファ5
AおよびX ORデータバッファ5Xに格納されたカー
ソルデータとの間で論理演算を行いカーソルを含んだ表
示データを出力する演口部4、この演算部4から出力さ
れる複数ビットのパラレルデータを1ビット単位のデー
タとして同期してディスプレイ21に送るシフトレジス
タ11、シフトレジスタ11より出力された画像データ
を表示するティスプレィ21、このカーソル制御!装置
全体のタイミングをコントロールするタイミングコント
ローラ10より構成される。
次に、本実施例の信号の流れに従つ”C1各構成部の作
用を説明する。
ビットマツプメモリ1はデュアルポートとなってJ5つ
、表示データ出力用のボートとリード、ライト用のボー
トがある、4ここで1ビツトマツプメモリ1内のデータ
の読み出しおよび古き換えは32ビツトパラレルのリー
ドライトボートより行われ、その時のアドレスはCPU
等からセレクタ2を介してビットマツプメモリ1に入力
される。一方、表示データはCRTC3から出力される
表示アドレスを水平同期期間にセレクタ2を介してビッ
トマツプメモリ1に入力し、1ライン分の表示データを
ビットマツプメモリ1内のシフトレジスタにロードし、
クロックに同期して16ビツトパラレルのデータとして
演昏部4へ入力する。この16ビツトの表示データは演
算部4においてANDデータバッフp5AおよびXOR
データバッファ5Xから出力されたカーソルデータと演
算を行い、演算された結果はシフトレジスタ11におい
てパラレル/シリアル変換されディスプレイ21に表示
される。
次に、カーソルの表示方法について説明する。
カーソルレジスタ7に記憶されているカーソルデータは
、第2図<8>に示すようにANDデータ、XORデー
タそれぞれ32X32ビツトで構成され、この組み合せ
によりカーソルを構成する。このとき、ANDデータバ
ッファ5A、XORデータバッファ5Xは、この32X
32ビツトのデータのうち、Xラインの32ビツトのデ
ータをデー。
タシフト部6においてシフト処理を行い、ビットマツプ
メモリ1から出力される16ビツトのデータ内で位置合
せをした結果をそれぞれ格納している。ただし、カーソ
ルデータは表示時のX、Y。
それぞ1/2のデータで構成し、表示時に2倍に拡大す
るため、表示データ10バイト(80ピッ1− )に対
して5バイト(40ビツト)のカーソルデータで構成さ
れる。これを第2図(b)に示す。
ここで、現在、ANDデータバッファ5A、XORデー
タバッファ5xにはそれぞれ、5バイトのカーソルデー
タが格納されているものとする。
CRTC3より出力される表示アドレスと、あらかじめ
、CPLI等からセットされたレジスタ8Aのカーソル
表示アドレスとの比較を比較器9において行い、X方向
のカーソル表示タイミング信号(XC3R)、Y方向の
カーソル表示タイミング信号(YC3R)を出力する。
この時のカーソルの表示状態を第3図に示す。ここで、
カーソルレジスタ7に記憶されたカーソルデータは、X
、Yそれぞれ32X32ビツトで構成されているが、表
示時に2倍に拡大されて64X64ビツトの大きさとな
っている。また、カーソルの表示位置は2ドツト単位で
制御でき、X方向のカーソル表示タイミング信号(XC
8R)は、表示データの出力ビツト数が16ビツト単位
となっているため、5ワード(80ビツト)の長さとな
っている。
第4図は水平同期信号(H3YNC)とカーソル表示タ
イミング信号(C8RENO)とX方向のカーソル表示
タイミング信号(XC8R) 、Y方向のカーソル表示
タイミング信号(YC8R)の関係を表すタイミングチ
ャートを示す。
本実施例では、ディスプレイ21はインタレースを行っ
ているものとし、そのため、X方向のカーソル表示タイ
ミング信号(YC8R)がイネープルの期間には、X方
向のカーソル表示タイミング信号(XC8R)が32回
イネーブルとなり、したがって、2フイールド(1フレ
ーム)でY方向64ドツトのカーソルを構成する。
次に、カーソルXORデータとカーソルXORデータの
読み出しタイミングについては、第5図に示すように、
ANDデータバッファ5ASXORデータバッファ5X
にバッファアドレス(BFADO−BFAD2)および
、リードイネーブル信号(ANDRDOlXORRDO
)を考え、16ビツトの表示データ(DDOO〜DD1
5)の出力と同期をとってANDデータ(ANDMKO
〜ANDMK7) 、X0R7’−タ(XORMKO〜
XORMK7)をそれぞれ8ビット単位で出力する。
これらの信号は演算部4に入力され、演算処理を行い、
ざらに、シフトレジスタ11において、パラレル−シリ
アル変換されディスプレイ21に表示される。ここで、
演算部4は第6図に示すように構成される。すなわち、
表示イネーブル信号(DSENl)がイネーブル状態の
時のみ、ディスプレイ21に表示され、カーソル表示タ
イミング信号(C8RENO)がディスエーブルの時は
表示データ(0000−DDl 5)がそのまま表示さ
れ、カーソル表示タイミング信号(C3RENo)がイ
ネーブルのときは、表示データ(DDoo−DDl5)
とANDデータ(ANDMKO〜ANDMK7) 、X
0RT’−’)(XORMKO〜XORMK7)の演算
結果、すなわち、カーソルが表示される。ここで、CP
Uは16ビツトの表示データ(DDOO−DDl 5)
の出力のタイミングをとるクロック信号であり、表示デ
ータ(DDOO−DOl 5)2ビツトに対して同一の
ANDデー(ANDMKO−ANDMK7)、XORデ
ータ(XORMKO〜XORMK7)を用いることによ
り、カーソルデータの2倍拡大表示を行っている。
次に、ANDデータバッファ5Aおよび、XORデータ
バッファ5−Xに格納するカーソルデータの生成方法に
ついて説明する。カーソルデータは32X32ビツトの
ANDデタータおよびXORデータより構成され、カー
ソルレジスタ7にあらかじめ用意されている。これらカ
ーソルデータと表示との関係は、第7図に示すように、
4種類の出力状態を作ることができ、これにより、カー
ソルを構成する。
また、ノコ−ツルレジスタ7では、上位アドレス7ビツ
ト、すなわち、レジスタ8Bにより、カーソルを128
種類の中から選択することができる。
また、AND7’ −’lとXORデータハA N D
 / XOR信号で切り換え、X方向、Y方向のデータ
はカーソ/LzX7ドLzス(RXAl 、RXAO)
 および、カーソルYアドレス(RYA4〜RYAO)
で切り換える(第8図参照)。
′;:J5図において、カーソル表示タイミング信号(
C3RENO)がイネーブル状態のとき、カーソルYア
ドレス(RYΔ4〜RYAO)が、(RYAD−1)の
カーソルデータを表示していたとすると、カーソル表示
後、カーソルXアドレス(RXAl、RXAO)はl 
Q II、カーソルXアレスタ(RYA4〜RYAO)
は(RYAD)となり、また、AND/XOR信号はA
NDデータをさして、次のラインのカーソルデータの最
初の8ビツトをカーソルレジスタ7より読み出す。カー
ソルレジスタ7より読み出されたカーソルデータ(AO
−A7)は、データシフト部6に入力され、カーソルの
表示位置を示すレジスタ8AのXアドレス下位3ビツト
(XA2〜Al)によりシフト処理が行われ、ANDデ
ータバッファ5Aに8ビツトのデータが格納される。
以下、データシフト部6の構成を第9図に基いて説明す
る。このシフト部6は8ビツトのバレルシフタ61と2
fljの8ビットレジスタ63.65および、セレクタ
67より構成される。
バレルシフタ61はカーソル位置を示すアドレス(XA
2〜XA1>によりシフト処理(ローテーシ:jン)を
行う回路であり、バレルシフトイネーブル信号(BSE
NO)とにより、第10図に示す出力結果(BO−87
)を17る。このバレルシフタ61により得られた結果
(Bo〜87)を同−のクロック(TMCK)により2
段のレジスタにラッチし、セレクタ67により、第11
図に示ずごとく、1段目のレジスタ63の出力(C0〜
C7)と2段目のレジスタ65の出力(DO〜D7)か
らカーソルの表示Xアドレス(XA2〜XAO)によっ
て選択を行い出力結果(EO−E7)を得る。
次に、この処理を簡単な例を用いて説明する。
第12図(a)に第9図におけるカーツルYアドレス(
RYA4〜RYAO)が(RYAD)のときのカーソル
XORデータを示す。
最初、カーソルレジスタ7からは(ATO)のデータが
出力されているが、バレルシフトイネーブル信号([3
SENO)がディスエイプルであるため、バレルシフタ
61の出力(BO〜87)はオール=1”となる。次に
、バレルシフトイネーブル信号(BSENO)がイネ−
フルになると、カーソルの表示Xアドレス(XA2〜X
AO)が3“であるので、バレルシフタ61において、
3ビツト右にローティトを行い、第12図う)−2の結
果を得る。次のクロック第12図(b) −3において
、カーソルレジスタ7からは(△Tl)のデータが出力
され、バレルシフタ61において、3ビツト右にローテ
ィトされる。この時、1段目のレジスタ63には(AT
O>のカーソルデータをローティトされたデータが格納
され、2段目のレジスタ65にはその前の1段目のレジ
スタ63の出力オール“1″が格納されている。したが
って、セレクタ67では、左側3ビツトは2段目のレジ
スタ65の出力データを出力し、以下5ビツトには、1
段目のレジスタ63のデータを出力する。
この時、ANDデータバッファ5Aのアドレス(BFA
D2〜BFADO)を0゛′とし、ANDデータバッフ
ァ5A書き込みり0ツク<ANDWTO)を入力するこ
とにより、1番目のカーソルANDデータがANDデー
タバッフ?5△に格納される。この動作を繰り返すこと
により、1ライン分のカーソルANDデータ(5バイト
)がANDデータバッファ5Aに格納され、続いて、同
様にして、1ライン分のカーソルXORデータ(5バイ
ト)がXORデータバッファ5Xに格納される。この時
のANDデータバッファ5Aの内容を第12図(C)に
示す。これより、カーソルX表示アドレスにより、カー
ソルデータが右に3ビツトシフトし、カーソルの位置合
せができいていることがわかる。
以上のように、この処理により、カーソル表示後、次の
ラインのカニツルデータをバッファに用意しておくこと
により、つぎの水平同期信号で次□ の走査ラインにき
たとき、直ちにカーソルを表示することができる。なお
、カーソルの1塁終ラインの表示1p1カーソルの先頭
ラインのデータをバッファ5A、5Xに格納しておくこ
とにより、次のフィールドにおいてカーソルの先頭ライ
ンを表示することができる。
次に、カーソルの拡大処理について詳細に説明する。本
実施例においては、カーソルデータをX。
Yそれぞれ、1X2倍に縮小しているために、2倍に拡
大を行う。この時、Y方向の拡大は32X32ビツトの
オリジナルカーソルデータを2ラインに対して同一のデ
ータを用いることによりr’!Iiに可能である。
次に、X方向については、ビットデータを2回ずつ繰り
返すことにより可能である。(第13図参照) ハードウェア的には、Y方向に関しては、ノンインタレ
ースの表示装置においては、カーソルデータ記憶部より
2ライン続けて同一のカーソルデータを読み出して処理
すればよく、インクレースの場合も偶数ライン、奇数ラ
インで同一のデータを読み出すように回路構成すればよ
い。また、X方向に関しては、演算部等においてビット
マツプメモリ1の内容と合成する際、第6図に示す様に
、ビットマツプメモリ1からの表示データの2ビツトに
対して同一のカーソルデータを用いることにより簡単に
拡大可能である。したがって、このような方法により、
X、Y方向それぞれ、2倍の拡大に限らず、整数倍の拡
大を可能にすることができる。
以上のようにして、カーソル制DIN(置を構成するこ
とにより、ハードウェアの規模を小規模にすることがで
き。また、縮小カーソルデータの拡大による画質劣化に
ついては、たとえば、ドツト数が1000X1200の
表示装置で32X32のカーソル表示で十分であれば、
表示面積がほぼ簀しい2000X2400の表示では6
4X64のカーソル表示で良く、この際、32X32の
カーソルデータを用いてX、Yそれぞれ、2倍に拡大し
て64 X 64のカーソルとして表示すれば、カーソ
ルの表示品質としては1000X1200の表示装置の
ものと同等であると考えられるため、カーソルデータは
1/2のもので十分であり、これにより、ハードウェア
が簡略化され、l?!i!J1で安圃なカーソル制御装
置を構成することができる。
以上説明したように本実施例によれば、カーソルのシフ
ト処理をバレルシフタと2個のレジスタとセレクタによ
り構成することにより、数十ビットものシフトレジスタ
によってカーソルデータのシフト処理回路を構成する必
要はなく、また、シフト模のバッファを持つことにより
、このシフト回路がANDデータとXORデータに対し
て共有できるため回路規模を縮小することができ・、さ
らに、高周波数のビデオクロックのディスプレイに対し
ても低周波数のクロックで回路構成できるため、低コス
トで小規模なカーソル制御2Il装置を提供することが
できる。
[発明の効果] 以上説明したように、本発明によれば、第1の記憶手段
にカーソルデータを記憶せしめ、このカーソルデータを
基にカーソルの位置等の制御を行なうようにしたので、
簡単なハードウェア構成で種々の形状のカーソルを所定
の大きざでかつ高速で表示できる等の効果を奏する。
【図面の簡単な説明】
第1図はカーソル制御装置の概略構成を示すブロック図
、第2図はカーソルデータを示す図、第3図はカーソル
をディスプレイに表示した状態を示す図、第4図は水平
開11!l]信号とカーソルイネーブル信号との関係を
表すタイミングチャート、第5図はカーソルデータの表
示およびシフト処理等を示すタイミングチャート、第6
図は演算部の詳細なブロック図、第7図はカーソルデー
タと表示データとの演算結果を説明する図、第8図はカ
ーソルレジスタを示す図、第9図はシフト部の詳細なブ
ロック図、第10図はバレルシフタの動作を示す図、第
11図はセレクタの動作を示す図、第12図はシフト部
の動作説明をする例、第13図はカーソルデータの拡大
処理を説明する図、第14図は従来のカーソル制御装置
を示す図である。 1・・・ビットマツプメモリ 4・・・演算部5A・・
・ANDデータバッファ 5X・・・XORデータバッファ 6・・・シフト部 7・・・カーソルレジスタ21・・
・ディスプレイ

Claims (2)

    【特許請求の範囲】
  1. (1)画像情報とカーソルとを表示する表示手段と、前
    記カーソルの形状に関するデータを有したカーソルデー
    タを記憶する第1の記憶手段と、この第1の記憶手段に
    記憶されたカーソルデータを基にカーソルの位置を制御
    する制御手段と、この制御手段からの出力データを一時
    的に記憶する第2の記憶手段と、 この第2の記憶手段から出力されたカーソルデータと前
    記画像情報に基く表示データとの演算を行なう演算手段
    と、 前記カーソルの大きさを変更する処理手段とを有するこ
    とを特徴とするカーソル制御装置。
  2. (2)前記処理手段は、前記表示手段で表示する際に、
    縦方向と横方向にそれぞれ所定の倍率で拡大することを
    特徴とする特許請求の範囲第1項に記載のカーソル制御
    装置。
JP62106911A 1987-04-30 1987-04-30 カ−ソル制御装置 Expired - Fee Related JP2557880B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62106911A JP2557880B2 (ja) 1987-04-30 1987-04-30 カ−ソル制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62106911A JP2557880B2 (ja) 1987-04-30 1987-04-30 カ−ソル制御装置

Publications (2)

Publication Number Publication Date
JPS63271394A true JPS63271394A (ja) 1988-11-09
JP2557880B2 JP2557880B2 (ja) 1996-11-27

Family

ID=14445621

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62106911A Expired - Fee Related JP2557880B2 (ja) 1987-04-30 1987-04-30 カ−ソル制御装置

Country Status (1)

Country Link
JP (1) JP2557880B2 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02288466A (ja) * 1989-04-27 1990-11-28 Canon Inc 画像処理システム
WO1999040563A1 (fr) * 1998-02-03 1999-08-12 Seiko Epson Corporation Affichage par projection et son procede d'affichage et affichage d'image

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02288466A (ja) * 1989-04-27 1990-11-28 Canon Inc 画像処理システム
WO1999040563A1 (fr) * 1998-02-03 1999-08-12 Seiko Epson Corporation Affichage par projection et son procede d'affichage et affichage d'image
US7170531B2 (en) 1998-02-03 2007-01-30 Seiko Epson Corporation Projection display apparatus, display method for same and image display apparatus
US7176850B1 (en) 1998-02-03 2007-02-13 Seiko Epson Corporation Overlay process of images

Also Published As

Publication number Publication date
JP2557880B2 (ja) 1996-11-27

Similar Documents

Publication Publication Date Title
EP0164880B1 (en) A circuit for modifying data in a display memory
US4625202A (en) Apparatus and method for generating multiple cursors in a raster scan display system
US4371933A (en) Bi-directional display of circular arcs
JPS62269989A (ja) 表示制御装置
JPH08202524A (ja) グラフィック表示スクロール装置
US3675230A (en) Apparatus for decoding graphic-display information
JPH02310586A (ja) 表示コントローラ
JPS63271394A (ja) カ−ソル制御装置
US4945497A (en) Method and apparatus for translating rectilinear information into scan line information for display by a computer system
EP0213316B1 (en) Method for displaying box cursors
JPS63271393A (ja) カ−ソル制御装置
JPS6016634B2 (ja) デイスプレイ装置における図形発生方式
JPS61128284A (ja) 表示装置
JPS5843747B2 (ja) エンスイキヨクセンハツセイソウチ
JPS5835592A (ja) 表示画面分割装置
JPS616684A (ja) カ−ソル表示制御方式
JPS6275592A (ja) 倍角文字表示装置
JP2713938B2 (ja) 表示制御装置
JPH0792658B2 (ja) マルチウインドウ表示制御方法および装置
JP2729437B2 (ja) 楕円描画装置
JPS63172190A (ja) 画像表示コントロ−ラ
JPH02281328A (ja) 画面制御装置
JPS6334585A (ja) デイスプレイ装置
JPS61231593A (ja) 表示装置
JPS61128286A (ja) 表示装置

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees