JPS63224079A - 磁気デイスク装置の書込動作中断記憶回路 - Google Patents
磁気デイスク装置の書込動作中断記憶回路Info
- Publication number
- JPS63224079A JPS63224079A JP5854287A JP5854287A JPS63224079A JP S63224079 A JPS63224079 A JP S63224079A JP 5854287 A JP5854287 A JP 5854287A JP 5854287 A JP5854287 A JP 5854287A JP S63224079 A JPS63224079 A JP S63224079A
- Authority
- JP
- Japan
- Prior art keywords
- power supply
- write operation
- voltage
- volatile memory
- power
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000005856 abnormality Effects 0.000 claims description 7
- 230000002159 abnormal effect Effects 0.000 abstract 2
- 238000010586 diagram Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 238000007796 conventional method Methods 0.000 description 1
- 238000012423 maintenance Methods 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 238000010248 power generation Methods 0.000 description 1
- 238000004904 shortening Methods 0.000 description 1
Landscapes
- Signal Processing For Digital Recording And Reproducing (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
(産業上の利用分野)
本発明は磁気ディスク装置においてデータの信頼性を向
上させるため、電源の異常切断時における書込みデータ
の異常を表示する書込動作中断記憶回路に関する。
上させるため、電源の異常切断時における書込みデータ
の異常を表示する書込動作中断記憶回路に関する。
(従来の技術)
磁気ディスク装置はデータの書込中に電源が切断された
場合には書込動作が完了せず、書込中のレコードのデー
タ内容が保証できなくなるのは周知の事実である。
場合には書込動作が完了せず、書込中のレコードのデー
タ内容が保証できなくなるのは周知の事実である。
従来はこのような事態に対処する几めにコンピュータシ
ステムの運用中に停電等による突然の電源断があった場
合、自家発電設備等によりコンピュータシステムへ電源
を供給し、電源供給を維持する方策を採用している。
ステムの運用中に停電等による突然の電源断があった場
合、自家発電設備等によりコンピュータシステムへ電源
を供給し、電源供給を維持する方策を採用している。
(発明が解決しようとする問題点)
しかし従来の方法では、計算機室内の電源設備等の異常
に対しては効果が期待できず、万一、電源設備等も故障
した場合には、書込動作中の磁気ディスク装置のデータ
内容が保証できなくなる。かかる場合、システム全体が
突然電源断となるため、電源が正常に復帰しt後に、電
源断時にどのディスク装置に対して書込動作が行われて
いたかを知ることができない。
に対しては効果が期待できず、万一、電源設備等も故障
した場合には、書込動作中の磁気ディスク装置のデータ
内容が保証できなくなる。かかる場合、システム全体が
突然電源断となるため、電源が正常に復帰しt後に、電
源断時にどのディスク装置に対して書込動作が行われて
いたかを知ることができない。
このため電源復帰後、再度システム運用を開始する前に
、全てのディスク装置のデータtaみ出してデータの正
常性を確認する必要があつ之。
、全てのディスク装置のデータtaみ出してデータの正
常性を確認する必要があつ之。
したがって近年の大量のデータを取扱う大規模システム
においては数10台のディスク装置に対して長時間かけ
てデータ正常性確認を実施しなければならないという欠
点があった。
においては数10台のディスク装置に対して長時間かけ
てデータ正常性確認を実施しなければならないという欠
点があった。
本発明の目的は電源断となつtときに書込動作が行なわ
れてい友ディスク装置を電源復帰後、容易に判断するこ
とができる磁気ディスク装置の書込動作中断履歴回W&
を提供することにある。
れてい友ディスク装置を電源復帰後、容易に判断するこ
とができる磁気ディスク装置の書込動作中断履歴回W&
を提供することにある。
(問題点を解決するための手段)
前記目的を達成するために本発明による磁気ディスク装
置の書込動作中断記憶回路は電子回路の電源電圧降下を
検出する電圧チェック回路と、バッテリによりバックア
ップされた不揮抜性メモリとを設け、データの書込み動
作中に前記電圧チェック回路が電圧異常を検出しt場合
、前記不揮撥性メモリtセットするよりに構成しである
。
置の書込動作中断記憶回路は電子回路の電源電圧降下を
検出する電圧チェック回路と、バッテリによりバックア
ップされた不揮抜性メモリとを設け、データの書込み動
作中に前記電圧チェック回路が電圧異常を検出しt場合
、前記不揮撥性メモリtセットするよりに構成しである
。
(実 施例)
以下、本発明について図面を参照して説明する。
第1図は本発明による書込動作中断記憶回路の実施例を
示すブロック回路図である。
示すブロック回路図である。
電圧チェック回路lは、を子回路に直流電源を供給する
電源盤2の出力電圧を監袂している。
電源盤2の出力電圧を監袂している。
電圧の降下を検出し九場合に電圧異常信号3を出力する
。
。
アンドゲート4はデータ書込信号5と電圧異常信号3が
同時にアクティブになつtときに書込中断信号6t″出
力し不揮抜性メモリ7をセントする。
同時にアクティブになつtときに書込中断信号6t″出
力し不揮抜性メモリ7をセントする。
不揮抜性メモリ7はバッテリ8とダイオード9によって
構成されるバックアップ回路により装置内電源が切断さ
れても記憶状態を保持する。
構成されるバックアップ回路により装置内電源が切断さ
れても記憶状態を保持する。
本実施例では不揮抜性メモリの内容は電源a1#後バッ
ファlOを介してLBDIIに表示させている。まtメ
モリ内容のリセットは保守盤上のリセットスイッチ12
により行わせているが、他の方法としてメモリの内容の
続出しおよびリセットヲ上位装置からの制御により行う
構成を採ることも可能である。
ファlOを介してLBDIIに表示させている。まtメ
モリ内容のリセットは保守盤上のリセットスイッチ12
により行わせているが、他の方法としてメモリの内容の
続出しおよびリセットヲ上位装置からの制御により行う
構成を採ることも可能である。
(発明の効果)
以上、説明したように本発明は電源切断時に書込動作が
中断され友ことを不揮抜性メモリに記憶させ、この状態
を維持し、電源復帰後に、書込動作中断履歴の有無を確
認可能としている。
中断され友ことを不揮抜性メモリに記憶させ、この状態
を維持し、電源復帰後に、書込動作中断履歴の有無を確
認可能としている。
し友がって中断履歴のある装置のみをチェックすればシ
ステムとしてデータの正常性確認ができるので、突発的
なシステム電源切断事故後の修復時間ケ大幅に短縮でき
る効果がある。
ステムとしてデータの正常性確認ができるので、突発的
なシステム電源切断事故後の修復時間ケ大幅に短縮でき
る効果がある。
第1図は本発明による書込動作中断記憶回路の実施例を
示すブロック回路図である。 l・・・電圧チェック回路 2・・・電源盤3・・・
電圧異常信号 4・・・アンドゲート5・・・データ
書込信号 6・・・書込中断信号7・・・不揮抜性メ
モリ 8・・・バッチIJ −9・・・ダイオード
10・・・バッファー11、、−LED 1
2・・・リセットスイッチ特許出願人 日本電気株式
会社 代理人 弁理士 井 ノ ロ 壽才1図
示すブロック回路図である。 l・・・電圧チェック回路 2・・・電源盤3・・・
電圧異常信号 4・・・アンドゲート5・・・データ
書込信号 6・・・書込中断信号7・・・不揮抜性メ
モリ 8・・・バッチIJ −9・・・ダイオード
10・・・バッファー11、、−LED 1
2・・・リセットスイッチ特許出願人 日本電気株式
会社 代理人 弁理士 井 ノ ロ 壽才1図
Claims (1)
- 電子回路の電源電圧降下を検出する電圧チェック回路と
、バッテリによりバックアップされた不揮撥性メモリと
を設け、データの書込み動作中に前記電圧チェック回路
が電圧異常を検出した場合、前記不揮撥性メモリをセッ
トするように構成したことを特徴とする磁気ディスク装
置の書込動作中断記憶回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP5854287A JPS63224079A (ja) | 1987-03-13 | 1987-03-13 | 磁気デイスク装置の書込動作中断記憶回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP5854287A JPS63224079A (ja) | 1987-03-13 | 1987-03-13 | 磁気デイスク装置の書込動作中断記憶回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS63224079A true JPS63224079A (ja) | 1988-09-19 |
Family
ID=13087329
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP5854287A Pending JPS63224079A (ja) | 1987-03-13 | 1987-03-13 | 磁気デイスク装置の書込動作中断記憶回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS63224079A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100568420B1 (ko) * | 1998-01-16 | 2006-07-21 | 삼성전자주식회사 | 하드 디스크 드라이브에서 라이트 오동작방지회로 |
-
1987
- 1987-03-13 JP JP5854287A patent/JPS63224079A/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100568420B1 (ko) * | 1998-01-16 | 2006-07-21 | 삼성전자주식회사 | 하드 디스크 드라이브에서 라이트 오동작방지회로 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20040039960A1 (en) | Method and apparatus for automatic hibernation after a power failure | |
CN110445638B (zh) | 一种交换机系统故障保护方法及装置 | |
CN111400136A (zh) | 服务器专用的gpu故障保护装置、方法、设备及介质 | |
JPS63224079A (ja) | 磁気デイスク装置の書込動作中断記憶回路 | |
JPS5991525A (ja) | 揮発生メモリのバツクアツプ用電源管理方式 | |
JPS63217455A (ja) | Ramバツクアツプシステム | |
JPH05233474A (ja) | 記憶内容保護方式 | |
JPH01102658A (ja) | ファイル書込みバックアップ方式 | |
JP2638257B2 (ja) | 制御電源の異常処理回路 | |
JPS62281781A (ja) | 故障情報モニタリング方法 | |
JP3169488B2 (ja) | 通信制御装置 | |
JP2748757B2 (ja) | 情報処理装置 | |
JPS61193222A (ja) | 可搬形記憶装置 | |
JPS5816497B2 (ja) | システム共通部をそなえたデ−タ処理システム | |
JP2012113587A (ja) | ディジタル装置 | |
JPH11222365A (ja) | エレベータ制御装置 | |
JPS59201126A (ja) | 共通バス制御方式 | |
JPS58224500A (ja) | メモリ間欠障害救済方式 | |
JPS6265117A (ja) | 情報処理装置の電源異常処理方法 | |
JPH01228040A (ja) | メモリのバックアップ状態表示装置 | |
JPH05197456A (ja) | 電源異常処理装置 | |
JPH0414374B2 (ja) | ||
JPH05257827A (ja) | 半導体ディスク装置を有する計算機システム | |
JPS62269254A (ja) | 半導体記憶装置の障害処理方式 | |
JPS6151222A (ja) | 電源制御方式 |