JPS63208109A - 電子回路基板 - Google Patents

電子回路基板

Info

Publication number
JPS63208109A
JPS63208109A JP62040333A JP4033387A JPS63208109A JP S63208109 A JPS63208109 A JP S63208109A JP 62040333 A JP62040333 A JP 62040333A JP 4033387 A JP4033387 A JP 4033387A JP S63208109 A JPS63208109 A JP S63208109A
Authority
JP
Japan
Prior art keywords
electronic circuit
circuit board
printed wiring
terminal group
wiring board
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP62040333A
Other languages
English (en)
Other versions
JPH0752377B2 (ja
Inventor
Hiroyuki Koike
小池 広行
Yozo Oguri
小栗 洋三
Tokuo Tashiro
田代 徳男
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Nippon Telegraph and Telephone Corp
Original Assignee
Hitachi Ltd
Nippon Telegraph and Telephone Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd, Nippon Telegraph and Telephone Corp filed Critical Hitachi Ltd
Priority to JP62040333A priority Critical patent/JPH0752377B2/ja
Publication of JPS63208109A publication Critical patent/JPS63208109A/ja
Publication of JPH0752377B2 publication Critical patent/JPH0752377B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • H05K1/117Pads along the edge of rigid circuit boards, e.g. for pluggable connectors

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、オンラインで着脱可能な′電子回路基板に関
し%特に複数個の電子回路基板を着脱自在に接続し、電
子機器の保守、修理のため、電子機器の正常動作を損う
ことなくオンラインで着脱し得る電子回路基板に関する
ものである。
[従来の技術〕 第2図に示すように、中央処理ユニット11にバス13
を介して複数の配下装置12が接続されている計算機シ
ステムの構成において、故障した配下装置12の電子回
路基板の交換や配下装置12の増設に伴う電子回路基板
の着脱を行なう場合1着脱時の電源線や信号線の接続状
態の不安定に伴う他の電子回路基板の誤動作を防ぐ必要
がある。このため、従来は中央処理ユニット11の電源
を切り電子回路基板の着脱を行なっていた。また中央処
理ユニット11の電源を切らずに電子回路基板の着脱を
行なう方式としては特公昭59−51240号公報に記
載のように、外部より電源を供給するための端子群を新
たに電子回路基板に設け、電子回路基板の着脱時には、
電子回路基板の外部電源供給用の端子群より外部電源を
供給し電子回路基板の着脱を行なっていた。
〔発明が解決しようとする問題点〕
上記従来技術の前者において、1台の電子回路基板の着
脱のために中央処理ユニットの電源を切るということは
、システム全体を停止させることとなり時間的にも経済
的にも損失が大きい。また上記従来技術の後者の中央処
理ユニットの電源を切らずに外部電源を用いる方式にお
いても、電子回路基板の着脱のためだけに電子回路基板
に外部電源供給用端子群を設けるので経済的でない。ま
た電子回路基板の着脱時に、外部より電子回路基板に電
源を供給するという保守者の操作が伴うので、誤操作時
にはシステム上重大な誤動作を引き起すという問題があ
る。
本発明の目的は、上記従来技術の問題点を解決し、オン
ライン中、操作が不要で着脱可能な電子回路基板を提供
することKある。
〔問題点を解決するための手段〕
上記目的は、印刷配線板より供給される電源線と接地線
および電子回路基板より印刷配線板へ出力される46号
をオフ状態とするイネーブル信号線を収容した第1端子
群と、イネーブル信号線によりオフ状態となる出力信号
線を収容した第2端子群を有し、印刷配線板に対し第2
端子群より第1端子群が早く接続されるよう電子回路基
板を構成することにより、達成される。ここで「オフ状
態」とは、素子インピーダンスが十分高く、その出力線
を切り離しても外部回路に影響を与えない状態をいう。
〔作用〕
システムがオンライン中、電子回路基板を印刷配線板に
接続する場合、第1端子群に収容されたイネーブル信号
線を印刷配線板側においてオフとしておく。その後、電
子回路基板を印刷配線板に接続すると、先ず、を子回路
基板の第1端子群が印刷配線板に接続される。この時、
第1端子群には電源線、接地線および電子回路素子のイ
ネーブル信号線が収容されているので、電子回路基板上
の電子回路素子に電源が供給され、その出力は。
イネーブル信号線によりオフとなる。次に電子回路素子
の出力信号線を収容した第2端子群が印刷配線板に接続
される。
このように電子回路基板接続時には、必ず一旦電子回路
基板の出力信号線はオフ状態となるので、上記電子回路
基板の出力信号線に繋がっている他の電子機器を誤動作
させることはない。
〔実施例〕
以下、本発明の一実施例を第1図により説明する。
印刷配線板1に接続される電子回路基板2は。
電源縁8.接地線9および電子回路素子6のイネーブル
信号線7を収容した第1端子群4と、電子回路素子6の
出力信号線10を収容した第2端子群3を有する。また
電子回路基板2の内部回路5の出力は、を子回路素子6
および第2端子群3を介して印刷配線板1に接続される
ここで電子回路基板2を印刷配線板1に接続する場合に
ついて第3図(d)のフローチャートを用いて説明する
。電子回路基板2を印刷配線板1に接続する前に、イネ
ーブル信号線7を印刷配線板1側においてオフとする(
 +oo 、 102 )。次に電子回路基板2を印刷
配線板IK接続すると、第1端子群4が印刷配線板1に
接続され、電源線8および接地線9を介して電子回路素
子6および内部回路5に印刷配線板1より電源が供給さ
れる(+O4)。
またイネーブル信号線7はオフとなっているので、電子
回路素子6の出力信号i 10はオフとなる(+06)
第1端子群4の接続後、第2端子g#3が接続され、出
力信号&IOが印刷配線板1に接続される(toe。
110)。次にイネーブル信号線7をオンすることによ
り、出力信号線10がオンされ5を子回路基板2のオン
ライン組み込みが可能となる( N2. +14)。
ここで、「オンライン」とは、電子回路基板における回
路がその接続されている計算機等の電子機器の直接制御
下にある状態をいう。
次に電子回路基板2を印刷配線板1がら取り外す場合に
ついて第3図(勺のフローチャートを用いて説明する。
電子回路基板2を取り外す前に、イネーブル信号線7を
オフにする( 20[) 、 202 )。
これにより出力信号線10はオフとなる( 204 )
次Kt子回路基板2を印刷配線板1より取り外すと、第
2端子群3が切り離され、出力信号線10が印刷配線板
1より切り離される( 206 )。この時第1端子群
4が接続されているので電子回路素子6には電源が供給
されており5出力信号線10はオフ状態を維持している
。次に第1端子群4が印刷配線板1より切り離され、電
子回路基板2の取り外しが終わる( 208 、210
 、212 )。このように出力信号線10が印刷配線
板1に接続される時や。
切り離される時は、電子回路素子6には必ず電源および
イネーブル信号線7が供給されているので。
出力信号i 1 Qはオフとなる。従って電子回路基板
2の脱着の際、電子回路素子6の電源不安定状態による
電子機器の誤動作を防止できるという効果がある。また
、電子回路基板2の脱着の際、特別な手順、特別な機器
を必要としないため、誤操作による電子機器の誤動作防
止、経済的な電子回路基板2の脱着可能という効果もあ
る。
第4図は、”a子回路基板の接続構成を示す図である。
複数の電子回路基板2は、バス13を介して中央処理ユ
ニット11に接続されろ。バス13は、データバス、ア
ドレスバス、制御入力バス、制御出力バスから成り、複
数の電子回路基板2はバス13と信号の送受信を行なう
ための電子回路素子6を有する。また、イネーブル信号
線7は電子回路基板2内設けられており、電子回路基板
2内の電子回路基板乙の出力を制御する。イネーブル信
号をオフにすると、電子回路素子6の出力はオフとなる
。イネーブル信号をオンにすると、電子回路素子6の出
力は、0または1となる。電子回路素子6の電源、接地
は、電源線8.接地線9を介して電子回路基板2の外部
より与えられる。
第5図は、電子回路基板7の構造を示す図である。デー
タバス、アドレヌバス、制御入カバス。
制御出力バスに接続される端子は、第2端子群3に収容
され、イネーブル信号線、を源線、接地線に接続される
端子は、第1端子群4に収容されている。
電子回路基板2は、を子回路基板2を印刷配線板1に固
定されたコネクタに接続する時は、第2端子群6より第
1端子群4が先に印刷配線板1に接続され、電子回路基
板2を印刷配線板1に固定されたコネクタより切り離す
時は、第1端子群4より第2端子群3が先に印刷配線板
1から切り離されるように第2端子群6より第1端子群
4の方が前に突き出た構造となっている。
第6図は、電子回路基板2を印刷配線板1に接続する場
合のタイミングチャートである。時間t1以前において
は、電子回路素子6に接続されるイネーブル信号はON
、電子回路基板2内の電子回路素子6には電源は供給さ
れていない。また、を子回路素子6の出力および、電子
回路素子6の出力に接続される印刷配線板1上の信号は
、無電圧状態である。時間t1においてイネーブル信号
をOF Fとする。次に、電子回路基板2を印刷配線板
1に接続すると1時間t2において、イネーブル信号端
子、電源端子および接地端子が収容されている第1端子
群4が印刷配線板1に接続される。
電子回路素子6にtmが供給されるが、を源が安定する
までの時間t3まで電子回路素子6の出力は不確定状態
となる。時間t3からは、イネーブル信号がOFF’の
ため電子回路素子6の出力はOFF状態となる1次に時
間t4において電子回路素子6の出力端子を収容した第
2端子群3が印刷配線板1に接続されると、印刷配線板
1上の信号はOFF状態となる。以上で電子回路基板2
の接続が終り、時間t5にてイネーブル信号をONにす
ると、電子回路素子6の出力は0または1となりオンラ
イン組み込み可能となる。
第7図は、電子回路基板2を印刷配線板1から切り離す
場合のタイミングチャートである。時間t6以前は、電
子回路基板2はオンライン状態であり、イネーブル信号
はON、電子回路素子6には電源が供給されている。ま
た、電子回路素子6の出力および電子回路素子6の出力
の印刷配線板1上の信号はOまたは1となりている。時
間t6においてイネーブル信号をOFFにすると、電子
回路素子6の出力はOFF状態となり、印刷配線板1上
の信号もOF F状態となる。次に電子回路基板2を印
刷配線板1から切り離すと1時間t7において電子回路
基板乙の出力端子を収容した第2端子群3が印刷配線板
1から切り離され、印刷配線板1上の信号は無電圧状態
となる。次に時間t8においてイネーブル信号端子、を
源端子および接地端子が収容されている第1端子群4が
印刷配線板1から切り離される。電子回路素子6に電源
が供給されなくなり、電子回路素子6の出力は時間t9
まで不確定状態となる。時開t9以降、電子回路素子6
の出力は無電圧状態となる。以上により印刷配線板1か
ら電子回路基板2の切り離しが終る。
上記のように、電子回路素子6の出力端子が。
印刷配線板1に脱着される場合、必ず電子回路素子6の
出力はU l” l=″状態になっているので、印刷配
線板1上の信号は不確定状、四になることはない。
従って、電子機器は誤動作することはない。
〔発明の効果〕
本発明によれば、を子回路基板の脱着用の機器を用いず
、オンライン中、装置を誤動作させることなく電子回路
基板の脱着を容易に行なえるという効果が得られる。
【図面の簡単な説明】
第1図は1本発明の一実施例の電子回路基板の構成図、
第2図は計算機システムのブロック図。 第3図は本発明による電子回路基板の脱着時のフローチ
ャートで、第5図(a)は電子回路基板の接続時、第3
図(4は電子回路基板の切り離し時を示す図、第4図は
電子回路基板と中央処理ユニ=トとの接続構成を示す図
、第5図は電子回路基板の端子構造を示す図、第6図は
電子回路基板を印刷配線板に接続する場合のタイミング
チャート、第7図は電子回路基板を印刷配線板から切り
離す場合のタイミングチャートである。 1・・・印刷配線板、2・・・電子回路基板、5・・・
第2端子群、4・・・第1端子群、5・・・内部回路、
6・・・電子回路素子、7・・・イネーブル信号線、8
・・・電源線。 9・・・接地線、10・・・出力信号線、11・・・中
央処理ユニット、12・・・配下装置、13・・・バス
。 代理人弁理士 小 川 勝 カニ\。 第 1 目 3 第2満3群   ろ 電)町1目 ?、捧χ機10
 主77傷号線 第5rA (α)               (t)拓 4 
目    15 晃5 目 鳥乙偕 晃 7 区

Claims (1)

    【特許請求の範囲】
  1. 1、印刷配線板に着脱される端子群が一辺に配列された
    電子回路基板において、上記印刷配線板より上記電子回
    路基板内の電子回路素子へ供給される電源線と接地線お
    よび上記電子回路基板より上記印刷配線板へ出力される
    信号をオフ状態とするイネーブル信号線を収容した第1
    端子群と、上記電子回路基板より上記印刷配線板への出
    力信号線を収容した第2端子群を有し、上記電子回路基
    板を上記印刷配線板に装着する時、上記第2端子群より
    上記第1端子群が早く上記印刷配線板に接続され、また
    上記電子回路基板を上記印刷配線板から取り外す時、上
    記第1端子群より上記第2端子群が早く上記印刷配線板
    から切り離されるように構成したことを特徴とした電子
    回路基板。
JP62040333A 1987-02-25 1987-02-25 電子回路基板 Expired - Lifetime JPH0752377B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62040333A JPH0752377B2 (ja) 1987-02-25 1987-02-25 電子回路基板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62040333A JPH0752377B2 (ja) 1987-02-25 1987-02-25 電子回路基板

Publications (2)

Publication Number Publication Date
JPS63208109A true JPS63208109A (ja) 1988-08-29
JPH0752377B2 JPH0752377B2 (ja) 1995-06-05

Family

ID=12577696

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62040333A Expired - Lifetime JPH0752377B2 (ja) 1987-02-25 1987-02-25 電子回路基板

Country Status (1)

Country Link
JP (1) JPH0752377B2 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02155011A (ja) * 1988-12-07 1990-06-14 Nec Corp データ処理装置
JPH02273818A (ja) * 1989-03-07 1990-11-08 Hewlett Packard Co <Hp> モジュール付コンピュータバス構造

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101065963B1 (ko) * 2009-07-28 2011-09-19 삼성에스디아이 주식회사 배터리팩 및 그 제조방법

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60134924A (ja) * 1983-12-24 1985-07-18 Fujitsu Ltd オプシヨンユニツト接続方式

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60134924A (ja) * 1983-12-24 1985-07-18 Fujitsu Ltd オプシヨンユニツト接続方式

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02155011A (ja) * 1988-12-07 1990-06-14 Nec Corp データ処理装置
JPH02273818A (ja) * 1989-03-07 1990-11-08 Hewlett Packard Co <Hp> モジュール付コンピュータバス構造

Also Published As

Publication number Publication date
JPH0752377B2 (ja) 1995-06-05

Similar Documents

Publication Publication Date Title
US5297261A (en) Multiprocessor system with power-on reset function
JPS63208109A (ja) 電子回路基板
US5463663A (en) Controlling synchronization in a system having a plurality of units when a unit is disconnected from or connected to the system that is active
JPS6227409B2 (ja)
JPS5931240B2 (ja) オンラインで着脱可能な電子回路基板
JPH06120636A (ja) 基板間接続構造
JP3110125B2 (ja) 活線挿抜制御方式
JPH08256191A (ja) データ処理装置
JP2980454B2 (ja) 状態保護方式
JPS60134924A (ja) オプシヨンユニツト接続方式
JPS5847726B2 (ja) プリント配線板装置
JPH04171520A (ja) 電子回路基板の活線挿抜方法およびその情報処理システム
JPH0662010A (ja) 通信インタフェースアダプタ装置
JPH01207812A (ja) 活性保守方式
JPH07182074A (ja) ホットスタンバイ式デュプレックスシステムの活線挿抜装置
KR200147706Y1 (ko) 케이블의 탈장감지시스템
CN113991882A (zh) 设备电路、主机电路、无人设备及信号传输方法
JPH0728574A (ja) 活線挿抜方式
JP3143935B2 (ja) 自動立上げ処理方式
JPH03259315A (ja) Pcb活性挿抜時の誤動作防止方法
JPH0294271A (ja) インタフェースパッケージ
JPH07153536A (ja) 活線挿抜方法
JPS60150699A (ja) 電子装置の電気的接続機構
JPH03110771A (ja) 電子機器用筐体とこの筐体を備える電子機器及び通信制御装置
JPH10308262A (ja) 制御回路装置