JPS63192115A - 時刻同期化装置 - Google Patents
時刻同期化装置Info
- Publication number
- JPS63192115A JPS63192115A JP62024266A JP2426687A JPS63192115A JP S63192115 A JPS63192115 A JP S63192115A JP 62024266 A JP62024266 A JP 62024266A JP 2426687 A JP2426687 A JP 2426687A JP S63192115 A JPS63192115 A JP S63192115A
- Authority
- JP
- Japan
- Prior art keywords
- time
- information
- processors
- clock
- smaller
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000010365 information processing Effects 0.000 claims description 20
- 238000012937 correction Methods 0.000 description 4
- 238000010586 diagram Methods 0.000 description 3
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
11光1
本発明は時刻同期化装置に関し、特に複数の情報処理装
置間の時刻情報を同期させるための時刻同期化装置に関
する。
置間の時刻情報を同期させるための時刻同期化装置に関
する。
史釆且l
複数の情報処理装置により高信頼度システムが構成され
る場合には、これ等複数の情報処理装置間での時刻情報
を一致させる必要があり、そのために時刻同期化装置が
用いられる。この時刻同期化装置から時刻情報とクロッ
クパルスとを情報処理装置に内蔵される計時回路へ供給
することにより、相互の情報処理装置間にて時刻の同期
を図るようになっている。
る場合には、これ等複数の情報処理装置間での時刻情報
を一致させる必要があり、そのために時刻同期化装置が
用いられる。この時刻同期化装置から時刻情報とクロッ
クパルスとを情報処理装置に内蔵される計時回路へ供給
することにより、相互の情報処理装置間にて時刻の同期
を図るようになっている。
この場合における時刻情報は秒以上の情報であるので、
秒までの時刻の同期をとることができても、秒より小な
る時刻(ミリ秒やマイクロ秒)の同期をとることはでき
ない。そのために、複数の情報処理装置間で秒より小な
る時刻まで一致させる様な^精度の時刻同期が必要ない
わゆるホットスタンドバイシステムに代表される如き高
信頼度システムに対応できないという欠点がある。
秒までの時刻の同期をとることができても、秒より小な
る時刻(ミリ秒やマイクロ秒)の同期をとることはでき
ない。そのために、複数の情報処理装置間で秒より小な
る時刻まで一致させる様な^精度の時刻同期が必要ない
わゆるホットスタンドバイシステムに代表される如き高
信頼度システムに対応できないという欠点がある。
1」Δ亘j
そこで、本発明は上記のような従来のものの欠点を解決
すべくなされたものであって、その目的とするところは
、複数の情報処理装置間における時刻を秒以下の時刻ま
で高精度にて一致させることが可能な時刻同期化装置を
提供することにある。
すべくなされたものであって、その目的とするところは
、複数の情報処理装置間における時刻を秒以下の時刻ま
で高精度にて一致させることが可能な時刻同期化装置を
提供することにある。
l」立!旦
本発明によれば、複数の情報処理装置間の時刻情報を同
期させるための時刻同期化装置であって、秒より小なる
周期を有するクロック信号を発生する手段と、前記クロ
ック信号により秒以下の時刻情報を発生する時刻情報発
生手段と、前記時刻情報及び前記クロック信号を前記情
報処理装置へ夫々分配する手段と、外部からの時刻修正
情報に応じて前記クロック信号の位相を修正制御する時
刻修正手段とを含むことを特徴とする時刻同期化装置が
得られる。
期させるための時刻同期化装置であって、秒より小なる
周期を有するクロック信号を発生する手段と、前記クロ
ック信号により秒以下の時刻情報を発生する時刻情報発
生手段と、前記時刻情報及び前記クロック信号を前記情
報処理装置へ夫々分配する手段と、外部からの時刻修正
情報に応じて前記クロック信号の位相を修正制御する時
刻修正手段とを含むことを特徴とする時刻同期化装置が
得られる。
支i旦
以下に、図面を参照しつつ本発明の詳細な説明する。
第1図は本発明による時刻同期化装置の一実施例のブロ
ック図であり、第2図は本発明による時刻同期化装置の
一実施例の出力信号のタイムチャートである。
ック図であり、第2図は本発明による時刻同期化装置の
一実施例の出力信号のタイムチャートである。
本実施例の時刻同期化装置1は、高精度の発振器2と、
その発振器2より出力された基本周波数信号を分周する
分周回路3と、分周されたクロックパルス15と同期信
号16とを他の装置へ送出するクロックパルス・同期信
号送出回路4と、分周されたクロックパルス15によっ
て時刻を刻む計時回路5と、計時回路5の時刻情報を他
の装置へ送出する時刻情報送出回路6と、計時回路5の
時刻情報と外部時計8からの時報信号14とを比較して
、外部時計8の正確な時刻に同期させるために、分周回
路3へ修正を指示する時刻修正回路7から構成されてい
る。
その発振器2より出力された基本周波数信号を分周する
分周回路3と、分周されたクロックパルス15と同期信
号16とを他の装置へ送出するクロックパルス・同期信
号送出回路4と、分周されたクロックパルス15によっ
て時刻を刻む計時回路5と、計時回路5の時刻情報を他
の装置へ送出する時刻情報送出回路6と、計時回路5の
時刻情報と外部時計8からの時報信号14とを比較して
、外部時計8の正確な時刻に同期させるために、分周回
路3へ修正を指示する時刻修正回路7から構成されてい
る。
次に、本実施例の動作について説明する。時刻同期化装
置1には、複数の情報処理袋N9,10および外部時計
8が接続されている(本実施例では、簡単化のために2
つの情報処理装置を示している)。発振器2より発せら
れた基本周波数信号は、分周回路3によって計時回路5
及び情報処理装置9.10に適する周波数のクロックパ
ルス15と、同期信号16とに分周される。この分周さ
れたクロックパルス15と同期信@16とは、クロック
パルス・同期信号送出回路4を経由して情報処理装置9
及び10に夫々送られる。
置1には、複数の情報処理袋N9,10および外部時計
8が接続されている(本実施例では、簡単化のために2
つの情報処理装置を示している)。発振器2より発せら
れた基本周波数信号は、分周回路3によって計時回路5
及び情報処理装置9.10に適する周波数のクロックパ
ルス15と、同期信号16とに分周される。この分周さ
れたクロックパルス15と同期信@16とは、クロック
パルス・同期信号送出回路4を経由して情報処理装置9
及び10に夫々送られる。
分周回路3で分周されたクロックパルス15により計時
回路5は動作し、その時刻情報(「年」。
回路5は動作し、その時刻情報(「年」。
「月J、「日」、「時」、「分」、「秒」)は時刻情報
送出回路6を経由して情報処理装置9及び10へ夫々供
給される。これ等情報処理装置9゜10においては、運
転開始時に時刻同期部族N1より供給される時刻情報1
3を、内蔵タイマ(図示せず)に同期信号12を受けた
タイミングで取り込み、その計時回路内のカウンタをク
リアする。
送出回路6を経由して情報処理装置9及び10へ夫々供
給される。これ等情報処理装置9゜10においては、運
転開始時に時刻同期部族N1より供給される時刻情報1
3を、内蔵タイマ(図示せず)に同期信号12を受けた
タイミングで取り込み、その計時回路内のカウンタをク
リアする。
また、時刻同期化装置1より供給される秒より小なる周
期を有するクロックパルス11により、情報処理袋fa
9.10に内蔵されたタイマのカウンタをカウントアツ
プして秒より小なる時刻を刻む。
期を有するクロックパルス11により、情報処理袋fa
9.10に内蔵されたタイマのカウンタをカウントアツ
プして秒より小なる時刻を刻む。
このようにして、情報処理袋!i9と10とは秒以下の
時刻まで同期をとることができるようになるのである。
時刻まで同期をとることができるようになるのである。
また、外部時計8からの時報信号14と、計時回路5の
時刻情報とを時刻修正回路7で比較して誤差の算出を行
い、誤差を修正するように分周回路3ヘクロツクパルス
の早送り又は遅送りの指示をする信号を出す。これによ
り、クロックパルスの位相がI11御されて、秒以下の
時制情報のみならず、秒より小なる時刻も修正可能とな
る。
時刻情報とを時刻修正回路7で比較して誤差の算出を行
い、誤差を修正するように分周回路3ヘクロツクパルス
の早送り又は遅送りの指示をする信号を出す。これによ
り、クロックパルスの位相がI11御されて、秒以下の
時制情報のみならず、秒より小なる時刻も修正可能とな
る。
発明の効果
叙上の如く、本発明によれば、秒以下の時刻情報の他に
秒より小なる時刻情報クロック信号をも複数の情報処理
装置へ送出するようにしているので、複数の情報処理装
置に内蔵されるタイマの時刻を高精度に一致させること
ができると共に、時刻修正も可能となるという効果があ
る。
秒より小なる時刻情報クロック信号をも複数の情報処理
装置へ送出するようにしているので、複数の情報処理装
置に内蔵されるタイマの時刻を高精度に一致させること
ができると共に、時刻修正も可能となるという効果があ
る。
第1図は本発明の実施例のブロック図、第2図は第1図
のブロックの動作タイムチャートの例を示す図ある。 主要部分の符号の説明 1・・・・・・時刻同期化装置 3・・・・・・分周回路 5・・・・・・計時回路 7・・・・・・時刻修正回路
のブロックの動作タイムチャートの例を示す図ある。 主要部分の符号の説明 1・・・・・・時刻同期化装置 3・・・・・・分周回路 5・・・・・・計時回路 7・・・・・・時刻修正回路
Claims (1)
- 複数の情報処理装置間の時刻情報を同期させるための時
刻同期化装置であつて、秒より小なる周期を有するクロ
ック信号を発生する手段と、前記クロック信号により秒
以上の時刻情報を発生する時刻情報発生手段と、前記時
刻情報及び前記クロック信号を前記情報処理装置へ夫々
分配する手段と、外部からの時刻修正情報に応じて前記
クロック信号の位相を修正制御する時刻修正手段とを含
むことを特徴とする時刻同期化装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP62024266A JPS63192115A (ja) | 1987-02-04 | 1987-02-04 | 時刻同期化装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP62024266A JPS63192115A (ja) | 1987-02-04 | 1987-02-04 | 時刻同期化装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS63192115A true JPS63192115A (ja) | 1988-08-09 |
Family
ID=12133424
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP62024266A Pending JPS63192115A (ja) | 1987-02-04 | 1987-02-04 | 時刻同期化装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS63192115A (ja) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS60160424A (ja) * | 1984-02-01 | 1985-08-22 | Nec Corp | 計時装置の初期値設定方法 |
JPS61133893A (ja) * | 1984-12-03 | 1986-06-21 | Nec Corp | 時刻装置 |
-
1987
- 1987-02-04 JP JP62024266A patent/JPS63192115A/ja active Pending
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS60160424A (ja) * | 1984-02-01 | 1985-08-22 | Nec Corp | 計時装置の初期値設定方法 |
JPS61133893A (ja) * | 1984-12-03 | 1986-06-21 | Nec Corp | 時刻装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH05244145A (ja) | 可変タイミング信号発生回路 | |
GB1517661A (en) | Method and apparatus for synchronizing master and local time base systems | |
JPH04233016A (ja) | 時間基準装置および同期方法 | |
US6747374B2 (en) | Circuit for correcting deviation in oscillating frequency | |
JPS63192115A (ja) | 時刻同期化装置 | |
US4462031A (en) | Traffic synchronization device | |
JPS62187280A (ja) | 時刻同期化装置 | |
JPH08328691A (ja) | 遠方監視制御装置における時刻同期装置 | |
JPS6340926A (ja) | 時刻同期化装置 | |
JPH0481239B2 (ja) | ||
SU611286A1 (ru) | Устройство фазовой автоподстройки частоты | |
JPS63238611A (ja) | 時刻同期化装置 | |
JPS594677B2 (ja) | 電子時計 | |
US4074513A (en) | Electronic display device | |
JPS59174783A (ja) | 時刻装置 | |
JPS6327121A (ja) | クロツク回路の自動同期装置 | |
US4134254A (en) | Electronic timepiece device | |
PL240425B1 (pl) | Układ do synchronizowania sygnałów czasowych z zewnętrznym wzorcem czasu i sposób synchronizowania sygnałów czasowych z zewnętrznym wzorcem czasu | |
JP2000314788A (ja) | ディジタル網からの同期信号に同期した時計 | |
KR810000401B1 (ko) | 전자시계 | |
JPH0450639B2 (ja) | ||
JPS5634252A (en) | Time synchronization control system | |
JPS6034074B2 (ja) | 外部規正方式電子時計 | |
SU1707561A1 (ru) | Способ определени отклонени частоты от номинального значени | |
JPS63192114A (ja) | 時刻同期化方式 |