SU611286A1 - Устройство фазовой автоподстройки частоты - Google Patents
Устройство фазовой автоподстройки частотыInfo
- Publication number
- SU611286A1 SU611286A1 SU762427589A SU2427589A SU611286A1 SU 611286 A1 SU611286 A1 SU 611286A1 SU 762427589 A SU762427589 A SU 762427589A SU 2427589 A SU2427589 A SU 2427589A SU 611286 A1 SU611286 A1 SU 611286A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- frequency
- input
- frequency divider
- phase detector
- Prior art date
Links
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Description
динен с ОШ1НМ из входов бнстабнпьного фазового детектора 1, другой входкоторого через второй элемент 6 совпадени соединен с источнико
7опорного сигнала,при этом между выходо источника 7 опорного сигнала и другим входом первого элемента 5 совпадени и между выходом депитеп 4 частоты и другим входом второго элемента 6 совпадени вкпючены соответственно первый и второй формирователи 8 и О коротких импульсов, а между выходом первого формировател 8 коротких импульсов и входом 10 установки делител 4 частоты в единичное состо ние включен третий элемент 11 совпадени другой вход которого подключен к выходу
12 первого разр да делител 1 частоты.
Устройство работает следующим образом .
Входные импульсы через формирователь
8поступают на первый элемент 5 совпадени и одновременно - на второй элемент 6 совпадени , на другие входы которых поступают импульсы с пр мого выхода делител 4 частоты непосредственно на первый элемент 5 совпадени и через формирователь 9 - на второй элемент 6 совпадени . В любой момент времени на бистабильный фазовый детектор 1 поступают импульсы либо от первого элемента 5 совпадени , либо от второго элемента 6 совпадени в зависимости от знака фазового рассогласовани входного сигнала по отношению к импульсам делител 4 частоты. Соответственно бистабильный фазовый детектор 1 находитс в одном из двух возможных состо ний , при этом частота управл емого генератора 3 либо уменьшаетс , либо увеличиваетс под воздействием управл ющего напр жени , снимаемого с бистабиль- ного фазового детектора 1 через фильтр 2.
Поскольку величина разрешающей способности бистабильного фазового детектора 1 значительно меньше зоны перекрыти работы первого и второго элементов 5 и 6 совпадени , то величина динамической фазовой ошибки определ етс только разрешающей способностью бистабильнога фазового детектора 1, причем статический фазовый сдвиг между сравниваемыми импульсами определ етс только разностью длительностей импульсов формирователей 8 и 9.
Таким образом, величина фазового рассогласовани предлагаемого устройства мала и не зависит от коэффициента делени делител 4 частоты , определ етс инерционностью первого.и второго элементов совпадени 5 и 6,полоса захвата устройств определ етс полосой удержани .
РЗрем установлени устройства с фазовой автоподстройкой частоты зависит от
коэффициента делени делител 4 частоты, то есть от периода сравниваемых частот. На один вход 10 делител 4 частоты поступают импульсы с выхода третьего элемента 11 совпадени ,а на щзугой входимпульсы от управл емого генератора 3. В случае отсутстви импульсов установки делител 4 частоты в единичное состо ние делитель 4 характеризуетс равномерным темпом делени . При поступлении импульсов от первого формирователи 8 на выходе третьего элемента ll совпадени формируютс отрицательные импульсы в том случае, если на втором входе третьего элемента 11 совпадени йахоЛи с единичный потенциал (положительнь е ИМпульсы).
Отрицательные импульсь, -доступакшие от третьего элемента 11 СрЙЬадени на вход 1О, не измен ют темП работы делител 4 частоты,если перва ЙЦёЙка и все последукмцие соответственно Наход тс в единичном состо нии. Лишь и тот момент времени, когда за счет начальной разности частот сравниваемых сигналов расхождение фаз между фронтами импульсов на входах треть его элемента 11 совпадени становитс равным около половины периода тактовой частоты, а перва чейка должна переклкц. чатьс из единичного состо ни в нулевое, отрицательный импульс с выхода третьего элемента 11 совпадени поддерживает первую чейку делител 4 частоты в единичном состо нии, несмотр на то, что на ее счетном входе действует импульс от управл емого генерат.ора 3.
Таким образом, темп депени делител 4 частоты замедл етс на один период тактвой частоты управл емого генератора 3 , при этом происходит прив зка начала ра ,боты делител 4 частоты с моментом прихода входного импульса. По окончании установки делител 4 частоты в исходное состоние имеет место равномерный темп делени частоты.
При замьжании петли обратной св зи после очередной установки депитеп 4 частоты в исходное с осто ние расхождение фаз импульсов на входах первого и второго элементов 5 и 6 таково, что включаетс первый элемент 5 совпадени , при этом частот управл емого генератора 3 начинает уменьшатьс , а схема быстро входит в синхронный режим.
Аналогична картина происходит и в случае отрицательной начальной частотной расстройки .
Claims (2)
- Предлагаемое устройство синхронизации отличаетс простотой построени и может быть практически полностью реализовано на интегральных логических микросхемах широкого применени . Формула изобретени Устройство фазовой автоподстройки частоты , содержащее соединенные последовате но бистабильный фазовый детектор, фильтр нижних частот,управл емый генератор и делитель частоты, выход которого через первый элемент совпадени соединен с одни из входов бистабильного фазового детектора , другой вход которого через второй элемент совпадени соединен с источником опорного сигнала, отличающеес тем, что с цепью сокращени времени вхо дени5 в синхронизм без уменьшени полосы захвата, между выходом источника опорного сигнала и другим входом первого элемента совпадени и между выходом далител частоты и другим входом второго элемента совпадени включены соответственно первый и второй формирователи коротких импульсов, а между выходом первого формировател коротких импульсов и входом установки делител частоты в единичное состо ние включен третий элемент совпадени , другой вход которого подключен к выходу первого разр да делител частоты. Источники информации, прин тые во внимание прн экспертизе: 1.Патент США № 2774872, кл.331-27, 1952.
- 2.Авторское свидетельство СССР №299986, кл. Н O4N5/O4, 1969.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762427589A SU611286A1 (ru) | 1976-12-07 | 1976-12-07 | Устройство фазовой автоподстройки частоты |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762427589A SU611286A1 (ru) | 1976-12-07 | 1976-12-07 | Устройство фазовой автоподстройки частоты |
Publications (1)
Publication Number | Publication Date |
---|---|
SU611286A1 true SU611286A1 (ru) | 1978-06-15 |
Family
ID=20685716
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU762427589A SU611286A1 (ru) | 1976-12-07 | 1976-12-07 | Устройство фазовой автоподстройки частоты |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU611286A1 (ru) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0272938A2 (en) * | 1986-12-23 | 1988-06-29 | Nippon Telegraph And Telephone Corporation | Frequency synthesizer |
-
1976
- 1976-12-07 SU SU762427589A patent/SU611286A1/ru active
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0272938A2 (en) * | 1986-12-23 | 1988-06-29 | Nippon Telegraph And Telephone Corporation | Frequency synthesizer |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS6010458B2 (ja) | フエ−ズ・ロツクド・ル−プ回路 | |
JPH07114348B2 (ja) | 論理回路 | |
GB1526711A (en) | Clock regenerator circuit arrangement | |
GB1294759A (en) | Variable frequency oscillator control systems | |
JPH0467372B2 (ru) | ||
US4027262A (en) | Phase detector employing quadruple memory elements | |
SU611286A1 (ru) | Устройство фазовой автоподстройки частоты | |
GB1152210A (en) | Synchronizing System | |
SU668100A2 (ru) | Устройство цикловой синхронизации | |
SU832758A1 (ru) | Устройство тактовой синхрониза-ции | |
SU553737A1 (ru) | Устройство синхронизации | |
SU773945A1 (ru) | Устройство взаимной синхронизации тактовых генераторов сети св зи | |
SU1149425A2 (ru) | Устройство дл фазовой синхронизации | |
SU855981A1 (ru) | Устройство синхронизации и нормировани импульсных последовательностей | |
SU684494A1 (ru) | Устройство дл синхронизации часов от источника опорных импульсов | |
SU1676129A1 (ru) | Резервированное устройство формировани сетки опорных частот | |
SU1525930A1 (ru) | Устройство дл приема относительного биимпульсного сигнала | |
SU894693A1 (ru) | Управл емый генератор синхроимпульсов | |
SU813396A1 (ru) | Управл емый генератор синхроим-пульСОВ | |
GB1413608A (en) | Phase-controlled oscillator circuit | |
SU1112543A1 (ru) | Устройство задержки импульсов | |
SU777882A1 (ru) | Устройство коррекции фазы | |
SU819980A1 (ru) | Устройство синхронизации | |
SU613511A1 (ru) | Устройство дл фазовой синхронизации | |
RU1826077C (ru) | Устройство дл формировани отметок времени |