SU855981A1 - Устройство синхронизации и нормировани импульсных последовательностей - Google Patents

Устройство синхронизации и нормировани импульсных последовательностей Download PDF

Info

Publication number
SU855981A1
SU855981A1 SU792837782A SU2837782A SU855981A1 SU 855981 A1 SU855981 A1 SU 855981A1 SU 792837782 A SU792837782 A SU 792837782A SU 2837782 A SU2837782 A SU 2837782A SU 855981 A1 SU855981 A1 SU 855981A1
Authority
SU
USSR - Soviet Union
Prior art keywords
pulse
output
bus
input
counter
Prior art date
Application number
SU792837782A
Other languages
English (en)
Inventor
Алексей Иванович Некрасов
Анатолий Валерьевич Ежов
Владимир Аркадьевич Мошкин
Original Assignee
Предприятие П/Я В-2969
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2969 filed Critical Предприятие П/Я В-2969
Priority to SU792837782A priority Critical patent/SU855981A1/ru
Application granted granted Critical
Publication of SU855981A1 publication Critical patent/SU855981A1/ru

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Description

Изобретение относитс  к импульсной технике и может быть использовано в приемо-передающих устройствах ,Тл  синхронизации и нормировани  парафазного кода по длительности и скважности. Известно устройство дл  установки длительности импульса, содержащее схему переключени , схему счета импульсов синхронизации, схему сравнени , которое позвол ет формировать импульсы заданной длительности f1j. Однако это устройство не обеспечивает синхронизацию передних фронтов формируемых и myльcoв и не обеспечивает нормировани  импульсной последовательности по скважности. Известно также устройство синхронизации и нормировани  импульсных последовательностей, содержащее триг гер, датчик опорных сдвинутых по фазе частот, и два устройства синхронизации , состо щее из триггеров, схем совпадени  и дифференцирующих цепей. Такое устройство обеспечивает синхронизацию двух разнесенных во времени импульсных последовательностей и их нормирование по длительности импульса fZj . Однако это устройство обладает недостаточными функциональными возможност ми , так как не позвол ет нррмировать импульсные последовательности по скважности. Цель изобретени  - расширени  функциональных возможностей устройства путем нормировани  импульсных последовательностей по скважности. Указанна  цель достигаетс  тем, что в устройство синхронизации и нормировани  импульсных последоват льностей ,содержащее два канала дл  нормировани  парафазного кода, каждый из которых содержит входной триггер , выход которого через элемент совпадени  соединен с единичным входом выходного триггера, введены триггер запуска, два элемента совпадени , задающий генератор, счетчик, дешифратор и элемент ИЛИ, входы которого соединены с соответствующргми выходами входных триггеров, а выход с единичным входом и через первый элемент совпадени  - с нулевым входом триггера запуска, выход которого соединен с первым входом второго элемента совпадени , второй вход в:оторого соединен с задающим генератором, а выход со счетчиком, вход установки в ноль которого соединен с В ыходом первого элемента совпадени , выходы счетчика подсоединены к дешифратору} первый выход которого соединен со вторыми входами элементов совпадег-ш  в каналах нормировани  парафазного кода и с вторым входом первого элемента совпадени , второй выход - с нулевыми входами входных триггеров, а третий выход - с нулевыми входами выходных триггеров.
На чертеже изображена структурна  электрическа  схема устройства дл  синхронизации и нормировани  импульсньпс последовательностей.
Устройство содержит два канала 1 и 2 нормировани .парафазного крда каждый из которых содержит входные триггеры 3 и 4, элементы 5 и б совпддени  в каналах нормировани , выходные триггеры 7 и 8. Устройство также содержит элемент ИЛИ 9, первый элемент 10 совпадени , триггер 11 запуска, второй элемент 12 совпадени , задающий генератор 13, счетчик
14,дешифратор 15, первую вьпсодную шину 16, вторую выходную шину 17, третью выходную шину 18 дешифратора
15,пмны внешней записи единичной фазы 9 и нулевой фазы 20 некоркированного и несинхронизированного парафазного кода, подключенные соответственно к единичным входам входных триггеров 3 и 4, тины внешнего списывани  единичной фазы 21 и нулевой фазы 22 нормированного и синхронизированного парафаэного кода, подключенные соответственно к выхода выходных триггеров 7 и 8.
Устройство работает следз орт,им образом.
В исходном состо нии на выходах триггеров 3, 4, 7, 8, И на вьжодах счетчика 14 и дешифратора 5 наход тс  логические нули . По вившийс  на шине 19 первый импульс единичной фазы ненормированного и несинхронизированного парафазного кода устаналивает входной триггер 3 в единично состо ние.
Сигнал с выхода триггера 3 через элемент ИЛИ 9 пос-г упает на единичны вход триггера 11 запуска, который устанавливаетс  в единичное состо ние и дает разрешение дл  прохождени  импульсов задающего генератора 13 через второй элемент 12 совпадени  на счетчик 14. При поступлении на счетчик 14 И-го импульса с задающего генератора 13 через врем  tp после начала работы счетчика 14, на первой выходной шине 16 дешифратора 15 формулируетс  сигнал, который поступает на второй вход элемента 5 совпадени  и дает разрешени дл  прохождени  сигнала с выхода входного триггера 3 через элемент 5 совпадени  на единичный вход выходного триггера 7.
Триггер 7 по этому сигналу устанавливаетс  в единичное состо ние. С этого момента на шине внешнего, списывани  единичной фазы 21 формируетс  первый импульс единичной фазы синхронизированного парафазного кода.
Сигнал с выходной шины 16 дешифратора 15 также поступает на второ вход первого элемента 10 совпадени  но не измен ет состо ни  его на выходе и, следовательно, не вли ет на состо ние триггера 11 запуска и счетчика 14, так как на второй вход первого элемента 10 совпадени  поступает запреш;аюший сигнал, сигнализирующий о том, что входной триггер 3 находитс  в единичном состо нии. При поступлении на счетчик 14 к-го импульса с задающего генератора 3 через врем  после П го импульса, на второй шине 7 дешифратора 15 формируетс  сигнал, который устанавливает входной триггер 3 в исходное состо ние.

Claims (1)

  1. После этого входной триггер 3 готов к приему по шине 19 следующего импульса единичной фазы. Установка входного триггера 3 в исходное состо ние не вли ет на состо ние триггера 11 запуска, поэтому счетчик 14 продолжает дальнейший счет импульсов задающего генератора 13. При поступлении на счетчик 14 i го импульса с задающего генератора 13 через- рем  после к-го импульса на третьей выходной шине 18 депшфратора 15 формируетс  сигнал , который поступает на нулевой :вход выходного триггера 7 и устанав ливает его в нулевое состо ние. С этого момента на шине внешнего спнсьшани  единичной фазы 21 прекращает формироватьс  первый импульс еди ничной фазы нормированного и синхронизированного парафазного кода. Поступивший на счетчик 14 (+1)-ый импульс, устанавливает счетчик 14 в исходное состо ние. При поступлении на счетчик 14 (i+n)-ro импульса через врем  t после i-го импульса, на первой выходной шине 16 дешифратора 15 формируетс  сигнал , который вли ет на состо ние устройства,в трех различных случа х по разному. Если до момента поступлении (i+ +п)-го импульса на счетчик 14 входной триггер 3 устанавливаетс  в еди ничное состо ние, запомнив факт прихода по шине 19 второго или очередного импульса единичной фазы ненормированного и несинхронизированного парафазного кода, то сигнал с первой выходной шины 16 дешифратора 15 устанавливает выходной триггер 7 в единичное состо ние и далее повто р етс  цикл формировани  второго ил очередного импульса единичной фазы нормированного и синхронизированного парафазного кода по шине внешнег списьшани  единичной фазы 21. Если до момента поступлени  (1+ +п)-го импульса на счетчик 14 входной триггер 4 устанавливаетс  в еди ничное состо ние, запомнив факт при хода по шине 20 первого или очередного импульса нулевой фазы ненормированного и несинхронизированного парафазного кода, то сигнал с перво выходной шины 16 дешифратора 15, по ступив на второй выход элемента 6 совпадени , дает разрешение дл  про хождени  сигнала с выхода входного триггера 4 через элемент 6 совпадени  на единичный вход выходного три гера 8, который устанавливаетс  в ед ничное состо ние, С этого момента на шине 22 начинаетс  цикл формировани  первого или очередного импульса нулевой фазы нормированного и син ронизированного парафазного кода. Если до момента поступлени  (1+ +п)-го импульса на счетчик 14 вход 6 . ittie триггеры 3 и 4 не устанавливаютс  в единичное состо ние, то сигнал с первой выходной шины 16 дешифратора 15 через первый элемент 10 совпадени  поступает на нулевой вход триггеipa li запуска и на вход уст. новки в ноль счетчика 14, устанавлива  их в исходное состо ние. Это происходит после поступлени  на шины 19 и 20 последнего импульса ненормированного и несинхронизированного парафаз- него кода. После этого устройство готово к приему следующей и myльcнoй последовательности. Выходна  импульсна  последовательность характеризуетс  следующими параметрами. Длительность импульсов на выходе устройства определ етс  временньгм интервалом t.+t между передними фронтами И -го и -1 -го и шульсов, поступающих на счетчик 14 с задающего генератора 13, а скважность. отношением временных интервалов /t, З временной интервал между передними фронтами -1-го и (i+n)-ro импульсов, характеризующий паузу между двум  соседними импульсами на выходе устройства . Задержка передаваемой информации определ етс  временным интервалом tg ме сду передним фронтом первого приход щего импульса по шине 19 или 20 и передним фронтом И го импульса, поступающего на счетчик 14- с задающего генератора 13. Таким образом, предлагаемое устройство синхронизации и нормировани  импульсных последовательностей обл дает расширеннььми логическш-га возможност ми , а именно позвол ет сштеронизировать и нормировать парафазный код с 1Фшульсами, искаженными на входе по длительности и скважности, т.е. получить на выходе устройства тот же парафазный код, но уже с импульсами заданной длительности и скважности, синхронизированными частотой задаюего генератора. Кроме того, устройство уменьшает врем  задержки переаваемых импульсных последовательностей . Формула изобретени  Устройство синхронизации и нормиовани  импульсных последовательостей , содержалцее два канала норми
SU792837782A 1979-11-12 1979-11-12 Устройство синхронизации и нормировани импульсных последовательностей SU855981A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792837782A SU855981A1 (ru) 1979-11-12 1979-11-12 Устройство синхронизации и нормировани импульсных последовательностей

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792837782A SU855981A1 (ru) 1979-11-12 1979-11-12 Устройство синхронизации и нормировани импульсных последовательностей

Publications (1)

Publication Number Publication Date
SU855981A1 true SU855981A1 (ru) 1981-08-15

Family

ID=20858438

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792837782A SU855981A1 (ru) 1979-11-12 1979-11-12 Устройство синхронизации и нормировани импульсных последовательностей

Country Status (1)

Country Link
SU (1) SU855981A1 (ru)

Similar Documents

Publication Publication Date Title
US4771442A (en) Electrical apparatus
SU855981A1 (ru) Устройство синхронизации и нормировани импульсных последовательностей
SU839038A1 (ru) Формирователь длительности им-пульСОВ
SU1554071A1 (ru) Устройство дл измерени времени опережени синхронизатора
SU741441A1 (ru) Устройство дл синхронизации импульсов
SU788411A1 (ru) Устройство коррекции фазы
SU1112543A1 (ru) Устройство задержки импульсов
SU1170419A1 (ru) Устройство дл синхронизации часов
JP3211283B2 (ja) フィルター回路
SU1539724A1 (ru) Устройство дл измерени временных интервалов
SU1559418A1 (ru) Устройство тактовой синхронизации
SU1149425A2 (ru) Устройство дл фазовой синхронизации
SU611286A1 (ru) Устройство фазовой автоподстройки частоты
SU1035828A1 (ru) Синхрогенератор приемной части телевизионных систем
SU1058081A1 (ru) Устройство синхронизации последовательности импульсов
SU739510A1 (ru) Устройство дл синхронизации каналов
SU1265983A1 (ru) Селектор импульсов по частоте следовани
SU860296A1 (ru) Устройство дл формировани импульсных последовательностей
SU1432751A1 (ru) Фазовый синхронизатор
SU1476453A1 (ru) Устройство дл синхронизации приема асинхронных сигналов
RU1807488C (ru) Устройство дл мажоритарного выбора сигналов
RU1829111C (ru) Устройство дл умножени частоты
SU1113906A1 (ru) Устройство синхронизации полей телевизионного приемника
SU660290A1 (ru) Устройство дл синхронихации импульсных последовательснотей
SU1270881A2 (ru) Формирователь пачек импульсов