JPS63184152A - プロセツサ間通信制御方式 - Google Patents

プロセツサ間通信制御方式

Info

Publication number
JPS63184152A
JPS63184152A JP1511987A JP1511987A JPS63184152A JP S63184152 A JPS63184152 A JP S63184152A JP 1511987 A JP1511987 A JP 1511987A JP 1511987 A JP1511987 A JP 1511987A JP S63184152 A JPS63184152 A JP S63184152A
Authority
JP
Japan
Prior art keywords
processor
communication
control processor
arithmetic
control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1511987A
Other languages
English (en)
Inventor
Takaharu Kobayashi
隆治 小林
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP1511987A priority Critical patent/JPS63184152A/ja
Publication of JPS63184152A publication Critical patent/JPS63184152A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Multi Processors (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はプロセッサ間通信制御方式に関し、特に高速科
学演算(ベクトル演算)を遂行する演算プロセッサと、
この演算プロセッサを制御し通常のオペレーティングシ
ステムのもつ機能を遂行する制御プロセッサとからなる
マルチプロセッサシステムにおける前記演算プロセッサ
のプロセッサ間通信の制御方式に関する。
〔従来の技術〕
一般にこの種のマルチプロセッサシステムでは。
演算プロセッサと制御ノロセッサ間の通信回数は各プロ
セッサの共通領域、またはシステムの共通領域にアカウ
ントするのが普通である。(特願昭60−212841
および特願昭60−125036参照)〔発明の解決し
ようとする問題点〕 このように、従来演算プロセッサ上で動作するタスクの
要求によシ演算プロセッサから制御プロセッサへプロセ
ッサ間通信を行なった場合、演算プロセッサは制御プロ
セッサへの通信回数を演算プロセッサの共通領域または
システムの共通領域にアカウントしていたため、制御プ
ロセッサへのプロシジャ呼出回数がタスク単位ではわか
らないという問題点があった。
本発明はこのような従来の問題点を解決したもので、そ
の目的は、演算プロセッサから制御プロセッサへのプロ
シジャ呼出回数をタスク単位でアカウントすることによ
り演算プロセッサ上で動作するタスク(ジョブ)の特徴
を明確にし、システム及び演算プロセッサの性能を向上
させることにある。
〔問題点を解決するための手段〕
本発明によると、相互の通信機能を有する演算グロセノ
サと該演算プロセッサを制御する制御プロセッサとの間
で主記憶装置の共通通信領域を介して通信データの授受
を行なうマルチプロセッサシステムにおける前記演算プ
ロセッサから前記制御プロセッサへの通信において、前
記制御プロセッサへのプロシジャ呼出通信を判定する手
段と。
該判定手段の判定結果により演算プロセッサから制御プ
ロセッサへのプロシジャ呼出回数をタスク単位でアカウ
ドする手段とを含むことを特徴とするプロセッサ間通信
制御方式が得られる。
〔実施例〕
次に2本発明について図面を参照して説明する。
第1図は本発明を実施するマルチプロセッサシステムの
一例を示すブロック図である。第1図のマルチプロセッ
サシステムは、プロセッサ間通信手段を持ち高速科学演
算を遂行する演算プロセッサ4.及びプロセッサ間通信
手段をもち通常のオフ制御ブロック10.制御グロセッ
サ呼出回数111を含むタスク状態ブロック11.Mグ
ロ行なう入出力処理装置5と、プログラムやデータなど
が記憶されている入出力装置6とで構成される。
演算プロセッサ4とこれを制御する制御プロセッサ3と
の各々に設けられたプロセッサ間通信手段は、信号線2
0を介して相互に接続され、この信号線を介して通信信
号等の各種の制御信号の授受が可能である。
第2図は演算プロセッサ4が制御プロセッサ3ヘゾロセ
ソサ間通信を送信するときの流れ図であり、21〜24
は各ステツプを示す。以下第1図及び第2図を参照して
本実施例の動作を説明する。
先ず、演算プロセッサ4上で動作するタスクが制御プロ
セッサ3ヘプロセソサ間通信を要求したとき、第2図に
示した送信処理が行なわれ1通信データが主記憶装置1
にある通信データ領域12に書込まれ(21) 、制御
プロセッサ3へ送信する通信データがプロシジャ呼出通
信であるかどうか判定され(22)、該判定結果により
プロ7・シャ呼出通信要求ならばタスク状態ブロック1
1内の制御プロセッサ呼出回数111が〔1〕増加され
(23)。
そして通信機能を使用して制御プロセッサ3へ送信が行
なわれる(24)。
以上のようにして、タスク状態ブロック11内の制御プ
ロセッサ呼出回数111がアカウントされるので、演算
プロセッサ4上で動作するタスク(ノヨプ)が終了した
とき、制御プロセッサ呼出回数111をアカウント情報
として出力するようにする。
〔発明の効果〕
以上説明したように2本発明は、演算グロセソサから制
御プロセッサへプロシジャ呼出のグロセノサ間通信を行
なったとき、fロシソヤ呼出回数をタスク単位にアカウ
ントすることにより、演算プロセッサ上で動作するタス
ク(ジョブ)ごとのプロシジャ呼出回数が明確にできる
という効果がある。
【図面の簡単な説明】
第1図は本発明を実施するマルチプロセッサシステムの
一例を示すブロック図、第2図は演算プロセッサ4が制
御プロセッサ3ヘプロセツサ間通信を送信するときの処
理の流れ図である。 図において、1は主記憶装置、2は科学演算処理装置、
3は制御プロセッサ、4は演算プロセッサ、10はタス
ク制御ブロック、11はタスク状態ブロック、111は
制御プロセッサ呼出回数。 12は通信データ領域である。 第1図

Claims (1)

    【特許請求の範囲】
  1. 1、相互の通信機能を有する演算プロセッサと該演算プ
    ロセッサを制御する制御プロセッサとの間で主記憶装置
    の共通通信領域を介して通信データの授受を行なうマル
    チプロセッサシステムにおける前記演算プロセッサから
    前記制御プロセッサへの通信において、前記制御プロセ
    ッサへのプロシジャ呼出通信を判定する判定手段と、該
    判定手段の判定結果により演算プロセッサから制御プロ
    セッサへのプロシジャ呼出回数をタスク単位でアカウン
    トする手段とを含むことを特徴とするプロセッサ間通信
    制御方式。
JP1511987A 1987-01-27 1987-01-27 プロセツサ間通信制御方式 Pending JPS63184152A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1511987A JPS63184152A (ja) 1987-01-27 1987-01-27 プロセツサ間通信制御方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1511987A JPS63184152A (ja) 1987-01-27 1987-01-27 プロセツサ間通信制御方式

Publications (1)

Publication Number Publication Date
JPS63184152A true JPS63184152A (ja) 1988-07-29

Family

ID=11879934

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1511987A Pending JPS63184152A (ja) 1987-01-27 1987-01-27 プロセツサ間通信制御方式

Country Status (1)

Country Link
JP (1) JPS63184152A (ja)

Similar Documents

Publication Publication Date Title
US5428799A (en) Redirection of interrupts to microprocessors
US4318174A (en) Multi-processor system employing job-swapping between different priority processors
JPS63184152A (ja) プロセツサ間通信制御方式
JP2539436B2 (ja) プロセツサ間通信方式
JPS63279357A (ja) プロセッサ間の通信制御方法
JPH0668040A (ja) プロセッサ間通信用キュー制御方式
JPH01305461A (ja) バス使用権制御方式
JPH03223955A (ja) 情報処理システム
JPH05324574A (ja) プロセッサ間通信方式
JPH09282297A (ja) デュアルポートメモリを用いたcpu間通信シス テム
JPH0342762A (ja) マルチプロセッサシステムのプロセッサ間通信方法
JP2563082Y2 (ja) 疑似通信制御装置
JPH01300364A (ja) マルチプロセッサ方式
JPS6143369A (ja) マルチプロセツサシステム
JPH0374751A (ja) 入出力制御装置
JPH0296833A (ja) 異機種ジョブ制御方式
JPS61260345A (ja) マルチプロセサ間のバス制御方式
KR19980015549A (ko) 다수 프로세서간의 통신장치
JPH02231668A (ja) 分散システムのジョブ発生方式
JPH0750465B2 (ja) 通信制御方法
JPS6232542A (ja) デ−タ処理装置
JPH0375808A (ja) ソフトウェアタイマ管理方式
JPH02126351A (ja) データ転送制御方法
JPS61110257A (ja) マルチプロセサシステムにおける割込み処理方式
JPH04359355A (ja) 分散型対話処理システム