JPS63181123U - - Google Patents

Info

Publication number
JPS63181123U
JPS63181123U JP7303187U JP7303187U JPS63181123U JP S63181123 U JPS63181123 U JP S63181123U JP 7303187 U JP7303187 U JP 7303187U JP 7303187 U JP7303187 U JP 7303187U JP S63181123 U JPS63181123 U JP S63181123U
Authority
JP
Japan
Prior art keywords
operated
switch
frequency signal
display
down counter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP7303187U
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP7303187U priority Critical patent/JPS63181123U/ja
Publication of JPS63181123U publication Critical patent/JPS63181123U/ja
Pending legal-status Critical Current

Links

Description

【図面の簡単な説明】
図は本考案のテープレコーダの表示装置の1実
施例のブロツク構成図である。 DIS……表示部、D1〜D10……表示素子
、OSC……発振回路、DC……分周回路、SW
2……切換スイツチ、UDC……アツプダウンカ
ウンタ、CC……制御回路、SREC……録音用
スイツチ、SPLAY……再生用スイツチ、SF
F……早送り用スイツチ、SREW……巻戻し用
スイツチ。

Claims (1)

    【実用新案登録請求の範囲】
  1. 複数個の表示素子を配列してなる表示部と、こ
    の表示部の各表示素子を順次点灯させるための周
    波数信号を出力する発振回路と、この発振回路の
    周波数信号を巻戻し用スイツチおよび早送り用ス
    イツチの各操作時にそれぞれ直接通過させ且つ再
    生用スイツチの操作時に分周回路を介して通過さ
    せるよう切換える切換スイツチと、この切換スイ
    ツチを介して入力される周波数信号を前記巻戻し
    用スイツチの操作時のみダウンカウントし且つ前
    記再生用および早送り用の各スイツチの操作時に
    アツプカウントするアツプダウンカウンタと、録
    音用スイツチの操作時のみ録音信号レベルに対応
    する数の前記各表示素子を点灯させるとともにこ
    れ以外の前記各スイツチの操作時に前記アツプダ
    ウンカウンタのカウント信号に応じ且つカウント
    方向に対向して前記各表示素子を順次繰り返えし
    点灯させるよう制御する制御回路とを備えてなる
    ことを特徴とするテープレコーダの表示装置。
JP7303187U 1987-05-15 1987-05-15 Pending JPS63181123U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP7303187U JPS63181123U (ja) 1987-05-15 1987-05-15

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7303187U JPS63181123U (ja) 1987-05-15 1987-05-15

Publications (1)

Publication Number Publication Date
JPS63181123U true JPS63181123U (ja) 1988-11-22

Family

ID=30917003

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7303187U Pending JPS63181123U (ja) 1987-05-15 1987-05-15

Country Status (1)

Country Link
JP (1) JPS63181123U (ja)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60788B2 (ja) * 1976-09-24 1985-01-10 株式会社日立製作所 シリコンゲ−トmis半導体装置の製法
JPS613532B2 (ja) * 1978-07-12 1986-02-03 Hitachi Shipbuilding Eng Co

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60788B2 (ja) * 1976-09-24 1985-01-10 株式会社日立製作所 シリコンゲ−トmis半導体装置の製法
JPS613532B2 (ja) * 1978-07-12 1986-02-03 Hitachi Shipbuilding Eng Co

Similar Documents

Publication Publication Date Title
JPS63181123U (ja)
JPS6034149Y2 (ja) テ−プレコ−ダのレベル表示装置
JPS6120668Y2 (ja)
JPS5939353Y2 (ja) 電子テ−プカウンタ
JPS587517Y2 (ja) テ−プカウンタ−
JPS6051186B2 (ja) テ−プレコ−ダの表示装置
JPS64892U (ja)
JPS624953Y2 (ja)
JPS5815876B2 (ja) テ−プレコ−ダのテ−プ走行方向およびテ−プ残量表示方式
JPS61131255U (ja)
JPS58187094U (ja) テ−プレコ−ダにおける表示装置
JPS587518Y2 (ja) 電子式テ−プカウンタ
JPH0319115Y2 (ja)
JPS5814430Y2 (ja) テ−プインジケ−タ
JPS6235185Y2 (ja)
JPS6037705Y2 (ja) テ−プレコ−ダのメカニズム制御回路
JP2599796B2 (ja) ビデオテープレコーダにおけるフレームカウント装置
JPS62117728U (ja)
JPS6125110Y2 (ja)
JPS587465Y2 (ja) 再生装置
JPH0132221Y2 (ja)
JPH0115003Y2 (ja)
JPH05217354A (ja) 記録・再生装置のモード切換表示装置
JPS58122296U (ja) テ−プ走行カウンタ
JPS5971490U (ja) テ−プレコ−ダの動作設定装置