JPS6316780B2 - - Google Patents

Info

Publication number
JPS6316780B2
JPS6316780B2 JP58013422A JP1342283A JPS6316780B2 JP S6316780 B2 JPS6316780 B2 JP S6316780B2 JP 58013422 A JP58013422 A JP 58013422A JP 1342283 A JP1342283 A JP 1342283A JP S6316780 B2 JPS6316780 B2 JP S6316780B2
Authority
JP
Japan
Prior art keywords
arithmetic processing
processing circuit
attribute
slave
master
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP58013422A
Other languages
English (en)
Other versions
JPS59139468A (ja
Inventor
Itsuoki Kimoto
Mitsuo Sato
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP58013422A priority Critical patent/JPS59139468A/ja
Publication of JPS59139468A publication Critical patent/JPS59139468A/ja
Publication of JPS6316780B2 publication Critical patent/JPS6316780B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Hardware Redundancy (AREA)
  • Multi Processors (AREA)

Description

【発明の詳細な説明】 産業上の利用分野 本発明は2つの演算処理回路をそれぞれ互に高
速バスに対して並列に接続し、一方をマスター
側、他方をスレーブ側として互に同期して動作す
るように構成したいわゆるデユアルタイプの演算
処理装置におけるマスター、スレーブ切換装置に
関する。
従来例の構成とその問題点 一般にデユアルタイプの演算処理装置は高速バ
スに対して並列に接続されている2つの演算処理
回路を一方をマスター側、他方をスレーブ側とし
て互に同期するように構成しているが、もともと
2つの演算処理回路はそれぞれ個別に形成されて
おり、完全に同期をとることは非常に困難であつ
た。そのため、2つの演算処理回路においてその
属性すなわちマスター側として動作させるかスレ
ーブ側として動作させるかを切換える場合、その
タイミングが非常に取り難いという問題があつ
た。したがつて、これまでのこの種のデユアルタ
イプの演算処理装置では現実にマスター側、スレ
ーブ側を切換えられるように構成したものがほと
んどなく、2つの演算処理回路に均等にマスタ
ー、スレーブの働きをさせるということがほとん
ど不可能であつた。
発明の目的 本発明は以上のような従来の欠点を除去するも
のであり、簡単な構成で容易にかつ正確にマスタ
ー、スレーブの切換えが行なえる優れたマスタ
ー、スレーブ切換装置を提供することを目的とす
るものである。
発明の構成 本発明は高速バスに対して並列に接続された2
つの演算処理回路内に切換え指令信号を受けて自
己の演算処理回路が入出力処理中であるか否かを
判定する第1の判定手段、自己の演算処理回路が
独自の固有の処理を実行中であるか否かを判定す
る第2の判定手段、これらの判定手段が入出力処
理中、処理実行中でないと判定したとき自己の演
算処理回路の属性を切換える切換手段、この切換
手段によつてその属性が切換えられたとき、元の
属性が何であつたかを判定し、元の属性がマスタ
ーであつたとき、そのまま処理を終了させ、元の
属性がスレーブであつたとき、自己の演算処理回
路を強制的に一旦入出力のアクセスデータ受信待
ちの処理にし、引き続いて、これを強制的に受信
済みの状態にしてマスターとしての動作をさせる
制御手段を設けたものであり、簡単な構成で容易
にその属性を切換えることができる。
実施例の説明 第1図は本発明のデユアルタイプの演算処理装
置におけるマスタースレーブ切換装置の一実施例
を示すブロツク図であり、図中、1,2は各々個
別に形成された演算処理回路、3は属性の切換え
指令を行なう切換指令装置、4a,4b,4cは
それぞれ切換指令装置3、演算処理装置1,2に
接続された高速バス制御回路、5はデータの伝送
路となる高速バス、6は演算処理回路1,2間の
同期をとるために設けられた同期ポート制御部、
7は上記制御部6のインプツトアウトプツトポー
ト(Sioポート)である。
尚、演算処理回路1,2はそれぞれ高速バス制
御回路4b,4cを介して高速バス5に接続され
ると共に図示していない各種回路や機器に接続さ
れこれらの間でデータの授受を行なうように構成
されている。そして、一方の演算処理回路(たと
えば1)で得られるパラレル形式の同期信号が同
期ポート制御回路6によつて一旦シリアル形式の
同期信号に変換され再びパラレル形式の同期信号
に変換されて他方の演算処理回路(たとえば2)
に伝達され、他方の演算処理回路内で他方の演算
処理回路で得られるパラレル形式の同期信号と比
較され、他方の演算処理回路が一方の演算処理回
路に同期して動作するように構成されている。
上記実施例において、定常状態では他方の演算
処理回路(たとえば2)が一方の演算処理回路
(たとえば1)に同期して動作しており、相互間
及び図示していない各種回路、機器との間でデー
タの授受を行ない所要の処理を実行している。す
なわち演算処理回路1,2はたとえば一方の演算
処理回路1がマスター側、他方の演算処理回路2
がスレーブ側として動作している。
今、切換指令装置より切換指令信号を送出した
とする。切換指令信号は高速バス制御回路4a、
高速バス5、高速バス制御回路4b,4cを介し
てそれぞれ演算処理回路1,2に入力される。演
算処理回路1,2は切換指令信号を受けると、第
2図に示すように演算処理回路1,2の内
ROM,RAM内にメモリーされたプログラムに
したがつて、先ず自己の演算処理回路が入出力処
理中であるか否かの判定を行なう。自己の入出力
が動作中であれば予め定められた一定時間、上記
指令信号にもとづく実行権を放棄し、上記一定時
間後に再び入出力処理中であるか否かの判定を行
なう、入出力が非動作中であれば引き続いて自己
の演算処理回路が独自の固有の処理を実行中であ
るか否かの判定を行なう。自己独自の固有の処理
実行中であれば入出力動作中の場合と同様予め定
められた一定時間上記指令信号にもとづく実行権
を放棄し上記一定時間経過後に再び入出力処理中
であるか否かの判定に戻る。自己固有の処理非実
行中であれば次に自己の演算処理回路の属性を切
換える。すなわち、マスター側の演算処理回路は
スレーブ側に、スレーブ側の演算処理回路はマス
ター側にそれぞれ切換えられる。そして、その
後、自己の演算処理回路が元スレーブ側であつた
か否かの判定を行なう。元マスター側である場合
にはそのまま属性切換え処理を終了し、元のスレ
ーブ側である場合には引き続いて自己の演算処理
回路をマスター側の演算処理回路からの入出力の
アクセスデータ受信待ちの処理にし、引続いてこ
れを強制的に受信済みの状態にしてスレーブ側の
処理を終結させ、マスターとしての動作をさせ
る。
このように、上記実施例によれば各演算処理回
路1,2内のROM,RAMにメモリーされたプ
ログラムにより、各演算処理回路1,2の入出力
非動作中および固有の処理非実行中に各演算処理
回路1,2の属性を切換えるように構成してお
り、したがつて、任意のタイミングで容易に属性
を切換えることができ、実用上きわめて有利であ
る。
発明の効果 本発明は上記実施例より明らかなように、高速
バスに対して並列に接続された2つの演算処理回
路内に切換え指令信号を受けて自己の演算処理回
路が入出力処理中であるか否かを判定する第1の
判定手段、自己の演算処理回路が自己固有の処理
実行中であるか否かを判定する第2の判定手段、
これらの判定手段が入出力処理中および処理実行
中でないと判定したとき自己の演算処理回路の属
性を切換える切換手段、この切換手段によつてそ
の属性が切換えられたとき元の属性が何であつた
かを判定し、元の属性がマスター側であつたとき
にはそのまま属性切換処理を終了させ、元の属性
がスレーブ側であつたときには自己の演算処理回
路を強性的にアクセスデータ受信待ちの状態にし
ここにデータを与えてスレーブとしての処理を終
結させる手段を設けたものであり、簡単な構成で
任意にマスター、スレーブの切換えを行なうこと
ができ、実用上きわめて有利なものである。
【図面の簡単な説明】
第1図は本発明のデユアルタイプの演算処理装
置におけるマスター、スレーブ切換装置の一実施
例のブロツク図、第2図は同装置を構成する各演
算処理回路の動作を示すフローチヤート図であ
る。 1,2……演算処理回路、3……切換指令装
置、4a,4b,4c……高速バス制御回路、5
……高速バス、6……同期ポート制御部、7……
Sioポート。

Claims (1)

    【特許請求の範囲】
  1. 1 高速バスに対して並列に接続された2つの演
    算処理回路内に切換え指令信号を受けて自己の演
    算処理回路が入出力処理中であるか否かを判定す
    る第1の判定手段、自己の演算処理回路が自己固
    有の処理実行中であるか否かを判定する第2の判
    定手段、これらの判定手段が入出力処理中および
    処理実行中でないと判定したとき、自己の演算処
    理回路の属性を切換える切換手段、この切換手段
    によつてその属性が切換えられたとき元の属性が
    何であつたかを判定し、元の属性がマスター側で
    あつたときそのまま属性切換処理を終了させ、ス
    レーブ側であつたとき自己の演算処理回路をアク
    セスデータ受信待ちの状態にし、ここにデータを
    与えて強制的にスレーブとしての処理を終結さ
    せ、マスターとしての動作を行なうようにする手
    段を設けて成るデユアルタイプの演算処理装置に
    おけるマスター、スレーブ切換装置。
JP58013422A 1983-01-28 1983-01-28 デユアルタイプの演算処理装置におけるマスタ−、スレ−ブ切換装置 Granted JPS59139468A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58013422A JPS59139468A (ja) 1983-01-28 1983-01-28 デユアルタイプの演算処理装置におけるマスタ−、スレ−ブ切換装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58013422A JPS59139468A (ja) 1983-01-28 1983-01-28 デユアルタイプの演算処理装置におけるマスタ−、スレ−ブ切換装置

Publications (2)

Publication Number Publication Date
JPS59139468A JPS59139468A (ja) 1984-08-10
JPS6316780B2 true JPS6316780B2 (ja) 1988-04-11

Family

ID=11832689

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58013422A Granted JPS59139468A (ja) 1983-01-28 1983-01-28 デユアルタイプの演算処理装置におけるマスタ−、スレ−ブ切換装置

Country Status (1)

Country Link
JP (1) JPS59139468A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10843137B2 (en) 2015-12-10 2020-11-24 Fujifilm Corporation Method for producing protective-layer-covered gas separation membrane, protective-layer-covered gas separation membrane, gas separation membrane module, and gas separation apparatus

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04109518U (ja) * 1991-03-11 1992-09-22 スタンレー電気株式会社 障害波防止用フイルタ装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10843137B2 (en) 2015-12-10 2020-11-24 Fujifilm Corporation Method for producing protective-layer-covered gas separation membrane, protective-layer-covered gas separation membrane, gas separation membrane module, and gas separation apparatus

Also Published As

Publication number Publication date
JPS59139468A (ja) 1984-08-10

Similar Documents

Publication Publication Date Title
JPS6314387B2 (ja)
JPS6316780B2 (ja)
JPH0736720A (ja) 二重化コンピュータ装置
JPH0298765A (ja) Dmaデータ転送方式
JPS63237157A (ja) デ−タ処理システム
JPH04255048A (ja) データ通信速度切替方式
JPH0410043A (ja) バス転送方式および情報処理システム
JPS59142661A (ja) デユアルタイプの演算処理装置
JPH02135559A (ja) 入出力装置切替制御方式
JP2597729B2 (ja) マイクロコンピュータ
JPH02178805A (ja) リモートi/o制御方法
JPH03156552A (ja) ダイレクトメモリアクセス制御回路方式
JPH03268257A (ja) 制御装置
JPH04111558A (ja) シリアル入出力装置
JPH027240B2 (ja)
JPH03191455A (ja) 従属同期制御方法および装置
JPH0385659A (ja) 多重シリアル・バス通信装置
JPH02272667A (ja) 入出力信号処理方式
JPS63186357A (ja) Dma転送開始コマンド設定回路
JP2002297209A (ja) シーケンス制御装置におけるシーケンスプログラム格納方法
JPH0370266B2 (ja)
JPH01144134A (ja) 空間切替方式
JPH0887442A (ja) メモリ装置およびこれを用いた電子機器
JPS6336459A (ja) 高速dma転送方式
JPS5827223A (ja) ダイレクト・メモリ・アクセス方式