JPS631665B2 - - Google Patents

Info

Publication number
JPS631665B2
JPS631665B2 JP12868179A JP12868179A JPS631665B2 JP S631665 B2 JPS631665 B2 JP S631665B2 JP 12868179 A JP12868179 A JP 12868179A JP 12868179 A JP12868179 A JP 12868179A JP S631665 B2 JPS631665 B2 JP S631665B2
Authority
JP
Japan
Prior art keywords
output
detection circuit
muting
monostable multivibrator
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP12868179A
Other languages
English (en)
Other versions
JPS5654612A (en
Inventor
Hiromi Sasao
Yukio Fujimagari
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
KENUTSUDO KK
Original Assignee
KENUTSUDO KK
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by KENUTSUDO KK filed Critical KENUTSUDO KK
Priority to JP12868179A priority Critical patent/JPS5654612A/ja
Publication of JPS5654612A publication Critical patent/JPS5654612A/ja
Publication of JPS631665B2 publication Critical patent/JPS631665B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Transmission Systems Not Characterized By The Medium Used For Transmission (AREA)

Description

【発明の詳細な説明】 本発明はビデオテープレコーダ(以下VTRと
記す)を記録媒体として録音したパルスコードモ
ジユレーシヨンされた信号(以下、PCM信号と
記す)を再生するPCM再生装置のミユーテング
制御回路に関する。
VTRを記録媒体として録音したPCM信号を再
生する場合のミユーテング制御にはPCM信号の
再生装置特有のミユーテング制御を行うことが必
要不可欠である。しかるにPCM再生装置におけ
るミユーテング制御にはまだ確立されたものがな
い。
本発明は、垂直同期パルスをトリガ信号とし
て、再生系の安定するまでの時間に対応した時間
中、出力パルスを発する第1の検出回路と、再生
中のPCM信号から所定数の水平同期パルスの継
続した欠落を検出する第2の検出回路と、前記第
1または第2の検出回路の出力を入力して、ミユ
ーテング制御信号を出力するミユーテング出力発
生回路とを備え、前記ミユーテング出力発生回路
の出力を第1の検出回路の入力側へ帰還させて、
前記第1の検出回路が上記出力パルス発生中は、
その第1の検出回路へのトリガ信号の入力を禁止
し、かつ前記第2の検出回路の出力または初期リ
セツト信号により、ミユーテング出力発生回路を
リセツトするように構成したことを特徴とするも
のである。
以下、本発明を実施例により説明する。
第1図は本発明の一実施例のブロツク図であ
る。
1は単安定マルチバイブレータで構成した第1
の検出回路であり、単安定マルチバイブレータ1
にはテレビジヨン信号の垂直同期パルスが入力さ
れ、垂直同期パルスの立上りでトリガされる。ま
た単安定マルチバイブレータ1の出力パルス幅
Tw1はPCM信号の再生装置の再生系が安定する
までの時間よりやや長い時間に設定してある。こ
の再生系の安定するまでの時間は再生系中にはフ
エーズロツクドループなどが使用されており、そ
の電圧制御発振器の出力周波数が安定するまでに
一定の時間を必要とするためである。
また、単安定マルチバイブレータ1の出力Qは
オアゲート4を通して帰還し、単安定マルチバイ
ブレータ1の出力パルス発生中のトリガ信号の入
力することを禁止している。
3はJKフリツプフロツプを構成した出力発生
回路であり、JKフリツプフロツプ3のJ入力端
は電源+VCCに、K入力端はアースにそれぞれ接
続し、単安定マルチバイブレータ1の出力Qでセ
ツトされる。本実施例ではJKフリツプフロツプ
3は出力から単にミユーテング制御信号を発生
させるのみでなく、JKフリツプフロツプ3の出
力Qをオアゲート4を通して単安定マルチバイブ
レータ1に帰還し、JKフリツプフロツプ3がミ
ユーテングを指示していないときは単安定マルチ
バイブレータ1のトリガ信号が入力することを禁
止している。
2は再トリガ可能な単安定マルチバイブレータ
(以下、単安定マルチバイブレータと記す)で構
成した第2の検出回路であつて、テレビジヨン信
号の水平同期パルスが入力され、水平同期パルス
の立上りでトリガされ、その出力はオアゲート
5を通して単安定マルチバイブレータ1および
JKフリツプフロツプ3をリセツトさせる。単安
定マルチバイブレータ2の出力パルス幅TW2は水
平同期パルスの周期の所定数倍たとえば4倍より
やや長い時間に設定してある。そこで水平同期パ
ルスが引き続いて入力されているときには常に再
トリガし出力は低電位出力で単安定マルチバイ
ブレータ1およびJKフリツプフロツプ3は単安
定マルチバイブレータ2の出力でリセツトされ
ない。しかるに水平同期パルスが継続して前記所
定数+1個以上、入力されてこないときすなわち
前記の如く所定数が4のときは5個以上の水平同
期パルスが欠落したとき、単安定マルチバイブレ
ータ2の出力は高電位となり、オアゲート5を
通して単安定マルチバイブレータ1およびJKフ
リツプフロツプ3をリセツトする。
一方、6は再生用バツフアメモリ8に書き込み
アドレスを指定する書き込みアドレスカウンタで
あり、書き込みアドレスカウンタ6はVTRの再
生駆動回路の駆動パルスを入力として計数し、書
き込みアドレスカウンタ6の出力で書き込みアド
レスを指定する。7は再生用バツフアメモリ8の
読み出しアドレスを指定する読み出しアドレスカ
ウンタであり、再生サンプリングパルスを入力と
して計数し、読み出しアドレスカウンタ7の出力
で読み出しアドレスを指定する。書き込みアドレ
スカウンタ6からの指定アドレスと、読み出しア
ドレスカウンタ7からの指定アドレスとの間には
所定値の差(以下この差をオフセツトアドレス値
と記す)があるように、書き込みアドレスカウン
タ6および読み出しアドレスカウンタ7は初期設
定してあり、リセツトにより前記初期設定の状態
に戻る。
オフセツトアドレスの設けてある理由は再生用
バツフアメモリ8からのPCMデータの読み出し
は一定周期で行なわれるのに対し、再生用バツフ
アメモリ8への書き込みは同期信号の存在などの
ために間欠的であるためである。
一方、JKフリツプフロツプ3の出力は書き
込みアドレスカウンタ6および読み出しアドレス
カウンタ7に入力して、書き込みアドレスカウン
タ6および読み出しアドレスカウンタ7をミユー
テング時リセツトさせる。
また、9は第3の検出回路としてのアドレス差
検出回路であつて、たとえば第2図に示す如く構
成する。10は減算器で、減算器10は書き込み
アドレスCWから読み出しアドレスCRを減算する。
11および12は比較器であつて、比較器11は
減算器10の出力(CW−CR)と基準入力CMAX
を入力とし、基準入力CMAX<減算器出力(CW
CR)のとき出力を発生する。比較器12は減算
器10の出力(CW−CR)と基準入力CMINとを入
力とし、基準入力CMIN>減算器出力(CW−CR
のとき出力を発生する。
基準入力CMAXおよびCMINはそれぞれ前記オフセ
ツトアドレス値+許容値、前記オフセツトアドレ
ス値−許容値に設定してある。
比較器11および12の出力はオアゲート13
およびアンドゲート14を通して出力する。なお
アンドゲート14にはゲート信号としてストロー
ブ信号Pを印加する。
上記の如くに構成したアドレス差検出回路9の
出力、すなわちストローブ信号Pの周期毎に取り
出されたアンドゲート14の出力はオアゲート5
を通して単安定マルチバイブレータ1およびJK
フリツプフロツプ3をリセツトさせる。
以上の如く構成したミユーテング制御回路は、
再生開始により垂直同期パルスが印加されると単
安定マルチバイブレータ1の出力Qは高電位とな
る。垂直同期パルスが印加されたときから単安定
マルチバイブレータ1のパルス幅TW1の時間経過
後、単安定マルチバイブレータ1の出力Qは低電
位となる。この単安定マルチバイブレータ1の出
力Qが低電位となつた信号でJKフリツプフロツ
プ3はセツトされ、JKフリツプフロツプ3の出
力は高電位から低電位となりミユーテング制御
信号は低電位となつてミユーテングは解除され
る。すなわち垂直同期パルスの印加後、パルス幅
TW1で設定した再生系が安定するまでの期間、ミ
ユーテングがかけられた状態となつている。ま
た、引き続いて入力される垂直同期パルスによる
再トリガは単安定マルチバイブレータ1の出力Q
の高電位期間中およびJKフリツプフロツプ3が
リセツトされるまで禁止されていることは前述の
通りである。
また、再生VTRの停止、記録時のVTRの停
止、その他の異常等により出力が途切れる時に対
処してミユーテングをかけるため水平同期パルス
が単安定マルチバイブレータ2のパルス幅TW2
設定した(所定数+1)個以上、継続して欠落し
たときは、単安定マルチバイブレータ2の出力
が高電位となり、単安定マルチバイブレータ1お
よびJKフリツプフロツプ3はリセツトされる。
そこでJKフリツプフロツプの出力は高電位と
なり、ミユーテング制御信号は高電位となつてミ
ユーテングがかかる。同時にJKフリツプフロツ
プ3の出力Qは低電位となり単安定マルチバイブ
レータはトリガ可能の状態となり、次に入力され
てくる垂直同期パルスを待機する。従つて、上記
した(所定数+1)個以上の水平同期パルスの欠
落の後、また垂直同期パルスが入力されたときは
単安定マルチバイブレータ1およびJKフリツプ
フロツプ3により再生系が安定する時間経過後、
ミユーテングが解除される。
また一方、書き込みアドレスカウンタ6の出力
と読み出しアドレスカウンタ7のそれぞれの出力
の差(CW−CR)が比較器11および12の基準
入力CMAX,CMINの範囲を越えたとき、すなわち
(CW−CR)>CMAXのとき、または(CW−CR)<
CMINとなつたときはアドレス差検出回路9の出力
は高電位となり、このアドレス差検出回路9の出
力はアンドゲート14に印加したゲートパルスに
同期して出力される。そこでアドレス差検出回路
からの高電位出力は単安定マルチバイブレータ1
およびJKフリツプフロツプ3をリセツトし、前
記した単安定マルチバイブレータ2からのリセツ
トの場合と同様にミユーテング制御信号は高電位
となりミユーテングがかけられる。
なお、ミユーテング制御信号の高電位となつた
とき、書き込みアドレスカウンタ6および読み出
しアドレスカウンタ7はリセツトされ、書き込み
アドレスカウンタ6と読み出しアドレスカウンタ
7の間には初期に設定したオフセツトアドレスを
有する出力値に復帰し、ミユーテング解除ととも
に再び動作を開始する。
ここで比較器11および12の基準入力CMAX
およびCMINを、(オフセツトアドレス値+許容値)
および(オフセツトアドレス値−許容値)にそれ
ぞれ設定してあるため、ノイズなどにより書き込
みアドレスカウンタ6または/および読み出しア
ドレスカウンタ7が誤動作したり、または書き込
みアドレスカウンタ6または/および読み出しア
ドレスカウンタ7の入力が長期間変動したりする
などにより両アドレスカウンタ6,7のアドレス
指定値の差が前記オフセツトアドレス値士許容値
を超えたときに、ミユーテングとともに書き込み
アドレスカウンタ6および読み出しアドレスカウ
ンタ7がリセツトされる。したがつて書き込みア
ドレスカウンタ6と読み出しアドレスカウンタ7
はそれぞれ初期値に戻り、オフセツトアドレス値
が維持される。そこで再生用バツフアメモリ8の
容量を超える異常の状態となることもなくなる。
以上説明した如く本発明によれば、PCM再生
装置の再生系が安定状態となるまでの期間、また
は水平同期パルスが継続して所定数欠落したと
き、PCM再生装置として最適のミユーテングを
行わせることができる。
【図面の簡単な説明】
第1図は本発明の一実施例のブロツク図。第2
図は本発明の一実施例に用いたアドレス差検出回
路の一例のブロツク図。 1および2……単安定マルチバイブレータ、3
……JKフリツプフロツプ、6……書き込みアド
レスカウンタ、7……読み出しアドレスカウン
タ、8……再生バツフアメモリ、9……アドレス
差検出回路。

Claims (1)

  1. 【特許請求の範囲】 1 垂直同期パルスをトリガ信号として、再生系
    の安定するまでの時間に対応した時間中、出力パ
    ルスを発する第1の検出回路と、 再生中のPCM信号から所定数の水平同期パル
    スの継続した欠落を検出する第2の検出回路と、 前記第1または第2の検出回路の出力を入力し
    て、ミユーテング制御信号を出力するミユーテン
    グ出力発生回路とを備え、 前記ミユーテング出力発生回路の出力を第1の
    検出回路の入力側へ帰還させて、前記第1の検出
    回路が上記出力パルス発生中は、その第1の検出
    回路へのトリガ信号の入力を禁止し、かつ前記第
    2の検出回路の出力または初期リセツト信号によ
    り、ミユーテング出力発生回路をリセツトするよ
    うに構成したことを特徴とするPCM信号の再生
    におけるミユーテング制御回路。
JP12868179A 1979-10-05 1979-10-05 Muting control circuit for reproducer of pcm signal Granted JPS5654612A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP12868179A JPS5654612A (en) 1979-10-05 1979-10-05 Muting control circuit for reproducer of pcm signal

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP12868179A JPS5654612A (en) 1979-10-05 1979-10-05 Muting control circuit for reproducer of pcm signal

Publications (2)

Publication Number Publication Date
JPS5654612A JPS5654612A (en) 1981-05-14
JPS631665B2 true JPS631665B2 (ja) 1988-01-13

Family

ID=14990797

Family Applications (1)

Application Number Title Priority Date Filing Date
JP12868179A Granted JPS5654612A (en) 1979-10-05 1979-10-05 Muting control circuit for reproducer of pcm signal

Country Status (1)

Country Link
JP (1) JPS5654612A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01137772U (ja) * 1988-03-07 1989-09-20
JPH0291671U (ja) * 1988-12-27 1990-07-20
JPH06210219A (ja) * 1993-01-20 1994-08-02 Kogashiwa Takeshi 塗装用マスキングフィルム

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59152509A (ja) * 1983-02-18 1984-08-31 Sanyo Electric Co Ltd ミユ−テイング装置
JPS6013359A (ja) * 1983-07-01 1985-01-23 Matsushita Electric Ind Co Ltd Pcm記録再生装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01137772U (ja) * 1988-03-07 1989-09-20
JPH0291671U (ja) * 1988-12-27 1990-07-20
JPH06210219A (ja) * 1993-01-20 1994-08-02 Kogashiwa Takeshi 塗装用マスキングフィルム

Also Published As

Publication number Publication date
JPS5654612A (en) 1981-05-14

Similar Documents

Publication Publication Date Title
US4853914A (en) Time base correction system with coarse and fine correction
JPH0345286Y2 (ja)
JPS631665B2 (ja)
US5065385A (en) Time base control system with coarse and fine correction for a spindle servo
JPH05130568A (ja) ビデオ信号処理装置
US4343022A (en) Apparatus for producing a phase-synchronized reference signal in a video signal reproducing system
JP2531664B2 (ja) ディスク記録情報再生装置における位相同期回路
JP2993048B2 (ja) インデックス信号記録装置
JPS63274290A (ja) Vtr記録再生映像信号のジッタ検出方法
JPS5853704Y2 (ja) 磁気記録再生装置
JPS6245336Y2 (ja)
JPS6261Y2 (ja)
JPS6048940B2 (ja) 信号検出回路
JPH01305785A (ja) ジッタ補正装置
JPS59221186A (ja) 時間軸補正装置
JPH01264492A (ja) Vtr記録再生映像信号のジッタ検出装置
JP3089978B2 (ja) 垂直同期信号挿入装置
JP2615500B2 (ja) 磁気記録再生装置
JPH028385B2 (ja)
JPH0341022B2 (ja)
JPH0456377B2 (ja)
JPS6151663A (ja) デイジタル磁気記録再生装置
JPS6052501B2 (ja) Pcm信号処理装置
JPS619852A (ja) 磁気記録再生装置
JPS59127205A (ja) 収録ミス検知回路