JPS6048940B2 - 信号検出回路 - Google Patents
信号検出回路Info
- Publication number
- JPS6048940B2 JPS6048940B2 JP52035980A JP3598077A JPS6048940B2 JP S6048940 B2 JPS6048940 B2 JP S6048940B2 JP 52035980 A JP52035980 A JP 52035980A JP 3598077 A JP3598077 A JP 3598077A JP S6048940 B2 JPS6048940 B2 JP S6048940B2
- Authority
- JP
- Japan
- Prior art keywords
- output
- monostable multivibrator
- pulse
- signal
- becomes
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
Landscapes
- Synchronizing For Television (AREA)
- Television Signal Processing For Recording (AREA)
- Signal Processing Not Specific To The Method Of Recording And Reproducing (AREA)
Description
【発明の詳細な説明】
この発明は、所定の周波数の信号からなる入力信号から
ノイズ成分を除去して、所期の信号のみを検出できるよ
うにしたものである。
ノイズ成分を除去して、所期の信号のみを検出できるよ
うにしたものである。
録画再生機にて得られる再生映像信号は、時間誤差を有
している。
している。
この時間誤差を補正する方法として、再生水平同期信号
の周波数に応じた周波数のクロックパルスにて、再生映
像信号をディジタル信号に変換してメモリーに書き込み
、これを一定周波数のクロックパルスにて読み出してア
ナログ信号に再変換するという方法がある。この場合、
再生水平同期信号の周波数に応じた書き込み用クロック
パルスを得るにはM℃回路を構成している。ところが、
再生信号にドロップアウトが生じて再生水平同期信号が
欠除したり、スキューにより再生水平同期信号の周期が
突然長くなつたり、いわゆるガードパッドノイズが疑似
水平同期信号として混入して再生水平同期信号の周期が
突然短くなつたりすると、AFC回路の出力信号の周波
数が大きく乱れる不都合があつた。この発明は、上述の
点に鑑みて、上述のようなノイズを除去して、所期の信
号、即ち上述の場合であれば正規の水平同期信号のみを
検出できるようにした信号検出回路を提供しようとする
ものである。
の周波数に応じた周波数のクロックパルスにて、再生映
像信号をディジタル信号に変換してメモリーに書き込み
、これを一定周波数のクロックパルスにて読み出してア
ナログ信号に再変換するという方法がある。この場合、
再生水平同期信号の周波数に応じた書き込み用クロック
パルスを得るにはM℃回路を構成している。ところが、
再生信号にドロップアウトが生じて再生水平同期信号が
欠除したり、スキューにより再生水平同期信号の周期が
突然長くなつたり、いわゆるガードパッドノイズが疑似
水平同期信号として混入して再生水平同期信号の周期が
突然短くなつたりすると、AFC回路の出力信号の周波
数が大きく乱れる不都合があつた。この発明は、上述の
点に鑑みて、上述のようなノイズを除去して、所期の信
号、即ち上述の場合であれば正規の水平同期信号のみを
検出できるようにした信号検出回路を提供しようとする
ものである。
以下、この発明による信号検出回路の一例を、ノイズに
より乱されない再生水平同期信号を得よ一うとする場合
に適用した例について、図を参照しながら説明しよう。
より乱されない再生水平同期信号を得よ一うとする場合
に適用した例について、図を参照しながら説明しよう。
第1図において、1は再生水平同期パルスPHが供給さ
れる入力端子、2はリトリガー形の単安定マルチバイブ
レータで、その準安定状態を保持フする時間Tlは後述
する制御回路よりの制御電圧Ecにより変えられる。3
は、準安定状態を保持する時間が一定時間T2の単安定
マルチバイブレータである。
れる入力端子、2はリトリガー形の単安定マルチバイブ
レータで、その準安定状態を保持フする時間Tlは後述
する制御回路よりの制御電圧Ecにより変えられる。3
は、準安定状態を保持する時間が一定時間T2の単安定
マルチバイブレータである。
4はゲート回路を構成するJKフリツプフロツ5プ回路
で、単安定マルチバイブレータ3の出力゛がそのR入力
として供給され、端子1よりの水平同期パルスPHがそ
のT入力として供給される。
で、単安定マルチバイブレータ3の出力゛がそのR入力
として供給され、端子1よりの水平同期パルスPHがそ
のT入力として供給される。
6は制御回路で、リトリガー形単安定マルチバイブレー
タ7,9、単安定マルチバイブレータ8、ミラー積分回
路10からなり、ミラー積分回路10はダイオード11
,12,13,14、抵抗15,16,17,18、充
放電用コンデンサ19及びトランジスタ20,21,2
2からなる。
タ7,9、単安定マルチバイブレータ8、ミラー積分回
路10からなり、ミラー積分回路10はダイオード11
,12,13,14、抵抗15,16,17,18、充
放電用コンデンサ19及びトランジスタ20,21,2
2からなる。
りトリガー形単安定マルチバイブレータ7及び9の準安
定状態を保持する時間Ts及びT5は例えば1水平周期
の3晧程度に選定され、また単安定マルチバイブレータ
8の準安定状態を保持する時間T。は、単安定マルチバ
イブレータ3のそれT。に等しく選定されている。また
抵抗17,18の抵抗値は抵抗15,16のそれのほぼ
2倍に選定されている。23は判定回路で、発振周波数
が水平周波数の発振器24と、制御回路6の単安定マル
チバイブレータ9の出力M5が「1」のとき、発振器2
4の出力信号によりトリガーされ、準安定状態を保持す
る時間が例えば1水平周期の20晧程度のりトリガー単
安定マルチバイブレータ25と、積分器26と電圧比較
器27からなる。
定状態を保持する時間Ts及びT5は例えば1水平周期
の3晧程度に選定され、また単安定マルチバイブレータ
8の準安定状態を保持する時間T。は、単安定マルチバ
イブレータ3のそれT。に等しく選定されている。また
抵抗17,18の抵抗値は抵抗15,16のそれのほぼ
2倍に選定されている。23は判定回路で、発振周波数
が水平周波数の発振器24と、制御回路6の単安定マル
チバイブレータ9の出力M5が「1」のとき、発振器2
4の出力信号によりトリガーされ、準安定状態を保持す
る時間が例えば1水平周期の20晧程度のりトリガー単
安定マルチバイブレータ25と、積分器26と電圧比較
器27からなる。
そして、入力端子1よりの水平同期パルスPH(第2図
A)の前縁により単安定マルチバイブレータ2がトリガ
ーされて、その出力M1(同図B)が期間T,だけ「1
」となり、この出力M,の後縁従つて立ち下がりにより
単安定マルチバイブレータ3がトリガーされて、その出
力Υ↓(同図C)が期■α。
A)の前縁により単安定マルチバイブレータ2がトリガ
ーされて、その出力M1(同図B)が期間T,だけ「1
」となり、この出力M,の後縁従つて立ち下がりにより
単安定マルチバイブレータ3がトリガーされて、その出
力Υ↓(同図C)が期■α。
だけ「1」となる。即ち、単安定マルチバイブレータ3
の出力として、一定パルス幅のパルスwが得られる。従
つて、第2図のように、出力M2が「1」とζなる期間
内に、即ち、パルスWのパルス幅内に水平同期パルスP
Hの前縁があれば、JKフリップフロップ回路4の出力
CH(同図D)が水平同期パルスPHの前縁からパルス
Wの後縁までの間「1」となる。
の出力として、一定パルス幅のパルスwが得られる。従
つて、第2図のように、出力M2が「1」とζなる期間
内に、即ち、パルスWのパルス幅内に水平同期パルスP
Hの前縁があれば、JKフリップフロップ回路4の出力
CH(同図D)が水平同期パルスPHの前縁からパルス
Wの後縁までの間「1」となる。
このとき、制御回路6においてsは、単安定マルチバイ
ブレータ7は単安定マルチバイブレータ2の出力M1の
立ち下がりによりトリガーされるから、その出力Ma(
同図E)は「O」となり、単安定マルチバイブレータ8
及び9は、JKフリップフロップ回路4の出力CHの立
4ち上がりによりトリガーされて、単安定マルチバイブ
レータ8の出力M,は出力CHの立ち上がりから期間T
2だけ「O」となり、単安定マルチバイブレータ9の出
力r電は「1」となる。従つて、出力CHが「1」とな
る期間汀では、ダイオード12及び13がオンとなり、
抵抗16の値は抵抗17の値より小さいことから、結局
コンデンサ19の充電電荷が放電し、トランジスタ22
のコレクタ側に得られる電圧Ecの値は上昇し、出力C
Hが「O」で出力Id。
ブレータ7は単安定マルチバイブレータ2の出力M1の
立ち下がりによりトリガーされるから、その出力Ma(
同図E)は「O」となり、単安定マルチバイブレータ8
及び9は、JKフリップフロップ回路4の出力CHの立
4ち上がりによりトリガーされて、単安定マルチバイブ
レータ8の出力M,は出力CHの立ち上がりから期間T
2だけ「O」となり、単安定マルチバイブレータ9の出
力r電は「1」となる。従つて、出力CHが「1」とな
る期間汀では、ダイオード12及び13がオンとなり、
抵抗16の値は抵抗17の値より小さいことから、結局
コンデンサ19の充電電荷が放電し、トランジスタ22
のコレクタ側に得られる電圧Ecの値は上昇し、出力C
Hが「O」で出力Id。
が「O」である期間DOでは、ダイオード13のみがオ
ンとなり、コンデンサ19に充電電流が流れ、電圧Ec
の値は低下する。この場合、抵抗16の値は抵抗17つ
の値の112であることから、期間汗に流れる放電電流
と期間圀に流れる充電電流は等しい。従つて、第2図に
示すようにパルスWのパルス幅の中心位置より後に水平
同期パルスPHの前縁がくるときは、電圧Ecは第2図
Hに示すように丁低下する。
ンとなり、コンデンサ19に充電電流が流れ、電圧Ec
の値は低下する。この場合、抵抗16の値は抵抗17つ
の値の112であることから、期間汗に流れる放電電流
と期間圀に流れる充電電流は等しい。従つて、第2図に
示すようにパルスWのパルス幅の中心位置より後に水平
同期パルスPHの前縁がくるときは、電圧Ecは第2図
Hに示すように丁低下する。
そして、この電圧Ecが単安定マルチバイブレータ2の
電源電圧として供給されて、これにより単安定マルチバ
イブレータ2の出力M,の「1」となる期間T,が長く
される。
電源電圧として供給されて、これにより単安定マルチバ
イブレータ2の出力M,の「1」となる期間T,が長く
される。
その結果、第3図A−Hに示すように、パルスWのパル
ス幅T2の中心位置に水平同期パルスPHの前縁がくる
ようにされる。
ス幅T2の中心位置に水平同期パルスPHの前縁がくる
ようにされる。
次に、第4図に示すように、水平同期パルスPH(第4
図A)の間隔THに対して単安定マルチバイブレータ2
の出力M1(同図B)の「1」となる期間T,が短かす
ぎて、この期間T,と単安定マルチバイブレータ3の出
力M2(同図C)が「1」となる期即゛2との和の期間
が間隔THよりも短くなるときには、パルスWのパルス
幅内に水平同期パルスPHの前縁は得られないから、J
Kフリップフロップ回路4の出力CH(同図D)は「O
」のままで立ち上がらない。
図A)の間隔THに対して単安定マルチバイブレータ2
の出力M1(同図B)の「1」となる期間T,が短かす
ぎて、この期間T,と単安定マルチバイブレータ3の出
力M2(同図C)が「1」となる期即゛2との和の期間
が間隔THよりも短くなるときには、パルスWのパルス
幅内に水平同期パルスPHの前縁は得られないから、J
Kフリップフロップ回路4の出力CH(同図D)は「O
」のままで立ち上がらない。
そして、このような期間が3昧平周期以上続くと、単安
定マルチバイブレータ9の出力M。
定マルチバイブレータ9の出力M。
(同図G)が「O」に立ち下がる。このときは、出力M
,の立ち下がりにより単安定マルチバイブレータ7がト
リガーされて、その出力M3(同図E)は「O」の状態
となつており、また、JKフリップフロップ回路4の出
力CHが立ち上がらないから単安定マルチバイブレータ
8はトリガーされず、その出力M.(同図F)は「1」
である。
,の立ち下がりにより単安定マルチバイブレータ7がト
リガーされて、その出力M3(同図E)は「O」の状態
となつており、また、JKフリップフロップ回路4の出
力CHが立ち上がらないから単安定マルチバイブレータ
8はトリガーされず、その出力M.(同図F)は「1」
である。
従つて、このときはダイオード14がオンとなつて、コ
ンデンサ19は充電され、電圧Ec(同図H)は低下す
る。そして、この電圧Ecが単安定マルチバイブレータ
1の電源電圧として供給されて、これにより、単安定マ
ルチバイブレータ1の出力M,の「1」となる期間T,
が長くされ、パルスWのパルス幅内に水平同期パルスP
Hの前縁が得られるよZうになると、JKフリップフロ
ップ回路4の出力CHが立ち上がつて、この立ち上がり
により単安定マルチバイブレータ9がトリガーされて、
その出力M5が「1」となるから、ダイオード14はオ
フとなる。
ンデンサ19は充電され、電圧Ec(同図H)は低下す
る。そして、この電圧Ecが単安定マルチバイブレータ
1の電源電圧として供給されて、これにより、単安定マ
ルチバイブレータ1の出力M,の「1」となる期間T,
が長くされ、パルスWのパルス幅内に水平同期パルスP
Hの前縁が得られるよZうになると、JKフリップフロ
ップ回路4の出力CHが立ち上がつて、この立ち上がり
により単安定マルチバイブレータ9がトリガーされて、
その出力M5が「1」となるから、ダイオード14はオ
フとなる。
そして、その後は、第2図及び第3−図のようにして、
パルスWのパルス幅の中心位置に水平同期パルスPHの
前縁がくるようになる。また、第5図に示すように水平
同期パルスPH(第5図A)の間隔THに対して単安定
マルチバイブレータ2の準安定状態を保持する時間T,
が長いときには、単安定マルチバイブレータ2の出力M
,(同図B)は立ち下がらないから、単安定マルチバイ
ブレータ3はトリガーされず、その出力R4(同図C)
は「1」とならない。従つて、JKフリップフロップ回
路4の出力CH(同図D)も「1」にならない。そして
、このような期間が30水平周期以上続くと、制御回路
6のりトリガー形単安定マルチバイブレータ7の出力M
3(同図E)が「1」となる。このとき出力CHが「1
」に立ち上がらないことから、単安定マルチバイブレー
タの出力M,(同図F)は「1」となり、単安定マルチ
バイブレータ9の出力M,(同図G)は「O」となるか
ら、ダイオード11及び14がオンとなるが、抵抗15
の値は抵抗18のそれより小さいから、結局コンデンサ
19の充電電荷が放電され、単安定マルチバイブレータ
2の電源電圧としての電圧Ec(同図H)は上昇する。
これにより単安定マルチバイブレータ2の準安定状態を
保持する時間T,が短かくされ、出力M,が立ち下がる
ようになると、この立ち下がりにより制衛回路6の単安
定マルチバイブレータ7の出力M。が「o」になり、ダ
イオード11がオフとなるとともに、単安定マルチバイ
ブレータ3の出力M.が「1」となり、パルスWが得ら
れ、そのパルノ幅内に水平同期パルスPHの前縁が得ら
れるからJKフリップフロップ回路4の出力CHが「1
」Jなり、単安定マルチバイブレータ9が出力CHu立
ち上がりによりトリガーされてその出力M5(「1」と
なる。そして、その後は上述と同様にしてパルスWのパ
ルス幅の中心位置に水平同期パルスPHの前縁がくるよ
うにされる。
パルスWのパルス幅の中心位置に水平同期パルスPHの
前縁がくるようになる。また、第5図に示すように水平
同期パルスPH(第5図A)の間隔THに対して単安定
マルチバイブレータ2の準安定状態を保持する時間T,
が長いときには、単安定マルチバイブレータ2の出力M
,(同図B)は立ち下がらないから、単安定マルチバイ
ブレータ3はトリガーされず、その出力R4(同図C)
は「1」とならない。従つて、JKフリップフロップ回
路4の出力CH(同図D)も「1」にならない。そして
、このような期間が30水平周期以上続くと、制御回路
6のりトリガー形単安定マルチバイブレータ7の出力M
3(同図E)が「1」となる。このとき出力CHが「1
」に立ち上がらないことから、単安定マルチバイブレー
タの出力M,(同図F)は「1」となり、単安定マルチ
バイブレータ9の出力M,(同図G)は「O」となるか
ら、ダイオード11及び14がオンとなるが、抵抗15
の値は抵抗18のそれより小さいから、結局コンデンサ
19の充電電荷が放電され、単安定マルチバイブレータ
2の電源電圧としての電圧Ec(同図H)は上昇する。
これにより単安定マルチバイブレータ2の準安定状態を
保持する時間T,が短かくされ、出力M,が立ち下がる
ようになると、この立ち下がりにより制衛回路6の単安
定マルチバイブレータ7の出力M。が「o」になり、ダ
イオード11がオフとなるとともに、単安定マルチバイ
ブレータ3の出力M.が「1」となり、パルスWが得ら
れ、そのパルノ幅内に水平同期パルスPHの前縁が得ら
れるからJKフリップフロップ回路4の出力CHが「1
」Jなり、単安定マルチバイブレータ9が出力CHu立
ち上がりによりトリガーされてその出力M5(「1」と
なる。そして、その後は上述と同様にしてパルスWのパ
ルス幅の中心位置に水平同期パルスPHの前縁がくるよ
うにされる。
このようにしてJKフリップフロップ回路4の出力CH
が立ち上がることにより得られるパルスは、単安定マル
チバイブレータ3の出力M2の「1」となる期間に得ら
れる水平同期パルスに等しいことから、出力端子5には
、ノイズに影響されない正しい水平同期パルスが得られ
ることとなる。
が立ち上がることにより得られるパルスは、単安定マル
チバイブレータ3の出力M2の「1」となる期間に得ら
れる水平同期パルスに等しいことから、出力端子5には
、ノイズに影響されない正しい水平同期パルスが得られ
ることとなる。
そして、判別回路23においては、りトリガー形単安定
マルチバイブレータ25が、制御回路6の単安定マルチ
バイブレータ9の出力゛が「1」となる期間に発振器2
4よりの発振パルスにトリガーされ、その出力が積分器
26により積分され、その積分出力が電圧比較器27に
より電圧比較され、一定電圧以上のとき「1」、それ以
下のとき「O」となる出力INが端子28に得られる。
マルチバイブレータ25が、制御回路6の単安定マルチ
バイブレータ9の出力゛が「1」となる期間に発振器2
4よりの発振パルスにトリガーされ、その出力が積分器
26により積分され、その積分出力が電圧比較器27に
より電圧比較され、一定電圧以上のとき「1」、それ以
下のとき「O」となる出力INが端子28に得られる。
即ち、JKフリップフロップ回路4の出力CHが「1」
に立ち上がり、正しいパルスが得られているときは、単
安定マルチバイブレータ9の出力隣は「1」であるから
、判定回路23の出力囚は「1」である。
に立ち上がり、正しいパルスが得られているときは、単
安定マルチバイブレータ9の出力隣は「1」であるから
、判定回路23の出力囚は「1」である。
また水平同期パルスPHが大きiく乱れて、JKフリッ
プフロップ回路4の出力CHが立ち上がらない期間が3
昧平周期以上続き、単安定マルチバイブレータ9の出力
M5が「1」と「O」とを繰り返すようなときであつて
も、JKフリップフロップ回路4の出力CHが立ち上が
らなりい期間が200水平周期以上続かない限り、出力
仄は「O」とならない。JKフリップフロップ回路4の
出力CHが立ち上がらないときは、前述のように単安定
マルチバイブレータ2の準安定状態を保持する時間が変
えら・5れて単安定マルチバイブレータ3の出力M2が
「1」となる期間の位置が水平同期パルスPHに対して
動かされるから、JKフリップフロップ回路4の出力C
Hが20昧平周期以上得られないということは再生信号
が無信号状態のとき、あるいは、!0テープになにも記
録されていないような場合である。
プフロップ回路4の出力CHが立ち上がらない期間が3
昧平周期以上続き、単安定マルチバイブレータ9の出力
M5が「1」と「O」とを繰り返すようなときであつて
も、JKフリップフロップ回路4の出力CHが立ち上が
らなりい期間が200水平周期以上続かない限り、出力
仄は「O」とならない。JKフリップフロップ回路4の
出力CHが立ち上がらないときは、前述のように単安定
マルチバイブレータ2の準安定状態を保持する時間が変
えら・5れて単安定マルチバイブレータ3の出力M2が
「1」となる期間の位置が水平同期パルスPHに対して
動かされるから、JKフリップフロップ回路4の出力C
Hが20昧平周期以上得られないということは再生信号
が無信号状態のとき、あるいは、!0テープになにも記
録されていないような場合である。
従つて、判定回路23においては、再生信号が無信号状
態であるかどうかが確実に判定できる。
態であるかどうかが確実に判定できる。
従つて、判定回路23の出力Rにより、出力INが「O
」であるときには、冒頭で述べたような時間誤差補正方
法において、再生水平同期パルスPHのかわりに、例え
ば発振器24よりの水平周波数のパルスにより書き込み
用クロックパルスを形成し、かついわゆるドロップアウ
ト補償回路の動作を停止するようにすれば、再生信号が
、無信号状態となつたときには、それを示す再生画が、
未収録テープを再生するときにはそのテープよりの再生
ノイズが再生画として得ることができる。なお、制御回
路6の出力電圧Ecは、単安定マルチバイブレータ2の
時定数回路を定電流駆動するものであるから、電圧Ec
は1/T1にほぼ比例する。
」であるときには、冒頭で述べたような時間誤差補正方
法において、再生水平同期パルスPHのかわりに、例え
ば発振器24よりの水平周波数のパルスにより書き込み
用クロックパルスを形成し、かついわゆるドロップアウ
ト補償回路の動作を停止するようにすれば、再生信号が
、無信号状態となつたときには、それを示す再生画が、
未収録テープを再生するときにはそのテープよりの再生
ノイズが再生画として得ることができる。なお、制御回
路6の出力電圧Ecは、単安定マルチバイブレータ2の
時定数回路を定電流駆動するものであるから、電圧Ec
は1/T1にほぼ比例する。
従つて、入力水平同期パルスPHの周波数土=FHに比
例した電圧を得るには次のようにすTHればできる。
例した電圧を得るには次のようにすTHればできる。
即ち、29は、周波数一電圧変換回路で、りトリガー形
単安定マルチバイブレータ30、これと発振器32を構
成する単安定マルチバイブレ−ター31及び周波数復調
器35を構成する単安定マルチバイブレータ33、ロー
パスフィルタ34からなる。
単安定マルチバイブレータ30、これと発振器32を構
成する単安定マルチバイブレ−ター31及び周波数復調
器35を構成する単安定マルチバイブレータ33、ロー
パスフィルタ34からなる。
りトリガー単安定マルチバイブレータ30は、りトリガ
ー形単安定マルチバイブレータ2と同じ特性のもので、
その準安定状態を保持する時2間LはT。= −T,に
選定され、電圧Ecにより変えられる。また単安定マル
チバイブレータ31の準安定状態を保持する一定時間T
,は、T,=1・1T2に選定されている。従つて、発
振器32の出力周波数F。
ー形単安定マルチバイブレータ2と同じ特性のもので、
その準安定状態を保持する時2間LはT。= −T,に
選定され、電圧Ecにより変えられる。また単安定マル
チバイブレータ31の準安定状態を保持する一定時間T
,は、T,=1・1T2に選定されている。従つて、発
振器32の出力周波数F。
は、ム
となり、第2図あるいは第3図から明らかなように、F
H=1/(T,+−T2)であるからf0=5fH・・
・・・・(2)となり、水平同期パルスPHの周波数F
Hに比例しフたものとなる。
H=1/(T,+−T2)であるからf0=5fH・・
・・・・(2)となり、水平同期パルスPHの周波数F
Hに比例しフたものとなる。
従つて、この発振器32の出力信号が周波数復調器35
にて復調されて、端子36には入力周波数に比例した電
圧が得られる。
にて復調されて、端子36には入力周波数に比例した電
圧が得られる。
なお、37はプレイ釦を押して録画再生機を駆動させた
ときに1個のパルスが得られるパルス発生器で、そのパ
ルスにより発振器32の発振が開始される。
ときに1個のパルスが得られるパルス発生器で、そのパ
ルスにより発振器32の発振が開始される。
以上述べたように、この発明によれば、入力信号、例え
ば水平同期パルスのゲートパルスとしての一定幅のパル
スWの発生位置を、水平同期パルスの平均的な位置に追
従させて、このゲートパルスWのパルス幅内に水平同期
パルスがはいつたときだけ、これを出力として取り出す
ようにしたので、ノイズが除去された水平同期パルスを
得ることができる。
ば水平同期パルスのゲートパルスとしての一定幅のパル
スWの発生位置を、水平同期パルスの平均的な位置に追
従させて、このゲートパルスWのパルス幅内に水平同期
パルスがはいつたときだけ、これを出力として取り出す
ようにしたので、ノイズが除去された水平同期パルスを
得ることができる。
第1図はこの発明による信号検出回路の一例の系統図、
第2図〜第5図はその説明のための波形図である。 2は準安定状態を保持する時間が変えられる単安定マル
チバイブレータ、3は準安定状態を保持する時間が一定
の単安定マルチバイブレータ、4はゲート回路としての
JKフリップフロップ回路、6は制御回路である。
第2図〜第5図はその説明のための波形図である。 2は準安定状態を保持する時間が変えられる単安定マル
チバイブレータ、3は準安定状態を保持する時間が一定
の単安定マルチバイブレータ、4はゲート回路としての
JKフリップフロップ回路、6は制御回路である。
Claims (1)
- 1 入力信号によつてトリガーされ、制御信号に応じて
準安定状態を保持する時間が可変される単安定マルチバ
イブレータと、この単安定マルチバイブレータの出力に
より一定パルス幅のゲートパルスを作成するゲートパル
ス作成手段と、上記ゲートパルス作成手段からのゲート
パルスにより上記入力信号をゲートするゲート手段と、
上記ゲートパルスによりゲートされた入力信号と上記単
安定マルチバイブレータの出力との位相差を検出する位
相差検出手段とを設け、上記位相差検出手段の検出出力
を上記単安定マルチバイブレータに上記制御信号として
供給し、これにより入力信号がゲートパルス内の所定位
置にくるように制御することを特徴とする信号検出回路
。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP52035980A JPS6048940B2 (ja) | 1977-03-30 | 1977-03-30 | 信号検出回路 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP52035980A JPS6048940B2 (ja) | 1977-03-30 | 1977-03-30 | 信号検出回路 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPS53120329A JPS53120329A (en) | 1978-10-20 |
| JPS6048940B2 true JPS6048940B2 (ja) | 1985-10-30 |
Family
ID=12457026
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP52035980A Expired JPS6048940B2 (ja) | 1977-03-30 | 1977-03-30 | 信号検出回路 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPS6048940B2 (ja) |
Families Citing this family (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS55157723A (en) * | 1979-05-28 | 1980-12-08 | Canon Inc | Beam deflecting device |
| JPS6110392A (ja) * | 1984-06-26 | 1986-01-17 | Sony Corp | 記録装置 |
-
1977
- 1977-03-30 JP JP52035980A patent/JPS6048940B2/ja not_active Expired
Also Published As
| Publication number | Publication date |
|---|---|
| JPS53120329A (en) | 1978-10-20 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4853914A (en) | Time base correction system with coarse and fine correction | |
| JPH0345286Y2 (ja) | ||
| JPS6048940B2 (ja) | 信号検出回路 | |
| US4185305A (en) | Video information recording and reproducing methods and apparatus | |
| JPS631665B2 (ja) | ||
| US5065385A (en) | Time base control system with coarse and fine correction for a spindle servo | |
| JPS58164384A (ja) | 磁気記録再生装置 | |
| JPS6261Y2 (ja) | ||
| JPS6127817B2 (ja) | ||
| JPS59117745A (ja) | 再生装置 | |
| JPS6245336Y2 (ja) | ||
| JP2531664B2 (ja) | ディスク記録情報再生装置における位相同期回路 | |
| JPS6333408Y2 (ja) | ||
| JPS623496B2 (ja) | ||
| JPH02218278A (ja) | Fm変調回路 | |
| JPS6120948B2 (ja) | ||
| JPS6214785Y2 (ja) | ||
| JPH0427014Y2 (ja) | ||
| KR870000047B1 (ko) | 비디오 테이프 레코더의 제어신호기록 및 재생시스템 | |
| JPS6226104B2 (ja) | ||
| JPS5467314A (en) | Magnetic recording reproducer | |
| JPS6145435B2 (ja) | ||
| JPS6410137B2 (ja) | ||
| JPS62285268A (ja) | 情報再生装置 | |
| JPS6055579A (ja) | Pcm録音再生装置 |