JPS63163391A - ビツトマツプ表示装置 - Google Patents

ビツトマツプ表示装置

Info

Publication number
JPS63163391A
JPS63163391A JP61313490A JP31349086A JPS63163391A JP S63163391 A JPS63163391 A JP S63163391A JP 61313490 A JP61313490 A JP 61313490A JP 31349086 A JP31349086 A JP 31349086A JP S63163391 A JPS63163391 A JP S63163391A
Authority
JP
Japan
Prior art keywords
image processing
bus
dedicated processor
processor
memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP61313490A
Other languages
English (en)
Inventor
座光寺 充幸
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Yokogawa Electric Corp
Original Assignee
Yokogawa Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Yokogawa Electric Corp filed Critical Yokogawa Electric Corp
Priority to JP61313490A priority Critical patent/JPS63163391A/ja
Publication of JPS63163391A publication Critical patent/JPS63163391A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Controls And Circuits For Display Device (AREA)
  • Image Processing (AREA)
  • Digital Computer Display Output (AREA)
  • Image Generation (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [産業上の利用分野] 本発明は、ビットマツプ表示を行う装置に関し。
特にビットマツプ表示の高速処理に関する。
[従来の技術] 従来より、グラフィック表示に使用するビットマツプデ
ィスプレイは、矩形領域をビット単位で指定し、他の領
域へ転送する処理いわゆるビットビルトや、ラスク演算
機能を用いて制御される。
この場合、表示画面の解像度が高くなると(例えば12
00x17’OOドツト)、ソフトウェアによる制御で
は時間がかかりすぎ、実用的でないという問題があった
本発明は、このような点に鑑みてなされたもので、高解
像度ディスプレイを有するシステムのビットマツプ表示
を高速処理することのできるビットマツプ表示装置を提
供することにある。
[問題点を解決するための手段] このような目的を達成するために、本発明では、ホスト
コンピュータと、 デュアルポートメモリで構成され、表示される1画面分
のイメージが格納され、CRT表示の水平帰線消去時間
中に次に表示する1ライン分のデータの出力準備を行う
映像メモリと、 この映像メモリのデータを表示するためのCRT表示装
置と、 前記ホストコンピュータからの命令により前記映像メモ
リに対しデータ転送の処理を行うと同時にCRT表示装
置への同期信号の発生と前記映像メモリからの表示デー
タの読み出しを行う機能を有する第1の画像処理専用プ
ロセッサと、固定サイズの文字パターンを拡大あるいは
縮小する等の処理機能を有し、1個または複数個の画像
処理専用プロセッサでなる第2の画像処理専用プロセッ
サ群と、 前記ホストコンピュータの制御下において前記第1の画
像処理専用プロセッサと第2の画像処理専用プロセッサ
群を制御するコントローラと。
前記各画像処理専用プロセッサが接続される画像処理専
用プロセッサ用バスと、 前記ホストコンピュータ、コントローラおよび第1の画
像処理専用プロセッサが接続されるホストバスと、 表示する実イメージのデータが格納されると共に、前記
第2の画像i埋立用プロセッサ群用の処理プログラムが
格納されたメモリと、 文字パターンが格納されたキャラクタジェネレータと、 前記メモリとキャラクタジェネレータが接続されるロー
カルバスと、 前記ホストコンピュータにより制御され、前記ローカル
バスな前記ホストバスまたは画像処理専用プロセッサ用
のバスのいずれかに接続換えするためのマルチプレクサ
とを具備したことを特徴とする。
[作用コ 本発明では、画像処理専用のプロセッサを複数個設け、
その画像処理専用プロセッサの起動はコントローラ経由
でホストコンピュータから指示し、その後の文字パター
ンの拡大あるいは縮小などの画像処理、および実イメー
ジ作成等の処理は第2の画像処理専用プロセッサ群が担
当する。第2の画像処理専用プロセッサ群が複数個の画
像処理専用プロセッサで構成されている場合は、各プロ
セッサは同時に並列してそれぞれの処理を実行すること
が可能である。
更に、映像メモリとしてデュアルポートメモリを使用し
てCRT描画効率の向上を図っている。
これにより実イメージの高速な作成処理、画像処理専用
プロセッサ用のバスを使用した実イメージの映像メモリ
への高速転送、および描画効率のアップを実現している
[実施例] 以下図面を参照して本発明の実施例を詳細に説明する。
図は本発明に係るビットマツプ表示装置の一実施例を示
す要部構成図である。図において、1はホストコンピュ
ータの中央処理装置(以下ホストCPUという)、2は
コントローラ、3は第1の画像処理専用プロセッサ、4
および5は第2の画像処理専用プロセッサ群を構成する
同−構成の画像処理専用プロセッサで、ここでは2個の
画像処理専用プロセッサからなる場合を示す。6はデュ
アルポートメモリで構成された映像メモリ、7はCRT
インターフェイス、8は高解像度のCRT表示装置、9
はマルチプレクサ、10はメモリ、11はキャラクタジ
ェネレータ、12はホストバス、13は画像処理専用プ
ロセッサmのバス、14はローカルバスである。
ホストCPUIは各部の制御を行う。特にtitの画像
処理専用プロセッサ3に対してはホストバス12経由で
直積処理命令を与え、他の画像処理専用プロセッサ4と
5に対してはローカルバス14上のメモリ10に書き込
まれた処理内容(処理プログラム)を参照しながら処理
を行う。
映像メモリ6は1表示データが格納されるメモリである
が、特にデュアルポートメモリで構成され、CRT表示
の水平帰線消去時間中に次に表示する1ライン分のデー
タを内蔵のシリアルポート(図示せず)へ転送し出力準
備を行い、表示期間中の描画効率を上げるように構成さ
れている。
CRTインターフェイス7は、映像メモリ6の表示デー
タを並列・直列変換してビデオ信号を生成するもので、
ECL (Emitter  Coupled  Lo
gic)で構成されている。このビデオ信号は第1の画
像処理専用プロセッサ3の制御の下にCRT表示装置8
に表示される。
コントローラ2は1画像処理専用プロセッサ3゜4.5
の各動作を制御すると共に、その動作状態をホストCP
UIへ通知する。
mlの画像処理専用プロセッサ3は、ホストCPUIの
制御下においてメモリ10に作成された実イメージデー
タを映像メモリ6へ高速に転送し、またCRT表示装置
18に対して表示用の同期信号を与えると共に映像メモ
リ2からの表示データの読み出しを行う機能を有する。
第2の画像処理専用プロセッサ4,5は、特に表示デー
タの拡大、縮小、回転、スムージングなどの画像処理機
能を有する。
マルチプレクサ9は、ホストCPUIの制御に従ってロ
ーカルバス14をホストバス12か画像処理専用プロセ
ッサ用のバス13かのいずれかに接続損えするためのも
のである。
キャラクタジェネレータ11は、各文字のフォントパタ
ーンが格納されており、文字コードを指定すると該当す
る文字パターンが呼び出されるようになっている。なお
キャラクタジェネレータ内の文字パターンは固定サイズ
となっている。
このような構成における動作について、文書の実イメー
ジ表示に用いた場合を例にとって次に説明する1文書の
実イメージ表示を実現するためには、任意サイズの文字
をCRT上の任意の表示位置に表示する必要がある。そ
のために、画像処理専用プロセッサ4,5で実行可能な
ズーム命令を用いることにより、キャラクタジェネレー
タ11の固定サイズの文字パターンを拡大または縮小し
メモリ10上にビットマツプ形式で実イメージを作成す
る。
画像処理専用プロセッサ4,5の動作命令は、ホストc
puiよりホストバス12、マルチプレクサ9およびロ
ーカルバス14経出で、予めメモリ10内に定義されて
いる。コントローラ2より画像処理専用プロセッサ4,
5に対して起動をかけると、各画像処理専用プロセッサ
4および5は。
バス13.マルチプレクサ9およびローカルバス14経
出でキャラクタジェネレータ11上の指定された文字パ
ターンを読み出し、続いてズーム命令を実行し、処理さ
れたパターンをメモリ10内の指定された位置に実イメ
ージとして作成していく0画、像処理専用プロセッサ4
と5は、ホストCPUIから起動されると、その後は自
動的に処理動作が進行する。しかもその動作は並列的に
行われ得る。
このようにして1画面分のイメージ作成が完了すると、
その後イメージデータを映像メモリ6へ転送させるため
にホストCPUIはホストバス12経由で第1の画像処
理専用プロセッサ3に対し命令する。命令を受けた画像
処理専用プロセッサ3は、バス13、マルチプレクサ9
およびローカルバス14経由でメモリ10内の指定され
た領域(実イメージの格納された領域)を切り出し、そ
れを映像メモリ6内の指定された領域へ転送する。
また画像処理専用プロセッサ3は、CRTコントローラ
としての機能も有し、CRT表示装置8に対する同期信
号の発生、および映像メモリ6がらの表示データの読み
出しを行う。読み出された表示データは、CRTインタ
ーフェイス7により並列・直列変換され、高速のビデオ
信号としてCRT表示装置8へ送られ、表示される。
なお、第2の画像処理専用プロセッサ群としては、実施
例では2個の画像処理専用プロセッサより構成された場
合を示したが、これに限らず1個または3個以上にして
もよい。
また、本発明はCRT表示を対象としているが。
レーザープリンタなどのように多量の文字などを表示な
いし出力するものにも適用できることは言うまでもない
[発明の効果] 以上詳細に説明したように、本発明によれば次のような
効果がある。
0画像処理用にホストCPUとは別に専用のプロセッサ
を用い。
0画像処理専用プロセッサを複数個使用した場合は、並
列動作を可能とし。
■ホストパスとは別に画像処理用のバスを設けて拡大や
縮小などの処理をホストコンピュータを介さずに実行し
、 ■映像メモリとしてデュアルポートメモリを用いる。
このようにして処理の高速化を実現することができた。
【図面の簡単な説明】
図は本発明に係るビットマツプ表示装置の一実施例を示
す要部構成図である。 1・・・ホストCPU、2・・・コントローラ、3・・
・第1の画像処理専用プロセッサ、4.5・・・第2の
画像処理専用プロセッサ群を構成する画像処理専用プロ
セッサ、6・・・映像メモリ、7・・・CRTインター
フェイス、8・・・高解像度CRT表示装置、9・・・
マルチプレクサ、10・・・メモリ、11・・・キャラ
クタジェネレータ、12・・・ホストバス、13・・・
画像処理専用プロセッサ用のバス、14・・・ローカル
バス。

Claims (1)

  1. 【特許請求の範囲】 ホストコンピュータと、 デュアルポートメモリで構成され、表示される1画面分
    のイメージが格納され、CRT表示の水平帰線消去時間
    中に次に表示する1ライン分のデータの出力準備を行う
    映像メモリと、 この映像メモリのデータを表示するためのCRT表示装
    置と、 前記ホストコンピュータからの命令により前記映像メモ
    リに対しデータ転送の処理を行うと同時にCRT表示装
    置への同期信号の発生と前記映像メモリからの表示デー
    タの読み出しを行う機能を有する第1の画像処理専用プ
    ロセッサと、 固定サイズの文字パターンを拡大あるいは縮小する等の
    処理機能を有し、1個または複数個の画像処理専用プロ
    セッサからなる第2の画像処理専用プロセッサ群と、 前記ホストコンピュータの制御下において前記第1の画
    像処理専用プロセッサと第2の画像処理専用プロセッサ
    群を制御するコントローラと、前記各画像処理専用プロ
    セッサが接続される画像処理専用プロセッサ用のバスと
    、 前記ホストコンピュータ、コントローラおよび第1の画
    像処理専用プロセッサが接続されるホストバスと、 表示する実イメージのデータが格納されると共に、前記
    第2の画像処理専用プロセッサ群用の処理プログラムが
    格納されたメモリと、 文字パターンが格納されたキャラクタジェネレータと、 前記メモリとキャラクタジェネレータが接続されるロー
    カルバスと、 前記ホストコンピュータにより制御され、前記ローカル
    バスを前記ホストバスまたは画像処理専用プロセッサ用
    のバスのいずれかに接続換えするためのマルチプレクサ
    と を具備したことを特徴とするビットマップ表示装置。
JP61313490A 1986-12-25 1986-12-25 ビツトマツプ表示装置 Pending JPS63163391A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61313490A JPS63163391A (ja) 1986-12-25 1986-12-25 ビツトマツプ表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61313490A JPS63163391A (ja) 1986-12-25 1986-12-25 ビツトマツプ表示装置

Publications (1)

Publication Number Publication Date
JPS63163391A true JPS63163391A (ja) 1988-07-06

Family

ID=18041939

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61313490A Pending JPS63163391A (ja) 1986-12-25 1986-12-25 ビツトマツプ表示装置

Country Status (1)

Country Link
JP (1) JPS63163391A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02278475A (ja) * 1989-04-20 1990-11-14 Hitachi Ltd 図形処理装置およびその使用方法ならびにマイクロプロセッサ
JPH05233767A (ja) * 1992-02-20 1993-09-10 Fujitsu General Ltd 画像再生装置
US6727903B1 (en) 1989-04-20 2004-04-27 Hitachi, Ltd. Microprocessor, and graphics processing apparatus and method using the same

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61158384A (ja) * 1984-12-29 1986-07-18 キヤノン株式会社 文字処理装置

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61158384A (ja) * 1984-12-29 1986-07-18 キヤノン株式会社 文字処理装置

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02278475A (ja) * 1989-04-20 1990-11-14 Hitachi Ltd 図形処理装置およびその使用方法ならびにマイクロプロセッサ
US6229543B1 (en) 1989-04-20 2001-05-08 Hitachi, Ltd. Microprocessor, and graphics processing apparatus and method using the same
US6727903B1 (en) 1989-04-20 2004-04-27 Hitachi, Ltd. Microprocessor, and graphics processing apparatus and method using the same
JPH05233767A (ja) * 1992-02-20 1993-09-10 Fujitsu General Ltd 画像再生装置

Similar Documents

Publication Publication Date Title
JP2832008B2 (ja) 画像処理システム
US4885699A (en) Data processing apparatus for editing, filing, and printing image data by means of visual observation of the data on a display screen
JPS63163391A (ja) ビツトマツプ表示装置
JPH0231416B2 (ja)
JP2522070B2 (ja) セグメントデ―タ登録表示方式
JP2760522B2 (ja) 表示制御装置
JPH0434175B2 (ja)
JPS62242225A (ja) ハ−ドコピ−の制御装置
JPH036510B2 (ja)
JPS63136171A (ja) 画像デ−タ処理装置
JP2758875B2 (ja) 登録文字表示システム
JPH06308939A (ja) グラフィックスのリアルタイム表示システム
JPS631547A (ja) レ−ザビ−ムプリンタの印字制御装置
JPS61263764A (ja) プリンタ制御方式
JPH0247782A (ja) 画像信号処理装置
JPH04155588A (ja) 三次元画像処理装置
JPS58225486A (ja) キヤラクタデイスプレイ
JPH0786680B2 (ja) カラー電子製版システム
JPS623293A (ja) ライン移動描画装置
JPS5944088A (ja) 複合デイスプレイ装置
JPH04294418A (ja) フォントパターン転送lsi
JPH01240923A (ja) グラフィック表示処理制御方法
JPS6180292A (ja) 表示装置の制御方式
JPS6383823A (ja) プリント出力編集方式
JPH0319017A (ja) ラスタープロッタ