JPS6298277A - スキヤン回路 - Google Patents

スキヤン回路

Info

Publication number
JPS6298277A
JPS6298277A JP60237614A JP23761485A JPS6298277A JP S6298277 A JPS6298277 A JP S6298277A JP 60237614 A JP60237614 A JP 60237614A JP 23761485 A JP23761485 A JP 23761485A JP S6298277 A JPS6298277 A JP S6298277A
Authority
JP
Japan
Prior art keywords
register
scan
circuit
input
contents
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP60237614A
Other languages
English (en)
Inventor
Isao Ishizaki
石崎 功
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP60237614A priority Critical patent/JPS6298277A/ja
Publication of JPS6298277A publication Critical patent/JPS6298277A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)
  • Test And Diagnosis Of Digital Computers (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 この発明はラッチ素子にて構成されるフリップフロップ
またはレジスタを含むスキャンノ(ス回路網において、
ラッチ素子をスキャンパス回路網に適用したスキャン回
路に関するものである。
〔従来の技術〕
近年における集積回路技術の急進展に伴って、集積回路
を使用した装置はますます高性能化し、多機能化してい
る。そして、このような集積回路を多様した装置では診
断あるいは障害分析を容易にするため、集積回路内ある
いは装置内に1つまたは複数のスキャンパス網にて接続
し、内部のフリップフロップまたはレジスタに直接指定
する値を書き込んだり、読み出したシするパスを設けて
いる。
〔発明が解決しようとする問題点〕
上述した従来のスキャン回路では、ラッチ素子にて構成
されたフリップフロップまたはレジスタを直接的にスキ
ャンパス回路網に取り込めず、除外される欠点があった
〔問題点を解決するための手段〕
この発明に係るスキャン回路は、ラッチ素子にて構成さ
れるフリップフロップまたはレジスタの写しレジスタを
スキャンパス回路網中に設け、スキャンモード設定時、
およびスキャンモード設定解除時、各々の内容を写し換
え、あたかもラッチ素子にて構成されるフリップフロッ
プ、またはレジスタがスキャンパス回路網に存在するよ
うにしたものである。
〔作用〕
この発明は診断時あるいは障害分析時に、必要なデータ
の設定あるいは必要なデータの採集を容易に行なうこと
ができる。
〔実施例」 第1図はこの発明に係るスキャン回路の一笑施例を示す
回路回である。同図において、1はデータ信号が入力す
る入力端子、2は入力端子2&および2b  、切替え
制御端子2Cおよび出力端子2dを備えた切替え回路、
3は入力端子3a+制御端子3bおよび出力端子3Cを
備え、ラッチ素子により構成され、第2図(g)に示す
ように動作するフリップフロップ″またはレジスタ(以
下単にレジスタと言う)、4は入力端太、5は入力端子
5aおよび5b 、切替え制御端子5Cおよび出力端子
5dを備えた切替え回路、6は入力端子6a+制御端子
6bおよび出力端子6cを備え、スキャンパス回路網の
中に存在し、図示せぬ他のフリップフロップまたはレジ
スタに接続され、1つのシフトレジスタとして第2図(
h)K示すように動作するように構成されたレジスタ、
7は第2図(c)に示す第3スキヤン指示信号P3が入
力する入力端子、8は第2図(b)K示す第2スキヤン
指示信号P2が入力する入力端子、9はクロック信号が
入力するクロック端子、10は第2図(a)に示す第1
スキヤン指示信号P1が入力する入力端子、11は第2
図(f)に示すスキャンクロック信号P6が入力する入
力端子、12は第2スキヤン指示信号P2をインバータ
回路17に通した後の信号と第3スキヤン指示信号P3
とのアンドをとり、第2図(e)に示すクロック信号P
5を出力するアンド回路、13は第1スキヤン指示信号
P1と第2スキヤン指示信号P2をインバータ回路17
に通した後の信号とのアンドをとり、第2図(d)に示
すクロック信号P4を出力するアンド回路、14はイン
バータ回路、15aおよび15bはアンド回路、16a
および16bはオア回路、18はこのオア回路16aか
ら出力されるクロック信号が送られるクロック信号線、
19はこのオア回路16bから出力されるクロック信号
が送られるクロック信号線である。
なお、前記入力端子4には前記レジスタ6とシフトハス
を構成する図示せぬ他の7リツプ70ツブまたはレジス
タの出力信号が出力する。また、前記アンド回路15龜
はスキャンモードでないトキ、レジスタ3を動作させる
クロック信号を供給させるためのものである。
次に、上記構成によるスキャン回路の動作について説明
する。まず、スキャンモードが設定されていない場合、
入力端子7に入力した第2図(c)に示すスキャン指示
信号P3が切替回路2の切替え制御端子2cおよび切替
回路5の切替え制御端子5cにそれぞれ入力すると、こ
の切替回路2および5はそれぞれ切替え動作する。この
ため、入力端子1に入力したデータはこの切替回路2の
入力端子2a+ 出力端子2dを通して、レジスタ3の
入力端子3a K入力する。そして、クロック信号がク
ロック信号線18を通してレジスタ3の制御端子3bに
入力すると、このレジスタ3の入力端子3&に入力した
データはこのレジスタ3にセットされる。また、前記し
たように、切替回路5が切替え動作すると、レジスタ3
にすでにセットされていたデータはこの切替回路5の入
力端子5a+出力端子5dを通してレジスタ60入力端
子6aに入力する。そして、クロック信号がクロック信
号線19を通してレジスタ6の制御端子6bに入力する
と、このレジスタ6の入力端子6a VC入力したデー
タがこのl/ジスタロにセットされる。次に、スキャン
モードが設定されると、入力端子10に入力する第2図
−)に示す第1スキヤン指示信号PIが論理”1”にな
り、そして若干遅れを伴って、入力端子8に入力する第
2スキヤン指示信号P2が論理゛1”になり、さらに若
干遅れを伴なって、入力端子7に入力する第3スキヤン
指示信号P3が論理n 1 ++になる。そして、アン
ド回路13は第2図(JL)に示す第1スキヤン指示信
号p。
と第2図(b)に示す第2スキヤン指示信号P2をイン
パータ回路17に通した後の信号とのアンドをと夛、第
2図(d)に示すクロック信号P4を出力する。このク
ロック信号P4はオア回路16b 、クロック信号線1
9を通してレジスタ6の制御端子6bに送られる。この
とき、切替回路5が切替動作しているので、レジスタ3
の出力信号はこの切替回路5を通してレジスタ6の入力
端子61に入力され、レジスタ3の内容をレジスタ6に
格納することができる。このレジスタ3の内容がレジス
タ6に格納されたのち、このレジスタ6の出力端子6c
から出力された出力信号は切替回路2の入力端子2bに
入力するため、この切替回路2は切替え動作する。そし
て、切替回路5はレジスタ6とシフトパスを構成する図
示せぬ他の7リツプフロツプ’Jfcはレジスタの出力
端子に接続された入力端子4に入力する信号によシ切替
えられる。その後、入力端子11に第2図(f) K示
すスキャンクロック信号P6が入力すると、このスキャ
ンクロック信号P6はアンド回路15b、オア回路16
bを介してクロック信号線19に送られる。そして、こ
のクロック信号線19に送られたクロック信号はレジス
タ6の制御端子6bに入力するため、このレジスタ6は
スキャン動作を実行する。次に、このレジスタ6のスキ
ャン動作が終了し、スキャンモード設定を解除すると、
第2図(a)に示す第1スキヤン指示信号P1 +第2
図(b)に示す第2スキヤン指示信号P2 +第2図(
c)に示す第3スキヤン指示信号P3がそれぞれ若干の
遅れを伴なって順次論理”0゛′になる。このとき、ア
ンド回路12は第2図(′b)に示す第2スキヤン指示
信号P2をインバータ回路17に通した後の信号および
第2図(c)に示す第3スキヤン指示信号P3 が入力
するので、これらのアンドをと9、第2図(e)に示す
論理“1”のクロック信号P5を出力する。このクロッ
ク信号P5はオア回路16a、クロツク信号線18全通
してレジスタ3の制御端子3bに入力する。したがって
、レジスタ6の出力は切替回路2を通してレジスタ3に
格納される。
〔発明の効果〕
この発明に係るスキャン回路によれば、診断時。
障害調査時、あるいはその他必要とする時、スキャンパ
ス回路網を動作させ、ラッチ素子にて構成されるフリッ
プフロップまたはレジスタの内容を簡単に書き換え、ま
たは読み出すことができ、診断、m害分析時に必要なデ
ータの設定、データ採集を可能にすることができるなど
の効果がある。
【図面の簡単な説明】
第1図はこの発明に係るスキャン回路の一実施例を示す
ブロック図、第2図(a)〜第2図(h)は第1図の各
部の波形を示す図である。 1・・・・入力端子、2・・・・切替回路、3・・・・
フリップフロップまたはレジスタ、4・・・・入力端子
、5・・・・切替回路、6・・・・レジスタ、Tおよび
8・・・・入力端子、9・・・・クロック端子、10お
よび11・・・・入力端子、12および13・・・・ア
ンド回路、14.1γ・・・・インバータ回路、15a
および15b・ 1 ・・・・アンド回路、16aおよび18b・・・・オア
回路、18および19・・・・クロック信号線。 第1図 +bb

Claims (1)

    【特許請求の範囲】
  1. ラッチ素子にて構成されるフリップフロップまたはレジ
    スタの内容を写すレジスタをスキャンバス回路網に設け
    、スキャンモード設定時に、ラッチ素子にて構成される
    フリップフロップまたはレジスタの内容をスキャンパス
    回路網の指定されたレジスタに格納し、スキャンモード
    設定解除時には、逆にスキャンパス回路網の指定された
    レジスタの内容をラッチ素子にて構成されるフリップフ
    ロップまたはレジスタに再格納することを特徴とするス
    キャン回路。
JP60237614A 1985-10-25 1985-10-25 スキヤン回路 Pending JPS6298277A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60237614A JPS6298277A (ja) 1985-10-25 1985-10-25 スキヤン回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60237614A JPS6298277A (ja) 1985-10-25 1985-10-25 スキヤン回路

Publications (1)

Publication Number Publication Date
JPS6298277A true JPS6298277A (ja) 1987-05-07

Family

ID=17017925

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60237614A Pending JPS6298277A (ja) 1985-10-25 1985-10-25 スキヤン回路

Country Status (1)

Country Link
JP (1) JPS6298277A (ja)

Similar Documents

Publication Publication Date Title
JP2725258B2 (ja) 集積回路装置
JPH0219015A (ja) 多機能フリップフロップ型回路
JP2946658B2 (ja) フリップフロップ回路
JPH01208012A (ja) フリップフロップ回路
JP2550837B2 (ja) スキャンパスのテスト制御回路
JPS61204744A (ja) 診断機能を有するram内蔵lsiおよびその診断方法
JPH06105285B2 (ja) 半導体集積回路装置
JPS60154173A (ja) スキヤン方式論理回路
JPS6298277A (ja) スキヤン回路
JPH0196573A (ja) 集積回路
JPS63222275A (ja) スキヤンパス方式フリツプフロツプ回路
JPS6095370A (ja) 集積回路装置
JPH0677050B2 (ja) 電子回路
JPH0337898A (ja) スキャンレジスタ
JPH02113715A (ja) D形フリップフロップ回路
JPS62165162A (ja) 論理回路テスト回路
JP2861364B2 (ja) 論理回路
JPS61138355A (ja) マイクロコンピユ−タのモ−ド設定方式
JP2616125B2 (ja) 半導体集積回路
US5592681A (en) Data processing with improved register bit structure
JP2503379B2 (ja) テスト機能付集積回路
JPS61260172A (ja) 論理回路
JPH05215820A (ja) スキャンパス回路
JPH0430227A (ja) スキャンパスの構成方式
JPH06300823A (ja) 集積回路