JPS62298856A - 設定デ−タ記憶方法 - Google Patents

設定デ−タ記憶方法

Info

Publication number
JPS62298856A
JPS62298856A JP61141990A JP14199086A JPS62298856A JP S62298856 A JPS62298856 A JP S62298856A JP 61141990 A JP61141990 A JP 61141990A JP 14199086 A JP14199086 A JP 14199086A JP S62298856 A JPS62298856 A JP S62298856A
Authority
JP
Japan
Prior art keywords
data
semiconductor storage
storage means
specific area
microcomputer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP61141990A
Other languages
English (en)
Inventor
Kazuo Nishida
一夫 西田
Keiko Hata
秦 桂子
Katsunori Tanie
克典 谷江
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP61141990A priority Critical patent/JPS62298856A/ja
Publication of JPS62298856A publication Critical patent/JPS62298856A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Power Sources (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)
  • Communication Control (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 3、発明の詳細な説明 産業上の利用分野 本発明はマイクロコンピュータ利用機器における設定デ
ータ記憶方法に関するものである。
従来の技術 マイクロコンピュータ等でデータを記憶する際主記憶手
段としては半導体記憶手段を用いるのが一般的である。
半導体記憶手段は処理時間が速く、記憶容量を大きくと
れるという長所があるものの、電源が供給されなくなる
と記憶したデータがすべて消去してしまうという欠点を
持つ。そこで停電などによる突発事故の後もデータを保
持する必要がある時は、半導体記憶手段に電源とは別の
データ保持電源を用いる。この従来のデータ保持方法を
第5図を用いて説明する。
半導体記憶手段1は演算制御手段の1つであるマイクロ
コンピュータ2に接続されている。マイクロコンピュー
タ2は必要に応じて半導体記憶手段1に対しデータを書
込むことができまたデータ371、−1 を読込むこともできる。半導体記憶手段1およびマイク
ロコンピュータ2は電源3に接続されており、通常動作
に必要な電力の供給を受けている。
半導体記憶手段1にはまたデータ保持電源4が接続され
ている。データ保持電源4は、停電などで電源3から半
導体記憶手段1への電力供給が止まっている間、半導体
記憶手段1へ電力供給してそのデータが消去しないよう
保持する。停電発生後、停電復帰とともに電源3からの
電力供給が回復したならマイクロコンピュータ2は半導
体記憶手段1に保持されていたデータを用いて通常の処
理を行えばよい。
発明が解決しようとする問題点 ここで、半導体記憶手段が記憶するデータが、マイクロ
コンピュータを用いて制御される機器のアドレスである
時について考る。この種のデータは一度設定すれば機器
を変えない限り変更する必titない。そこで停電後も
マイクロコンピュータは半導体記憶手段に保持されたデ
ータである機器アドレスを用いて機器の制御を行えばよ
い。ところがマイクロコンピュータには、半導体記憶手
段のデータが設定された正しいものなのかどうかはわか
らない。すなわち、このマイクロコンピュータが製作さ
れて初めて電源供給を受けた場合と、すでにデータ設定
された後停電から回復して電源供給を受けた場合とをマ
イクロコンピュータは区別することができない。前者の
場合、まだデータ設定はされていないので半導体記憶手
段には乱雑な値が記憶されている。マイクロコンピュー
タがこのデータを機器アドレスとして用いて制御を行え
ば目的とする正常制御はできないであろうし、予期せぬ
機器が動作を始める等の危険な状態も発生する。
本発明は上記のような問題を解決するもので、データ保
持された半導体記憶手段のデータが設定された正しいも
のかどうかを判別することを可能としたものである。
問題点を解決するだめの手段 上記問題点を解決するため本発明の設定データ記憶方法
では、記憶するデータを書換え可能な半導体記憶手段と
、半導体記憶手段に接続されデータの書換えを行う演算
制御手段と、半導体記憶手段に接続され停電時のデータ
の消去を防ぐデータ保持電源と、半導体記憶手段と演算
制御手段とに接続され動作に必要な電力を供給する電源
とから構成し、半導体記憶手段の中にあらかじめ定めら
れた内容を書込む特定領域を設けるものである。
作用 上記方法により、演算制御手段は電源立上り時に半導体
記憶手段の特定領域を参照し特定領域の全部のデータが
あらかじめ定め、られた内容と等しい場合は半導体記憶
手段に記憶された全データを有効とみなし、逆に特定領
域の少なくとも一つのデータがあらかじめ定められた内
容と異なる場合は半導体記憶手段の全データを無効とみ
なすとともに特定領域にあらかじめ定められた内容のデ
ータを書込むという処理を行うものである。
実施例 本発明の一実施例を第1図の構成図を用いて説明する。
半導体記憶手段5は演算制御手段の1つ6ベーン であるマイクロコンピュータ6に接続されている。
マイクロコンピュータ6は必要に応じて半導体記憶手段
6に対しデータを書込むことができ、またデータを読み
こむことができる。半導体記憶手段5およびマイクロコ
ンピュータ6は電源7に接続されており、通常動作に必
要な電力の供給を受けている。半導体記憶手段6にはま
たデータ保持電源8が接続されている。データ保持電源
8は、停電などで電源7から半導体記憶手段5への電力
供給が止まっている間、半導体記憶手段6へ電力供給し
てそのデータが消去しないよう保持する。特定領域9は
半導体記憶手段6の記憶領域の一部である。
第2図は本発明方法を実際に用いた伝送制御装置の構成
図である。データを伝送する伝送通信路10には、制御
機器11.端末機器12,13゜14が接続されている
。使用者が制御機器11を用いて端末機器12を制御す
る時、使用者は操作部16を用いて制御要求を出す。こ
の情報はマイクロコンピュータ16に入力される。マイ
クロコ7、、−7 ンピユータ16は制御する対象の端末機器12のアドレ
スを半導体記憶手段17が読込み、制御命令を送受信手
段18を介して伝送通信路1oへ送信し、その結果、制
御命令に従い端本機器12が制御される。半導体記憶手
段17はデータ保持電源19によりデータ保持されてい
る。寸だ電源20は制御機器11内の各部へ必要な電力
を供給している。第2図において、マイクロコンピュー
タ16.半導体記憶手段17.データ保持電源19およ
び電源20はそれぞれ第1図の符号6゜5.8および7
と対応する。半導体記憶手段17の内部を第3図に示す
。通常のデータが記憶されるデータ領域21には端末機
器12,13.14のアドレス等を記憶する。特定領域
22は8つのデータから構成されており、データ領域2
1にアドレスが記憶されている時は図の様に8つのデー
タには順に0〜7の数字が入っている。第4図は、第2
図、第3図で示す伝送制御装置の電源2oの立上り直後
のマイクロコンピュータ16の処理を示すフローチャー
トである。マイクロコンピュータ16は、電源2o立上
り後1ず特定領域22の内容を読込む(処理23)。そ
して特定領域22の8つのデータの内容が順に0〜7の
数字がどうかを調べる(処理24)。この時正しくo〜
7であれば、半導体記憶手段17の内容はすべて有効と
みなして、通常処理へ移行する(処理25)。
さて特定領域22の8つのデータの内容が1つでも順に
O〜7の数字になっていない時は、この制御機器11は
まだデータを設定していないか、あるいは何らかの理由
で設定したデータが破壊されたと考えられる。この時マ
イクロコンピュータ16は、半導体記憶手段17のデー
タを無効とみなして、全データを0にする(処理26)
。そしてデータ領域21に必要なデータを書込む処理2
7を行う。そして特定領域22にデータ設定を示すため
0〜7の数字を順に書込み(処理28)、通常処理へ移
行する(処理26)。
以上のように、半導体記憶手段17内に特定領域22を
設け、電源立上り時に必ずこれを参照することにより、
データ保持された半導体記憶手段9ベージ 17のデータが設定された正しいものがどうがを判別す
ることが可能となる。
発明の効果 本発明によりデータ保持された記憶データのデータネ良
によるマイクロコンピュータ応用機器の誤動作をなくす
ことが可能となり、機器の信頼性を向上させるという効
果を得られた。またこのことから誤動作にともなう危険
も回避可能なことから安全性の向上という効果も得られ
た。
【図面の簡単な説明】
第1図は本発明の設定データ記憶方法の一実施例を示す
構成図、第2図は本発明を用いた伝送制御装置の構成図
、第3図は半導体記憶手段の内部構成図、第4図はマイ
クロコンピュータの処理を示すフローチャート、第6図
は従来例の構成図である。 6・・・・・・半導体記憶手段、6・・・・・・マイク
ロコンピュータ、7・・・・・・電源、8・・・・・・
データ保持電源、9・・・・・・特定領域。

Claims (1)

    【特許請求の範囲】
  1. 記憶するデータを書換え可能な半導体記憶手段と、前記
    半導体記憶手段に接続されデータの書換えを行う演算制
    御手段と、前記半導体記憶手段に接続され停電時のデー
    タの消去を防ぐデータ保持電源と、前記半導体記憶手段
    と前記演算制御手段とに接続され動作に必要な電力を供
    給する電源とから構成され、演算制御手段は電源立上り
    時に半導体記憶手段の特定領域のデータを参照し、特定
    領域の全部のデータがあらかじめ定められた内容と等し
    い場合は、半導体記憶手段に記憶された全データを有効
    とみなし、逆に演算制御手段は電源立上り時に半導体記
    憶手段の特定領域を参照し、特定領域の少なくとも一つ
    のデータがあらかじめ定められた内容と異なる場合は、
    半導体記憶手段の全データを無効とみなすとともに特定
    領域にあらかじめ定めた内容のデータを書込む設定デー
    タ記憶方法。
JP61141990A 1986-06-18 1986-06-18 設定デ−タ記憶方法 Pending JPS62298856A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61141990A JPS62298856A (ja) 1986-06-18 1986-06-18 設定デ−タ記憶方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61141990A JPS62298856A (ja) 1986-06-18 1986-06-18 設定デ−タ記憶方法

Publications (1)

Publication Number Publication Date
JPS62298856A true JPS62298856A (ja) 1987-12-25

Family

ID=15304829

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61141990A Pending JPS62298856A (ja) 1986-06-18 1986-06-18 設定デ−タ記憶方法

Country Status (1)

Country Link
JP (1) JPS62298856A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003058933A (ja) * 2001-08-10 2003-02-28 Fuji Electric Co Ltd 自動販売機の制御装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5562600A (en) * 1978-11-02 1980-05-12 Mitsubishi Electric Corp Availability decision method of power failure security in volatile semiconductor memory
JPS55142498A (en) * 1979-04-25 1980-11-07 Casio Comput Co Ltd Initial set system
JPS56111195A (en) * 1980-02-01 1981-09-02 Toshiba Corp Memory system

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5562600A (en) * 1978-11-02 1980-05-12 Mitsubishi Electric Corp Availability decision method of power failure security in volatile semiconductor memory
JPS55142498A (en) * 1979-04-25 1980-11-07 Casio Comput Co Ltd Initial set system
JPS56111195A (en) * 1980-02-01 1981-09-02 Toshiba Corp Memory system

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003058933A (ja) * 2001-08-10 2003-02-28 Fuji Electric Co Ltd 自動販売機の制御装置

Similar Documents

Publication Publication Date Title
US5715431A (en) Tamper proof security measure in data writing to non-volatile memory
US4877945A (en) IC card having a function to exclude erroneous recording
US5206938A (en) Ic card with memory area protection based on address line restriction
JPH03266051A (ja) ビデオゲームシステム及び情報処理装置
EP0116344B1 (en) Power backed-up dual memory system
JPS5992500A (ja) デ−タ処理装置の保護システム
JP3376306B2 (ja) データ処理装置、そのデータ処理方法
JPS63187353A (ja) バスを介して信号を伝送することを阻止するためのデータ保護回路
US5481756A (en) DMA controller mailing auto-initialize halting unit
JPS62298856A (ja) 設定デ−タ記憶方法
JPH0822422A (ja) メモリ装置
JP3003197B2 (ja) ロボットの数値制御装置
JPS6020779B2 (ja) 複合形電子計算機システム
JPH11167525A (ja) 不揮発性メモリ混載マイコン及びその不揮発性メモリ書換え方法並びに不揮発性メモリ混載マイコンの不揮発性メモリ書換えプログラムを記録した記録媒体
JPS6035694B2 (ja) 主記憶保護方式
JPS63305444A (ja) 記憶装置
JP3039479B2 (ja) 拡張bios保護システム
JPH054056Y2 (ja)
JP3131844B2 (ja) 端末装置及び端末装置のメモリ・ダンプ転送方式
JPS63234500A (ja) メモリのデ−タ保護方式
JPS62286143A (ja) 半導体記憶装置
JPH02238536A (ja) 記憶保護回路
JPS59210598A (ja) 記憶保護機能を備えた入出力制御装置
JPH0716190Y2 (ja) 自動販売機の制御装置
JPS59168994A (ja) メモリを備えたシステムにおけるデ−タの秘密保護方式