JPS62284507A - 保護回路付きプツシユプル増幅器 - Google Patents

保護回路付きプツシユプル増幅器

Info

Publication number
JPS62284507A
JPS62284507A JP61127556A JP12755686A JPS62284507A JP S62284507 A JPS62284507 A JP S62284507A JP 61127556 A JP61127556 A JP 61127556A JP 12755686 A JP12755686 A JP 12755686A JP S62284507 A JPS62284507 A JP S62284507A
Authority
JP
Japan
Prior art keywords
push
output
pull amplifier
circuit
amplifier
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP61127556A
Other languages
English (en)
Inventor
Takafumi Wada
和田 隆文
Ken Morita
森田 研
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP61127556A priority Critical patent/JPS62284507A/ja
Publication of JPS62284507A publication Critical patent/JPS62284507A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 3、発明の詳細な説明 産業上の利用分野 本発明は保護回路付きプッシュプル増幅器に関するもの
である。
従来の技術 従来のプッシュプル増幅器は第4図で示すように、プッ
シュプル増幅器の出力段を駆動する増幅回路ブロック1
と、この増幅回路ブロックの出力で駆動される出力トラ
ンジスタ2および3で構成され、出力トランジスタ2の
エミッタと出力トランジスタ3のコレクタとの結合点に
出力端子4が接続された構成となっている。なお、5は
電源端子である。
プッシュプル増幅器は、出力トランジスタ2゜3のいず
れか一方が導通(オン)状態のとき他方は非導通(オフ
)状態となり出力端子4に接続された負荷に歪の少ない
波形を出力する増幅回路である。
発明が解決しようとする問題点 図示した従来のプッシュプル増幅器では、出力端子4が
誤って接地(以降、この状態を地絡と記す)された時に
は、出力トランジスタ2のコレクタ・エミッタ間の電位
差が電源電圧と同じ大きさとなり、しかも常に大電流が
出力トランジスタに流れるようになるため出力トランジ
スタ2で大きな電力が消費される。この結果、出力トラ
ンジスタ2が破壊され易いという問題があった。
本発明は、このような問題を解決するもので、出力端子
の地絡時に出力トランジスタを破壊から守る保護回路付
きプッシュプル増幅器を提供することを目的としたもの
である。
問題点を解決するための手段 この問題点を解決するための本発明の保護回路付きプッ
シュプル増幅器は、プッシュプル増幅器と、同プッシュ
プル増幅器の出力電圧と規準電圧とを比較する比較器と
、同比較器により前記プッシュプル増幅器の出力電圧が
前記規準電圧より低いと判定されたとき、前記プッシュ
プル増幅器の出力回路を非動作状態にする制御回路とを
偏えた回路である。
作用 本発明の保護回路付きプッシュプル増幅器によれば、プ
ッシュプル増幅器の出力端子の地絡時に出力トランジス
タを非導通状態にすることができる。
実施例 本発明の保護回路付きプッシュプル増幅器の実施例を第
1図に示した回路図を参照して説明する。
保護回路付きプッシュプル増幅器は、プッシュプル増幅
器の出力段を駆動する増幅回路ブロック1と、この増幅
回路ブロック1の出力で駆動される出力トランジスタ2
および3で構成されるプッシュプル増幅器と、プッシュ
プル増幅器の出力端子4の電圧上規準電圧源6の規準電
圧を比較する比較器7と、比較器7によりプッシュプル
増幅器の出力電圧が規準電圧より低いと判定されたとき
プッシュプル増幅器の出力回路を非動作状態にする制御
回路71とから構成されている。なお5は、電源端子で
ある。
規準電圧源6の電圧をv8とすると、比較器7が出力端
子4の電位(以後、V outと記す)をv6と比較し
てV。ut<V6と判定したとき、制御回路71は出力
トランジスタ2のドライブ回路をオフ状態にする。従っ
て、プッシュプル増幅器の出力端子4が地絡状態では、
出力トランジスタ2はオフ状態となり、大電流が流れな
くなる。これにより出力トランジスタ2は破壊から保護
される。
次に、本発明の保護回路付きのプッシュプル増幅器の具
体的な実施例について第2図に示した回路図を参照して
説明する。
出力トランジスタ2とこれを駆動するトランジスタ8と
で構成されたダーリントン回路と、出力トランジスタ3
とこれを駆動するpnp形トランジスタ9とで構成され
たダーリントン回路と、電流源10とダイオード11,
12.13とで構成されたバイアス回路と、トランジス
タ8,9を駆動するトランジスタ14と、トランジスタ
14に入力される信号源15とから成り立つプッシュプ
ル増幅器、電流源16.17と、トランジスタ18゜1
9とで構成された差動回路と、トランジスタ20、ダイ
オード21および抵抗22とから構成されたバイアス回
路と、トランジスタ23.24とで構成されたカレント
ミラー回路とから成り立っている比較器、さらにトラン
ジスタ25で構成された制御回路とで保護回路付きプッ
シュプル増幅器が構成されている。なお4は出力端子、
5は電源端子である。
比較器のバイアス回路を構成しているトランジスタ20
とダイオード21が導通状態では、トランジスタ20の
エミッタ・ベース間電圧とダイオード21のpnn全合
間電圧ほぼ一定の値となり、コレをVDと記すと、Vo
!=t0 、7 Vとなる。
電流源16の電流値を■。、抵抗22の抵抗値をRおよ
びトランジスタ18.19のベース電位を各’Fv18
.V+sとすると、 V、=VD+ I。Rゝ V 19 :vo + Vout の関係式が成り立つ。V18>V19のとき、すなわち
、Vout<I。Rのとき、トランジスタ19のコレク
タ電流がトランジスタ18のコレクタ電流よりも多く流
れるため制御回路用トランジスタ25のベースにベース
電流が供給されトランジスタ25はオン状態となりトラ
ンジスタ8のベース電流を遮断し、トランジスタ2をオ
フ状態にする。
従って、プッシュプル増幅器の出力端子4が地絡状態の
ときにはV。ut=OとなりV。ut<I。Rの関係が
常に成り立ち出力トランジスタ2はオフ状態となって大
電流は流れない。
次に、プッシュプル増幅器が並列に接続されている場合
の実施例について第3図の回路図を参照して説明する。
この場合の保護回路付きプッシュプル増幅器は、プッシ
ュプル増幅器の出力段を駆動する増幅回路ブロック26
.27と信号が入力される入力端子28.29と、増幅
回路ブロックの出力で駆動される出力トランジスタ30
,31,32.33とで構成されるプッシュプル増幅器
と、プッシュプル増幅器の出力端子34.35の電圧と
規準電圧源6の規準電圧を比較する比較器7と、比較器
7によりプッシュプル増幅器の出力電圧が規準電圧より
低いと判定されたときプッシュプル増幅器の出力回路を
非動作状態にする制御回路71,72および出力端子3
4.35の間に接続された負荷36とで構成されている
。なお、5は電源端子である。
比較器7により出力端子34.35の電位と規準電圧V
6とを比較し、出力端子34または35あるいはその両
方の出力端子の電位がV6より低い場合には、制御回路
71.72は、これに対応する出力トランジスタのドラ
イブ回路を遮断する。
従って、出力端子34または35あるいはその両方の出
力端子34.35が地絡状態となっても出力トランジス
タ30.32に大電流が流れつづけることがなくなる。
また、負荷36にも電流が流れなくなる。
発明の効果 本発明の保護回路付きプッシュプル増幅器によれば、プ
ッシュプル増幅器の出力端子が地絡状態になってもプッ
シュプル増幅器の出力段を構成する出力トランジスタが
オフ状態となり大電流が出力トランジスタに流れ続けず
、出力トランジスタを破壊から守る効果が奏される。
【図面の簡単な説明】
第1図は本発明の保護回路付きプッシュプル増幅器の実
施例を示す回路図、第2図は本発明の保護回路付きプッ
シュプル増幅器の具体例を示す回路図、第3図は本発明
の保護回路付きプッシュプル増幅器の他の実施例を示す
回路図、第4図は従来のプッシュプル増幅器を示す回路
図である。 1・・・・・・増幅回路ブロック、2,3・・・・・・
プッシュプル増幅回路ブロックの出力で駆動される出力
トランジスタ、4・・・・・・プッシュプル増幅器の出
力端子、5・・・・・・電源端子、6・・・・・・規準
電圧源、7・・・・・・比較器、71・・・・・・制御
回路。 代理人の氏名 弁理士 中尾敏男 ほか1名S−V源嫡
子 6−規準も法界 7−rt、−fJ 7I−制御回路 第1図

Claims (1)

    【特許請求の範囲】
  1. プッシュプル増幅器と、同プッシュプル増幅器の出力電
    圧と規準電圧とを比較する比較器と、同比較器により前
    記プッシュプル増幅器の出力電圧が前記規準電圧より低
    いと判定されたとき、前記プッシュプル増幅器の出力回
    路を非動作状態にする制御回路とを備えたことを特徴と
    する保護回路付きプッシュプル増幅器。
JP61127556A 1986-06-02 1986-06-02 保護回路付きプツシユプル増幅器 Pending JPS62284507A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61127556A JPS62284507A (ja) 1986-06-02 1986-06-02 保護回路付きプツシユプル増幅器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61127556A JPS62284507A (ja) 1986-06-02 1986-06-02 保護回路付きプツシユプル増幅器

Publications (1)

Publication Number Publication Date
JPS62284507A true JPS62284507A (ja) 1987-12-10

Family

ID=14962936

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61127556A Pending JPS62284507A (ja) 1986-06-02 1986-06-02 保護回路付きプツシユプル増幅器

Country Status (1)

Country Link
JP (1) JPS62284507A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5905617A (en) * 1997-07-25 1999-05-18 Mitsubishi Denki Kabushiki Kaisha Differential amplifier having a protection circuit
US6469575B2 (en) 2000-12-01 2002-10-22 Mitsubishi Denki Kabushiki Kaisha Circuit for amplifying and outputting audio signals

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5126852B2 (ja) * 1971-09-27 1976-08-09
JPS5481758A (en) * 1977-12-12 1979-06-29 Nec Corp Protection unit
JPS5563108A (en) * 1978-11-01 1980-05-13 Sanyo Electric Co Ltd Protective circuit for transistor amplifier

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5126852B2 (ja) * 1971-09-27 1976-08-09
JPS5481758A (en) * 1977-12-12 1979-06-29 Nec Corp Protection unit
JPS5563108A (en) * 1978-11-01 1980-05-13 Sanyo Electric Co Ltd Protective circuit for transistor amplifier

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5905617A (en) * 1997-07-25 1999-05-18 Mitsubishi Denki Kabushiki Kaisha Differential amplifier having a protection circuit
US6469575B2 (en) 2000-12-01 2002-10-22 Mitsubishi Denki Kabushiki Kaisha Circuit for amplifying and outputting audio signals

Similar Documents

Publication Publication Date Title
EP1417758B1 (en) Esd protection devices for a differential pair of transistors
JPS60501035A (ja) 低減した入力バイアス電流を有する比較器回路
US4330757A (en) Semiconductor power amplification circuit
US4771228A (en) Output stage current limit circuit
JPH09298834A (ja) サージ保護機能をもつ負荷駆動回路
JPS62284507A (ja) 保護回路付きプツシユプル増幅器
US4644294A (en) Device for protecting a push-pull output stage against a short-circuit between the output terminal and the positive pole of the supply
JPS60204225A (ja) 保護装置
JPH11113169A (ja) 半導体回路の保護装置
US3980930A (en) Protection circuit
JP2900373B2 (ja) 演算増幅器
JPH071857Y2 (ja) 出力トランジスタの保護回路
JP3094653B2 (ja) 過電流防止回路
JPH07222343A (ja) 過電流防止回路
JPS584252Y2 (ja) ゾウフクキノ ホゴカイロ
JPH09167926A (ja) 増幅器の保護回路
JPH0215380Y2 (ja)
JP3036980B2 (ja) 増幅器
JPH0635536Y2 (ja) パワーアンプの保護回路
JPS6328111A (ja) 出力回路
JP2702146B2 (ja) 増幅回路
JPH01228306A (ja) パワーアンプの過入力保護装置
JPS62296608A (ja) プツシユプル増幅器
JP2542934Y2 (ja) 保護回路
JPS62225016A (ja) Btl接続プツシユプル増幅器