JPS6224358Y2 - - Google Patents
Info
- Publication number
- JPS6224358Y2 JPS6224358Y2 JP17678680U JP17678680U JPS6224358Y2 JP S6224358 Y2 JPS6224358 Y2 JP S6224358Y2 JP 17678680 U JP17678680 U JP 17678680U JP 17678680 U JP17678680 U JP 17678680U JP S6224358 Y2 JPS6224358 Y2 JP S6224358Y2
- Authority
- JP
- Japan
- Prior art keywords
- peak
- level
- signal
- comparator
- hold circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
- 239000003990 capacitor Substances 0.000 claims description 6
- 238000007599 discharging Methods 0.000 claims description 4
- 230000007423 decrease Effects 0.000 claims description 3
- 238000010586 diagram Methods 0.000 description 5
- 230000006866 deterioration Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000002441 reversible effect Effects 0.000 description 1
Landscapes
- Signal Processing Not Specific To The Method Of Recording And Reproducing (AREA)
- Control Of Amplification And Gain Control (AREA)
Description
この考案はテープレコーダにおける自動録音レ
ベル設定装置に係り、さらに詳しくは入力された
録音すべき信号のピークレベルを検出してモータ
を回転させることにより、この回転力で録音レベ
ル調整用抵抗素子を駆動して前記入力信号レベル
の変動に拘わらず常に最適レベルに録音レベルを
自動設定するようにしたものである。 従来のこの種のものにはいわゆるALC回路
(オートマチツクレベルコントロール回路)と称
するAGCタイプのものがあるが、このものでは
入力信号のピーク値検出が不可能で、平均値型の
ものであるため、入力信号の過大ピーク部分で録
音入力がサチツてしまつたり、逆に微小入力では
SN比が悪化するというような欠点があつた。 そこでこの考案ではこれらの欠点を改良したも
のでその特徴とするところは、被録音信号のピー
クレベルを検知して保持するピークホールド回路
と、この回路の出力電圧と基準電圧とを比較する
2個のコンパレータと、これらコンパレータの出
力の1部を前記ピークホールド回路に直流的に帰
還する帰環ループと、前記コンパレータの出力で
駆動回路を経て可逆回転するモータと、このモー
タの回転力で回転され前記被録音信号の入力レベ
ルを可変する可変抵抗素子とからなる録音レベル
自動設定装置を提供するものである。 次にこの考案を図示の実施例につき詳述する。 第1図はこの考案による自動レベル設定装置の
ブロツクダイヤグラムを示し、入力された録音信
号はレベル調整用可変抵抗VRを通り録音アンプ
Aを介して録音ヘツドHに供給されるとともにピ
ークホールド回路Pに入力される。ピークホール
ド回路Pからの出力Vはコンパレータ1,2の非
反転入力端子に印加され、2値比較を受けこれら
コンパレータ1,2のそれぞれの出力信号により
駆動回路Dを介してモータMを制御(正転、逆
転、停止)することにより、レベル調整用可変抵
抗VRを調整するものである。レベル調整用可変
抵抗VRを通つた録音信号はピークホールド回路
Pに印加されそのピーク値が保持される。コンパ
レータ1,2の反転入力端子にはそれぞれ基準電
源e1,e2(e1<e2)が接続されており、ピークホー
ルド回路Pの出力Vはこれら2値(e1,e2)と比
較され、第1表第2表に示すようにVとe1,e2と
の大小関係に応じてモータMを制御する。結果的
にVは常にe1>V>e2となるように可変抵抗VR
を調整する。
ベル設定装置に係り、さらに詳しくは入力された
録音すべき信号のピークレベルを検出してモータ
を回転させることにより、この回転力で録音レベ
ル調整用抵抗素子を駆動して前記入力信号レベル
の変動に拘わらず常に最適レベルに録音レベルを
自動設定するようにしたものである。 従来のこの種のものにはいわゆるALC回路
(オートマチツクレベルコントロール回路)と称
するAGCタイプのものがあるが、このものでは
入力信号のピーク値検出が不可能で、平均値型の
ものであるため、入力信号の過大ピーク部分で録
音入力がサチツてしまつたり、逆に微小入力では
SN比が悪化するというような欠点があつた。 そこでこの考案ではこれらの欠点を改良したも
のでその特徴とするところは、被録音信号のピー
クレベルを検知して保持するピークホールド回路
と、この回路の出力電圧と基準電圧とを比較する
2個のコンパレータと、これらコンパレータの出
力の1部を前記ピークホールド回路に直流的に帰
還する帰環ループと、前記コンパレータの出力で
駆動回路を経て可逆回転するモータと、このモー
タの回転力で回転され前記被録音信号の入力レベ
ルを可変する可変抵抗素子とからなる録音レベル
自動設定装置を提供するものである。 次にこの考案を図示の実施例につき詳述する。 第1図はこの考案による自動レベル設定装置の
ブロツクダイヤグラムを示し、入力された録音信
号はレベル調整用可変抵抗VRを通り録音アンプ
Aを介して録音ヘツドHに供給されるとともにピ
ークホールド回路Pに入力される。ピークホール
ド回路Pからの出力Vはコンパレータ1,2の非
反転入力端子に印加され、2値比較を受けこれら
コンパレータ1,2のそれぞれの出力信号により
駆動回路Dを介してモータMを制御(正転、逆
転、停止)することにより、レベル調整用可変抵
抗VRを調整するものである。レベル調整用可変
抵抗VRを通つた録音信号はピークホールド回路
Pに印加されそのピーク値が保持される。コンパ
レータ1,2の反転入力端子にはそれぞれ基準電
源e1,e2(e1<e2)が接続されており、ピークホー
ルド回路Pの出力Vはこれら2値(e1,e2)と比
較され、第1表第2表に示すようにVとe1,e2と
の大小関係に応じてモータMを制御する。結果的
にVは常にe1>V>e2となるように可変抵抗VR
を調整する。
【表】
【表】
次に第2図に示すこの考案の具体例を第3図に
示すグラフとともに説明する。 第3図アに示す入力信号において、時間t1まで
の間ではピークホールド回路Pの出力VがV<
e1,e2であり(第3図イ)コンパレータ1の出力
端a及びコンパレータ2の出力端bは共に高レベ
ルであつて(第3図ウ,エ)、トランジスタTr1
がオフ、Tr2がオンとなるからモータMはTr2を
介して動作電流が流れ、正転して(第3図オ)レ
ベル調整用可変抵抗VRを回してその抵抗値を小
さくする。次に期間t1〜t2では出力Vはe1>V>
e2であり(第3図イ)、コンパレータ1の出力端
aは高レベル(第3図ウ)、コンパレータ2の出
力端bは低レベルであるからTr1,Tr2ともoffで
ありモータMは回転しない(第3図オ)。すなわ
ち録音レベル設定は適切な位置にある。次に期間
t2〜t3では出力VはV>e1,e2となり(第3図
イ)コンパレータ1の出力端a及びコンパレータ
2の出力端bは共に低レベルとなり(第3図ウ,
エ)、トランジスタTr1はオンとなりモータMは
逆転して(第3図オ)可変抵抗VRは絞られる。
さらにコンパレータ1の出力端aの低レベル出力
でピーク制御回路が動作するため、ピークホール
ド回路で保持されているピーク値は低下して、V
はe1>V>e2となる。すなわちピーク制御回路
PCはトランジスタTr3,Tr4及びトランジスタ
Tr4のコレクターとピークホールド回路のピーク
値保持コンデンサーC1の一端に接続された放電
用抵抗R1とで構成され、コンパレータ1の低出
力レベルを検出するとトランジスタTr3はオフ、
トランジスタTr4はオンとなるためピーク値保持
コンデンサC1の充電電荷は放電用抵抗R1、トラ
ンジスタTr4を介して放電され、ピークホールド
回路の出力Vがe1>V>e2となるまでコンデンサ
C1を放電させる(すなわち上述の状態になるま
でレベル調整用可変抵抗を動作させる)この時、
放電用抵抗R1とピーク値保持コンデンサC1とで
形成される時定数は、モーターMによるレベル調
整用可変抵抗VRの回動によりピークホールド回
路の出力Vが変化する割合と上述したピーク制御
回路によるピーク値保持コンデンサC1の放電で
起るピークホールド回路の出力Vの変化の割合と
をほぼ一致させるために設けられたもので、もし
もピーク制御回路によるピークホールド回路の出
力Vの変化率の方が大きい場合にはレベル調整用
可変抵抗の値が所定値(ピークホールド回路の出
力Vがe1<Vとなるような録音信号が入力し、こ
れをe1>V>e2にするためのレベル調整用可変抵
抗の抵抗値)に減少する前にモータMの動作が停
止してしまい、又その変化率の方が小さい場合に
は逆にレベル調整用可変抵抗の値が所定値を越え
て減少し過ぎてしまい、いずれの場合にも誤調整
となる。 なお上述した実施例ではモノラルテープレコー
ダに適応したものであるが、ステレオテープレコ
ーダでは第4図に示すようにL(左)チヤンネル
信号及びR(右)チヤンネル信号をそれぞれレベ
ル調整用可変抵抗VR1-1,VR1-2を介してそれぞ
れ録音アンプA1,A2に印加するとともに、ピー
クホールド回路にも印加するようになしLチヤン
ネル信号及びRチヤンネル信号のピーク値を同時
に測定してコンパレータ1,2に加えるようにす
る。そしてモーターMによりレベル調整用可変抵
抗VR1-1,VR1-2を連動させて制御する。 以上述べたようにこの考案は被録音信号のピー
クレベルを検知して保持するピークホールド回路
と、この回路の出力電圧と基準電圧とを比較する
2個のコンパレータと、これらコンパレータの出
力の1部を前記ピークホールド回路に直流的に帰
還する帰還ループと、前記コンパレータの出力で
駆動回路を経て可逆回転するモータと、このモー
タの回転力で回転され前記被録音信号の入力レベ
ルを可変する可変抵抗素子とからなる録音レベル
自動設定装置を構成したので、入力された被録音
信号のピークレベルを常に最適レベルに保持して
録音可能であり、したがつて録音時のレベル飽和
現象が全くみられず、小入力時におけるS−N比
の劣化もないという効果を有する。
示すグラフとともに説明する。 第3図アに示す入力信号において、時間t1まで
の間ではピークホールド回路Pの出力VがV<
e1,e2であり(第3図イ)コンパレータ1の出力
端a及びコンパレータ2の出力端bは共に高レベ
ルであつて(第3図ウ,エ)、トランジスタTr1
がオフ、Tr2がオンとなるからモータMはTr2を
介して動作電流が流れ、正転して(第3図オ)レ
ベル調整用可変抵抗VRを回してその抵抗値を小
さくする。次に期間t1〜t2では出力Vはe1>V>
e2であり(第3図イ)、コンパレータ1の出力端
aは高レベル(第3図ウ)、コンパレータ2の出
力端bは低レベルであるからTr1,Tr2ともoffで
ありモータMは回転しない(第3図オ)。すなわ
ち録音レベル設定は適切な位置にある。次に期間
t2〜t3では出力VはV>e1,e2となり(第3図
イ)コンパレータ1の出力端a及びコンパレータ
2の出力端bは共に低レベルとなり(第3図ウ,
エ)、トランジスタTr1はオンとなりモータMは
逆転して(第3図オ)可変抵抗VRは絞られる。
さらにコンパレータ1の出力端aの低レベル出力
でピーク制御回路が動作するため、ピークホール
ド回路で保持されているピーク値は低下して、V
はe1>V>e2となる。すなわちピーク制御回路
PCはトランジスタTr3,Tr4及びトランジスタ
Tr4のコレクターとピークホールド回路のピーク
値保持コンデンサーC1の一端に接続された放電
用抵抗R1とで構成され、コンパレータ1の低出
力レベルを検出するとトランジスタTr3はオフ、
トランジスタTr4はオンとなるためピーク値保持
コンデンサC1の充電電荷は放電用抵抗R1、トラ
ンジスタTr4を介して放電され、ピークホールド
回路の出力Vがe1>V>e2となるまでコンデンサ
C1を放電させる(すなわち上述の状態になるま
でレベル調整用可変抵抗を動作させる)この時、
放電用抵抗R1とピーク値保持コンデンサC1とで
形成される時定数は、モーターMによるレベル調
整用可変抵抗VRの回動によりピークホールド回
路の出力Vが変化する割合と上述したピーク制御
回路によるピーク値保持コンデンサC1の放電で
起るピークホールド回路の出力Vの変化の割合と
をほぼ一致させるために設けられたもので、もし
もピーク制御回路によるピークホールド回路の出
力Vの変化率の方が大きい場合にはレベル調整用
可変抵抗の値が所定値(ピークホールド回路の出
力Vがe1<Vとなるような録音信号が入力し、こ
れをe1>V>e2にするためのレベル調整用可変抵
抗の抵抗値)に減少する前にモータMの動作が停
止してしまい、又その変化率の方が小さい場合に
は逆にレベル調整用可変抵抗の値が所定値を越え
て減少し過ぎてしまい、いずれの場合にも誤調整
となる。 なお上述した実施例ではモノラルテープレコー
ダに適応したものであるが、ステレオテープレコ
ーダでは第4図に示すようにL(左)チヤンネル
信号及びR(右)チヤンネル信号をそれぞれレベ
ル調整用可変抵抗VR1-1,VR1-2を介してそれぞ
れ録音アンプA1,A2に印加するとともに、ピー
クホールド回路にも印加するようになしLチヤン
ネル信号及びRチヤンネル信号のピーク値を同時
に測定してコンパレータ1,2に加えるようにす
る。そしてモーターMによりレベル調整用可変抵
抗VR1-1,VR1-2を連動させて制御する。 以上述べたようにこの考案は被録音信号のピー
クレベルを検知して保持するピークホールド回路
と、この回路の出力電圧と基準電圧とを比較する
2個のコンパレータと、これらコンパレータの出
力の1部を前記ピークホールド回路に直流的に帰
還する帰還ループと、前記コンパレータの出力で
駆動回路を経て可逆回転するモータと、このモー
タの回転力で回転され前記被録音信号の入力レベ
ルを可変する可変抵抗素子とからなる録音レベル
自動設定装置を構成したので、入力された被録音
信号のピークレベルを常に最適レベルに保持して
録音可能であり、したがつて録音時のレベル飽和
現象が全くみられず、小入力時におけるS−N比
の劣化もないという効果を有する。
図はいずれもこの考案の実施例を示すもので、
第1図および第2図はそれぞれ系統図と具体的回
路図、第3図は動作説明に供する波形図、第4図
は他の実施例を示す回路図である。 P……ピークホールド回路、1,2……コンパ
レータ、PC……ピーク制御回路(直流帰還ルー
プ)D……駆動回路、M……可逆モータ、
VR1-1,VR1-2……可変抵抗素子。
第1図および第2図はそれぞれ系統図と具体的回
路図、第3図は動作説明に供する波形図、第4図
は他の実施例を示す回路図である。 P……ピークホールド回路、1,2……コンパ
レータ、PC……ピーク制御回路(直流帰還ルー
プ)D……駆動回路、M……可逆モータ、
VR1-1,VR1-2……可変抵抗素子。
Claims (1)
- 録音レベル調整用の可変抵抗素子を介して得ら
れる被録音信号のピークレベルを検出保持するピ
ークホールド回路と、該ピークホールド回路から
のピーク出力信号を比較信号とするとともに前記
被録音信号の許容ピークレベル範囲の上限値を基
準信号として与えられた第1コンパレータと、前
記ピークホールド回路からのピーク出力信号を比
較信号とするとともに前記被録音信号の許容ピー
クレベル範囲の下限値を基準信号として与えられ
た第2コンパレータと、前記第1および第2コン
パレータからの出力に応じて前記可変抵抗素子の
抵抗値を増減するモータと、前記第1コンパレー
タからの出力に比例して前記ピークホールド回路
のピーク値保持用コンデンサを放電させるための
放電制御回路とを具備し、前記被録音信号のピー
クレベルを前記第1コンパレータの基準信号値と
前記第2コンパレータの基準信号値との間の信号
レベル範囲に制御されるようにしたことを特徴と
する録音レベル自動設定装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP17678680U JPS6224358Y2 (ja) | 1980-12-11 | 1980-12-11 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP17678680U JPS6224358Y2 (ja) | 1980-12-11 | 1980-12-11 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS57102027U JPS57102027U (ja) | 1982-06-23 |
JPS6224358Y2 true JPS6224358Y2 (ja) | 1987-06-22 |
Family
ID=29970058
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP17678680U Expired JPS6224358Y2 (ja) | 1980-12-11 | 1980-12-11 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6224358Y2 (ja) |
-
1980
- 1980-12-11 JP JP17678680U patent/JPS6224358Y2/ja not_active Expired
Also Published As
Publication number | Publication date |
---|---|
JPS57102027U (ja) | 1982-06-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4279005A (en) | Method and system for automatically providing flat frequency response to audio signals recorded on magnetic tapes | |
US4338640A (en) | Speed control system for a multiple speed tape recording and reproducing apparatus | |
JPS6224358Y2 (ja) | ||
JPH0614308Y2 (ja) | 映像記録再生機の自動トラッキング装置 | |
JPS6022403B2 (ja) | 磁気記録再生装置 | |
JP3681484B2 (ja) | トルクの低下を補償するための電子コミュテータ直流モータ用モータ制御器 | |
JP2670176B2 (ja) | 音響機器の自動録音レベル設定回路 | |
JPS6319964Y2 (ja) | ||
JPH0531700Y2 (ja) | ||
JPH0438044B2 (ja) | ||
US5942868A (en) | Speed and phase controller for motor and video cassette recorder having same | |
KR930002781Y1 (ko) | Vtr의 오토 스톱회로 | |
JPS639276Y2 (ja) | ||
JPH045042Y2 (ja) | ||
JPH0222822Y2 (ja) | ||
JPS5850677Y2 (ja) | Agc回路 | |
JPH0244340Y2 (ja) | ||
JPH0510254Y2 (ja) | ||
JPS5810239Y2 (ja) | ソクドカンシソウチ | |
JPS5923005B2 (ja) | テ−プレコ−ダの自動バイアス調整装置 | |
KR940001070Y1 (ko) | 드럼을 사용하는 기록 및 재생시스템에서 펄스수에 무관한 기록위치 결정회로 | |
JPS6145751Y2 (ja) | ||
JPH0348746Y2 (ja) | ||
JPH03292603A (ja) | 磁気記録再生装置 | |
JPH0446003B2 (ja) |