JPS6220700B2 - - Google Patents

Info

Publication number
JPS6220700B2
JPS6220700B2 JP58062394A JP6239483A JPS6220700B2 JP S6220700 B2 JPS6220700 B2 JP S6220700B2 JP 58062394 A JP58062394 A JP 58062394A JP 6239483 A JP6239483 A JP 6239483A JP S6220700 B2 JPS6220700 B2 JP S6220700B2
Authority
JP
Japan
Prior art keywords
annular frame
substrate
electrode
cover plate
package according
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP58062394A
Other languages
English (en)
Other versions
JPS595650A (ja
Inventor
Nooburu Miraa Uiruson
Edowaado Gurei Oomaru
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
US Department of Energy
Original Assignee
US Department of Energy
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by US Department of Energy filed Critical US Department of Energy
Publication of JPS595650A publication Critical patent/JPS595650A/ja
Publication of JPS6220700B2 publication Critical patent/JPS6220700B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/02Containers; Seals
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/16Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
    • H01L25/165Containers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/02Containers; Seals
    • H01L23/04Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls
    • H01L23/043Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls the container being a hollow construction and having a conductive base as a mounting as well as a lead for the semiconductor body
    • H01L23/047Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls the container being a hollow construction and having a conductive base as a mounting as well as a lead for the semiconductor body the other leads being parallel to the base
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00011Not relevant to the scope of the group, the symbol of which is combined with the symbol of this group
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/095Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00 with a principal constituent of the material being a combination of two or more materials provided in the groups H01L2924/013 - H01L2924/0715
    • H01L2924/097Glass-ceramics, e.g. devitrified glass
    • H01L2924/09701Low temperature co-fired ceramic [LTCC]

Description

【発明の詳細な説明】 本発明はハイブリツドソリツドステートデバイ
スや小さな電気機械装置等のための気密封止パツ
ケージに関する。
電子技術においては、電気機械的又はハイブリ
ツド半導体装置等に課せられる環境条件の多くを
安定化するために、これらの素子をカプセルに入
れることが求められる。このカプセル化又はパツ
ケージ化は種々に実行されてきている。特に、気
密封止が求められるところではガラス−金属の給
電電極をもつ金属封止が標準的アプローチであ
る。
パツケージが小さくなり、かなりの電圧、電力
レベルがかけられるとき、慣用的なガラス−金属
給電電極は製造が難しく、比較的高価となる。更
に、このような封止は突発的な機械的圧力による
破損にさらされている。
本発明で考えている形式や大きさの先行技術の
パツケージは、コバルト、鉄、アルミニウム、
銅、モリブデン、セラミツク材料のような材料か
ら作られ、それらの材料すべてが比較的重く、コ
スト的に高いものである。
公知の関連する先行技術は次の特許文献に典型
的に記載されている。
米国特許第3621112号は、電極を通しての給電
のために後述のガラス−金属封止をもつ鉄を含む
金属の封止を提供している。
米国特許第3575546号は、気密でなくまた放熱
特性を与えない「スナツプイン」ヘツダをもつプ
ラスチツク本体を示している。
米国特許第3548076号はソリツドステートハイ
ブリツドに対する金属封止の更に典型的なもので
ある。ガラス−金属封止はなかに封入されるハイ
ブリツドへの接続に求められる比較的多数の電極
を備えることが示されている。
米国特許第3538597号はマイクロ回路等を含む
「フラツトパツク」のためのカバー板を取扱つて
いる。コバルトのカバー板(蓋)は金属のハウジ
ングの上にハンダ付けされる(そこを通る電極の
絶縁は示されていないが)。
米国特許第2932684号は典型的な初期の形式の
修理できないカプセル化したデバイスのようであ
る。多くの独立したパーツが比較的大きな1つの
パワートランジスタパツケージの中に含まれてい
る。
米国特許第3419763号は複数の独立したソリツ
ドステートデバイスを並列に並らべたものを考え
ており、その中では放熱特性をもつ封止されたハ
ウジング構造となつている。電極が基板を通る一
般的なガラス−金属封止と上板貫通のためのメタ
ライズセラミツク封止がこのパツケージには要求
され、全体の重量は明らかに比較的大きいもので
ある。
米国特許第3433885号は単一のパワー半導体デ
バイスのための他のオール金属封止のものであ
る。この封止は半導体ハイブリツドのような多電
極回路には採用されず、また、比較的重い。
上述したようなものを含む先行技術のデバイス
は製造コストが高く、重量が重く、多電極接続が
要求されるところでは採用性が薄いという弱点に
悩されている。ガラス−金属とかセラミツク−金
属封止が使われるところではどこでも削りくず、
折断、ヘルメチツクシールの損失、電気的破壊と
いう危険がある。このような封止を通り電極にか
かる意図されない機械的圧力はこのような損傷や
続いて起こる電極の破壊の危険を増大させる。
本発明は小型の電子デバイスや電子機械デバイ
ス、特にソリツドステートハイブリツドのような
多電極接続デバイスのための軽量で廉価に組立て
られ気密封止のできる修理可能なパツケージを含
んでいる。
ポリアミド−イミドプラスチツク材料から成る
塑造された環状フレームがアルミニウムや銅のよ
うな熱伝導率の高い材料で作られた基板に淵に沿
つて接着される。基板と接着する環状フレームの
周辺表面領域部の基板を貫くせん孔が塑造過程中
に基板と環状フレームとの接着を可能とする。環
状フレームのプラスチツク材料は単一の塑造ステ
ツプでこれらのせん孔へ流れ込む。
電極は同時に環状フレームにモールドされる。
これらの電極は「L型」の金メツキされた銅線
で、それらは外部突出から基板に関して正常方向
に広がるように環状フレームの壁に埋め込まれて
いる。電極は内部空間に入れられるソリツドステ
ートデバイス等と接続される必要から環状フレー
ムの内部空間方向に突出るように、プラスチツク
の環状フレームの壁のある決まつた点で曲げられ
る(必ずしも90゜に曲げる必要はない)。これら
のデバイスは本質的に熱を発生するタイプのもの
であり、封止内の基板表面と熱的に接触される。
基板の外部表面はより大きな放熱器への慣用的取
付けにむいている。一般に基板は平らで基板と外
部放熱器との間には熱伝導性の充填材料をつめ、
外部放熱器へ取付けられる。
提供される気密封止は環状フレームの淵の上を
カバー板で被つて完成される。好ましくは環状フ
レームと同じプラスチツク材料から成るカバー板
は環状フレームの淵に沿つてメタライズされる。
そのためカバー板は正しい場所に慣用的なハンダ
付けで取付けられ、必要ならハンダを融かして取
除くことができる。カバー板は他の方法、例えば
エポキシ接着で取付けることもできる。
本発明の実施例について説明する。図1,2に
おいて、基板10が環状フレームの塑造過程で環
状フレーム11に取付けられる。図2でせん孔2
1は頭の部分22が拡大しており、環状フレーム
11の塑造過程で環状フレーム11の構成要素で
ある「ピン」が形成され、環状フレームの淵を基
板ときつい接触状態に保つように作用する。使わ
れるプラスチツク材料は急速にせん孔21と頭の
部分22に流れ込み、環状フレーム21本体が固
まるとき、その中で固まる。また、プラスチツク
材料と基板10とはそれらが接触する面で本来的
な直接接着もする。
環状フレームの形は特に図1に表わされてお
り、図2のカバー板12は好ましくは環状フレー
ムの周辺と同じ周辺形をもつている。
注目すべきは複数の電極(17,18,19,
20が典型であるが)広がつており、環状フレー
ムの側壁の肉厚部分15,16中に埋め込まれて
おり、それによつて電極はカバー板にじやまされ
ないことである。ある定められた点で(必ずしも
整列される必要はない)、電極は基板10とカバ
ー板12によつて封止される環状フレーム11の
内部容積内に入るように内側に曲げられる。電極
が内部容積に入る点は内部に入る回路に合わせて
ずらされる。
示されるような電極の構成によつて、(ガラス
−金属封止をしばしば破壊するタイプの)機械的
破損に対する抵抗力は先行技術の構成によつて与
えられるものよりはるかに優つている。
外部へ伸びている典型的な電極の端が図3の1
8a,20aに見られる。基板10に環状フレー
ム11を塑造することに加えて、前述の電極は同
じ塑造過程中に正しい位置にモールドされる。更
に、4つのネジ差込み14が環状フレーム自体に
塑造され、外部放熱器から底部10aを通じこれ
らの差込みへネジ止めすることによつて完全に組
立てへ結合される。せん孔21はこのようなネジ
に対し、過動程な空間を与える。
環状フレーム11とカバー板12の好ましい材
料は、一般にアモルフアスポリマに分類されるポ
リアミド−イミドサーモプラスチツクである。こ
のような材料はアモコ化学株式会社の登録商標名
「トーロン」が利用でき、注入塑造に対して理想
的である。30%のグラスフアイバと1%のPTFE
(ポリテトラフルオロエチレン)をもつトーロン
5030という標準グレードの製品が利用できる。固
まつたときトーロンはたいへん強く、600ボル
ト/ミリメートルのオーダーの絶縁の強さと、少
なくとも1.2×1017オーム・センチメートルの体
積抵抗をもつ。特に有利な本発明の1つの用途は
1000ボルトまでの電圧で働くハイブリツド回路と
関連している。グラスフアイバの添加は銅の基板
10と向かい合つている環状フレームの膨張係数
の釣り合いを改善する。
接触面13での環状フレーム11の端表面とト
ーロンカバー板12の適合する部分のメタライズ
はメツキ、スパツタリング、連続焼きを行う塗
付、その他の慣用的過程でなされる。トーロン材
料はよくメタライズに適合し、面13での気密封
止のために予じめハンダが挿入され誘導過熱その
他の慣用的手段で過熱される。
注入塑造過程に要求される道具は塑造中に電極
を正しい位置に保持することを含めて周知の技法
で与えられる。
電極は一般に銅であり、トーロン塑造との接着
は通常用いられている金メツキによつてより強く
なる。
本発明の典型的なパツケージの物理サイズの概
念を与える寸法は次のとおりである。
寸法 センチメートル a 12.19 b 3.05 c 0.18 d 1.02 e 0.51 f 所望による g 0.23 h 0.18 j 0.51 k 制約による 寸法kに影響する制約は半導体要素の高さ、電
圧要件、ハイブリツドとのボンデイング装置の届
く能力を含んでいる。
この寸法は4つの0.635×0.635センチメートル
(0.25×0.25インチ)半導体チツプに連続的に40
ワツトの熱を放散させるのに適応される。発生し
た熱は基板10とチツプとの熱的接触によつて取
除かれ、基板10から外の放熱器へ放出される。
図3は図2と同じ構造であり、90゜回転した方
から見たものである。トーロンカバー板12はふ
つう0.5cmの厚さである。環状フレームの壁厚は
具体化で異なるが、比較的薄い部分でも適当な強
度と不変性を与えることができる。トーロン材料
は270℃のオーダーの温度で状態変化する。更
に、それは核や紫外線の放射に耐え、フレームレ
ターダンシーに対して94v−o(筆者の研究所の
評価で)と評価され、硬化の後では外の気体と無
縁である。封を開けられたとき、それは実質的に
化学的寸法的変化を起こさずに21℃で重量比で最
大0.22%の水を吸収し、放出する。
トーロン材料は金属の優秀な代用品であり、優
秀な強度その他の特性を与える。本発明によれば
組立て物の全重量は最も軽い構造の金属で精巧に
作つたパツケージの半分のオーダーである。そし
てそれはコバルト、鉄を含む金属、セラミツク手
段と比較してはるかに軽い。
前述のことから明らかなことは製造コストが同
じ目的のための慣用的先行技術のパツケージより
はるかに安いことである。これは環状フレームと
基板との結合、電極の埋め込みが1行程の塑造過
程でなされるからである。
もう一度強調したいことは、埋め込まれた電極
構造はねじりや他の機械的圧力や振動や熱的シヨ
ツクに対して大いに抵抗性をもつことである。こ
れらの影響は先行技術の気密封止に破損を起こす
ことのできるものである。
比較的安いコストと他の利点という点で、本発
明は航空システム、電気自動車、工業設備、船舶
エレクトロニクス、太陽電池アレイ、人工衛星や
他の宇宙船という広い分野での使用に応用され
る。
【図面の簡単な説明】
第1図は本発明の一実施例であり、基板と環状
フレームが結合され、カバー板がされていないパ
ツケージの平面図である。第2図はカバー板をさ
れた第1図のパツケージの側面図である。第3図
は第2図のパツケージの断面図である。 10……基板、11……環状フレーム、12…
…カバー板、14……差込み、15,16……環
状フレームの肉厚部、17,18,19,20…
…電極、21……せん孔、22……せん孔頭部。

Claims (1)

  1. 【特許請求の範囲】 1 第1の表面に沿つて熱的接触の状態で少なく
    とも1つの電子要素がマウントされ、外部放熱器
    の表面と熱的接触の状態でマウントされるように
    作られた第2の表面10aをもつ高率熱伝導性を
    有する金属製の基板10と、 第1の端表面の周囲で前記基板の第1の表面と
    密着するように塑造されており約30%のグラスフ
    アイバと1%のPTFEを含んでいる絶縁塑造性ア
    モルフアス・ポリマ・ポリアミド−イミド材料か
    ら成る環状フレーム11と、 電子要素に接続のために該環状フレーム11の
    内側容積に導かれるように該環状フレーム11の
    側部15内にモールドされている少なくとも1つ
    の電極17と、 前記環状フレーム11の第2の端表面のメタラ
    イズされた部分に一致してバンダ付けされるメタ
    ライズされた部分を有する約30%のグラスフアイ
    バと1%のPTFEを含んでいるアモルフアス・ポ
    リマ・ポリアミド−イミド材料から成る薄板状の
    カバー板12とから構成される気密封止されたソ
    リツドステート電子パツケージ。 2 前記基板は銅又はアルミニウムからなること
    を特徴とする特許請求の範囲第1項記載のパツケ
    ージ。 3 前記基板は前記環状フレームの前記第1の端
    表面と対向するところに複数のせん孔21を含
    み、前記環状フレームは前記基板に対して前記環
    状フレームを結合するための部品として前記せん
    孔へ伸びている前記環状フレームの構成材料であ
    る前記アモルフアス・ポリマ・ポリアミド−イミ
    ド材のピンを含むことを特徴とする特許請求の範
    囲第1項又は第2項記載のパツケージ。 4 前記せん孔の少なくともいくつかは前記基板
    の第2の表面付近で拡大した直径部分22をも
    ち、前記ピンは前記環状フレームの前記基板の第
    1の表面に結合するための前記基板の第2の表面
    付近にせん孔と釣り合つた拡大した端部をもつこ
    とを特徴とする特許請求の範囲第3項記載のパツ
    ケージ。 5 前記電極はL型の導体であり、前記L型の第
    1の足は前記環状フレームの壁厚内に外部接続点
    から前記環状フレームのある点まで広がつてお
    り、前記ある点で前記電極は前記環状フレーム内
    の内部容積の方へ前記L型の第2の足を形成する
    ように曲げられることを特徴とする特許請求の範
    囲第1項ないし第4項のいずれか1項に記載のパ
    ツケージ。 6 前記環状フレームの側壁は前記電極をとり囲
    む前記カバー板を越えて横方向外側へ厚さが増し
    ており、それによつて前記電極の第1の足は前記
    カバー板に関し横方向外側を通ることを特徴とす
    る特許請求の範囲第6項記載のパツケージ。 7 前記環状フレームとカバー板の前記メタライ
    ズされた部分はハンダのせられた銅の領域である
    ことを特徴とする特許請求の範囲第1項ないし第
    6項のいずれか1項に記載のパツケージ。
JP58062394A 1982-06-25 1983-04-11 ハイブリツドソリツドステ−ト電子デバイス等のための気密封止パツケ−ジ Granted JPS595650A (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US392093 1982-06-25
US06/392,093 US4750031A (en) 1982-06-25 1982-06-25 Hermetically sealable package for hybrid solid-state electronic devices and the like

Publications (2)

Publication Number Publication Date
JPS595650A JPS595650A (ja) 1984-01-12
JPS6220700B2 true JPS6220700B2 (ja) 1987-05-08

Family

ID=23549223

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58062394A Granted JPS595650A (ja) 1982-06-25 1983-04-11 ハイブリツドソリツドステ−ト電子デバイス等のための気密封止パツケ−ジ

Country Status (6)

Country Link
US (1) US4750031A (ja)
EP (1) EP0098028A3 (ja)
JP (1) JPS595650A (ja)
KR (1) KR860001057B1 (ja)
CA (1) CA1210874A (ja)
NO (1) NO831333L (ja)

Families Citing this family (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4677526A (en) * 1984-03-01 1987-06-30 Augat Inc. Plastic pin grid array chip carrier
FR2584864B1 (fr) * 1985-07-11 1988-05-27 Sept Doloy Sa Realisation de peignes de connexions pour boitiers hermetiques destines a la microelectronique
FR2618629B1 (fr) * 1987-07-23 1993-04-23 Telecommunications Sa Boitier hermetique pour circuit electronique hybride
US5170245A (en) * 1988-06-15 1992-12-08 International Business Machines Corp. Semiconductor device having metallic interconnects formed by grit blasting
DE3837974A1 (de) * 1988-11-09 1990-05-10 Telefunken Electronic Gmbh Elektronisches steuergeraet
US5057903A (en) * 1989-07-17 1991-10-15 Microelectronics And Computer Technology Corporation Thermal heat sink encapsulated integrated circuit
US5015207A (en) * 1989-12-28 1991-05-14 Isotronics, Inc. Multi-path feed-thru lead and method for formation thereof
WO1991013364A2 (en) * 1990-02-14 1991-09-05 Allied-Signal Inc. Surface-mount piezoceramic accelerometer and method for making same
US5256902A (en) * 1991-08-14 1993-10-26 Vlsi Technology, Inc. Metal heatsink attach system
JP2956363B2 (ja) * 1992-07-24 1999-10-04 富士電機株式会社 パワー半導体装置
US5265321A (en) * 1992-09-22 1993-11-30 Microelectronics And Computer Technology Corporation Integrated circuit structure with heat exchanger elements secured thereto and method of making
US5309321A (en) * 1992-09-22 1994-05-03 Microelectronics And Computer Technology Corporation Thermally conductive screen mesh for encapsulated integrated circuit packages
US5344795A (en) * 1992-09-22 1994-09-06 Microelectronics And Computer Technology Corporation Method for encapsulating an integrated circuit using a removable heatsink support block
US5539151A (en) * 1992-09-25 1996-07-23 Vlsi Technology, Inc. Reinforced sealing technique for an integrated-circuit package
DE4325942C2 (de) * 1993-08-03 1995-05-18 Duerrwaechter E Dr Doduco Hybridrahmen
JP3316714B2 (ja) * 1994-05-31 2002-08-19 三菱電機株式会社 半導体装置
US6771490B2 (en) * 2001-06-07 2004-08-03 Liquidmetal Technologies Metal frame for electronic hardware and flat panel displays
US7135768B2 (en) * 2001-09-06 2006-11-14 Silicon Bandwidth Inc. Hermetic seal
US7569933B2 (en) * 2004-08-27 2009-08-04 Electro Ceramic Industries Housing for accommodating microwave devices having an insulating cup member
DE102006012450B4 (de) * 2006-03-17 2018-03-29 BSH Hausgeräte GmbH Vorrichtung zum Trocknen eines eine klumpfähige Füllung enthaltenen Textilstücks
US8358003B2 (en) * 2009-06-01 2013-01-22 Electro Ceramic Industries Surface mount electronic device packaging assembly
US8422229B2 (en) * 2009-06-25 2013-04-16 Oracle America, Inc. Molded heat sink and method of making same
DE102013102829B4 (de) * 2013-03-20 2017-10-19 Semikron Elektronik Gmbh & Co. Kg Leistungshalbleitermodul und Anordnung hiermit
US9865522B2 (en) 2014-11-18 2018-01-09 International Business Machines Corporation Composite heat sink structures
US9345169B1 (en) 2014-11-18 2016-05-17 International Business Machines Corporation Liquid-cooled heat sink assemblies
US10265812B2 (en) 2015-08-12 2019-04-23 International Business Machines Corporation Liquid-cooled, composite heat sink assemblies

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5091269A (ja) * 1973-12-12 1975-07-21
JPS5098275A (ja) * 1973-12-26 1975-08-05

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3155766A (en) * 1961-02-14 1964-11-03 Technitrol Inc Electrical component assemblage and casing therefor
BE633287A (ja) * 1962-06-09
US3404213A (en) * 1962-07-26 1968-10-01 Owens Illinois Inc Hermetic packages for electronic components
US3236936A (en) * 1962-07-30 1966-02-22 Corneil Dubilier Electric Corp Miniature electrical component with protected terminal-wire connections
DE1439460A1 (de) * 1964-10-19 1968-12-12 Siemens Ag Elektrisches Bauelement,insbesondere Halbleiterbauelement,mit einer aus isolierendemStoff bestehenden Huelle
US3430835A (en) * 1966-06-07 1969-03-04 Westinghouse Electric Corp Wire bonding apparatus for microelectronic components
US3693239A (en) * 1969-07-25 1972-09-26 Sidney Dix A method of making a micromodular package
US3789341A (en) * 1971-01-29 1974-01-29 Olivetti & Co Spa Circuit package
US3767839A (en) * 1971-06-04 1973-10-23 Wells Plastics Of California I Plastic micro-electronic packages
US3829598A (en) * 1972-09-25 1974-08-13 Hutson Ind Inc Copper heat sinks for electronic devices and method of making same
GB1397181A (en) * 1973-01-16 1975-06-11 Lucas Electrical Co Ltd Film circuit assemblies
US4126758A (en) * 1973-12-03 1978-11-21 Raychem Corporation Method for sealing integrated circuit components with heat recoverable cap and resulting package
US4012579A (en) * 1975-02-21 1977-03-15 Allen-Bradley Company Encapsulated microcircuit package and method for assembly thereof
JPS5386576A (en) * 1977-01-10 1978-07-31 Nec Corp Package for semiconductor element
DE2953006T1 (de) * 1978-08-04 1981-01-08 Toray Industries Heat-resistant molding resin composition
US4303934A (en) * 1979-08-30 1981-12-01 Burr-Brown Research Corp. Molded lead frame dual in line package including a hybrid circuit
FR2479564A1 (fr) * 1980-03-26 1981-10-02 Thomson Csf Boitier d'encapsulation pour module de puissance en circuit hybride
US4331831A (en) * 1980-11-28 1982-05-25 Bell Telephone Laboratories, Incorporated Package for semiconductor integrated circuits
US4330683A (en) * 1980-12-03 1982-05-18 Bell Telephone Laboratories, Incorporated Encapsulation for semiconductor device

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5091269A (ja) * 1973-12-12 1975-07-21
JPS5098275A (ja) * 1973-12-26 1975-08-05

Also Published As

Publication number Publication date
CA1210874A (en) 1986-09-02
EP0098028A2 (en) 1984-01-11
KR840005922A (ko) 1984-11-19
US4750031A (en) 1988-06-07
EP0098028A3 (en) 1985-09-18
KR860001057B1 (ko) 1986-08-01
NO831333L (no) 1983-12-27
JPS595650A (ja) 1984-01-12

Similar Documents

Publication Publication Date Title
JPS6220700B2 (ja)
US5043534A (en) Metal electronic package having improved resistance to electromagnetic interference
US4961106A (en) Metal packages having improved thermal dissipation
US6511866B1 (en) Use of diverse materials in air-cavity packaging of electronic devices
EP0658935B1 (en) Resin sealing type semiconductor device and method of making the same
US4897508A (en) Metal electronic package
US5672908A (en) Thin semiconductor integrated circuit device assembly
US5578869A (en) Components for housing an integrated circuit device
CN105765716B (zh) 功率半导体模块和复合模块
EP0084866A2 (en) Semiconductor casing
AU2002310466A1 (en) Use of diverse materials in air-cavity packaging of electronic devices
US9583407B2 (en) Semiconductor device
US6404048B2 (en) Heat dissipating microelectronic package
JPH05501638A (ja) 金属製ピン格子列パッケージ
JPH06275773A (ja) 集積化バッテリマウントを有する表面装着可能集積回路パッケージ
KR100711552B1 (ko) 볼 그리드 어레이를 포함하는 파워 반도체 장착 패키지
US5942796A (en) Package structure for high-power surface-mounted electronic devices
US7049171B2 (en) Electrical package employing segmented connector and solder joint
WO1996030942A1 (en) Components for housing an integrated circuit device
CN113394174A (zh) 用于器件封装的系统和方法
US6982482B2 (en) Packaging of solid state devices
US20050029658A1 (en) Circuit board and semiconductor device using the same
US20080080141A1 (en) Electrical Circuit Package
WO2017137880A1 (en) Electronic packages, housings or packages having one or more apertures
JPS6074461A (ja) 半導体装置