JPS62178927A - ドライバ−内蔵アクテイブマトリクスパネル - Google Patents

ドライバ−内蔵アクテイブマトリクスパネル

Info

Publication number
JPS62178927A
JPS62178927A JP61021386A JP2138686A JPS62178927A JP S62178927 A JPS62178927 A JP S62178927A JP 61021386 A JP61021386 A JP 61021386A JP 2138686 A JP2138686 A JP 2138686A JP S62178927 A JPS62178927 A JP S62178927A
Authority
JP
Japan
Prior art keywords
tft
driver
active matrix
picture element
matrix panel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP61021386A
Other languages
English (en)
Other versions
JP2562297B2 (ja
Inventor
Yojiro Matsueda
洋二郎 松枝
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Priority to JP61021386A priority Critical patent/JP2562297B2/ja
Publication of JPS62178927A publication Critical patent/JPS62178927A/ja
Application granted granted Critical
Publication of JP2562297B2 publication Critical patent/JP2562297B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Liquid Crystal (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、ドライバー内蔵アクティブマトリクスパネル
の回路構成に関する。
〔発明の概要〕
本発明はドライバー内蔵アクティブマトリクスパネルに
おいて、ドライバー集積回路内に第1のTIFTを用い
たスイッチング回路を備え、液晶を駆動するT:FTア
レイを第1のTFTと極性の異なる第2のTFTで構成
したことにより、第1のTFTのスイッチング時に生じ
る電圧変動分を、第2のTFTのスイッチング時に生じ
る電圧変動分で補い、画素電極に画像信号を忠実に書き
込めるようにしたものである。
〔従来の技術〕
絶縁基板上にTFTを用いてドライバーを内蔵したアク
ティブマトリクスパネルの例としては、1ニス・アイ・
ディー(Sより)84  ダイジェスト 316ページ
 1984’に示されるようなものがある。第2図はそ
の回路図である。同図に示すドライバー内蔵アクティブ
マトリクスパネルは、Xドライバー部40、Yドライバ
ー部51、及び画素エリア部52とで構成されている。
Xドライバー部は、41のシフトレジスタ、45〜47
のデータ線選択回路、及びデータ線に画像データを保持
する容量48〜50とからなるa42〜44はシフトレ
ジスタ41の出力であり、45〜47のデータ線選択回
路のTFTのON、OFFを操作する。画素エリアは5
6〜55のデータ線、56〜58の走査線、59〜67
0画素TP T。
及び68〜76の液晶の容量とから成る056〜58の
走査線は51のYドライバーによって1水平走査期間t
Hずつ順次選択されるOたとえば56が選択されている
間は、59〜61のTFTが全てONしており、Xドラ
イバー40によって55〜55の走査線に順次書き込ま
れた画像信号を、68〜70の液晶の容量に書き込んで
いく。tri後に56は非選択状態となり・59〜61
の画素TIPTがoyrL、57の走査線が選択され、
次のラインの画素TFT62〜64をONさせ、同様に
画像信号を書き込んでいく。X0LSXF3PはX側シ
フトレジスタのクロック信号及びスタートパルスであり
、YCL、YSPはY側ドライバーのクロック信号及び
スタートパルスである。Vよりは画像信号入力、r、c
aは対向!極である。
〔発明が解決しようとする問題点〕
しかし、前述の従来技術には以下に述べるような問題点
がある。
第3図はドライバー内蔵アクティブマトリクスパネルの
画像信号電位および走査線信号電位を示す図である。液
晶は交流駆動する必要があるため、17(−/l/ドご
とに画像信号をある電位7丁を中心として正負反転させ
用いるOVM人及びvMXはそれぞれ第1フイールド及
び第2フイールドでの黒レベルに相当する画像信号電位
である。走査線信号は、画素エリアのTFTがnチャネ
ルの場合には、1水平走査期間tHだけYドライバーの
正電源電位V DDYと等しく、残りの期間は負電源電
位7日日!と等しくなりている。第1フイールドにおけ
る1水平走査期間t!Iの、第2図のM1〜M、の各部
分の動作電位を示した図が第4図である。この図におい
てはX側の正電源V DDX 、および負電源VB!I
xを、それぞれ’7 DDYおよびV 8tIYと等し
くしである時刻t1において走査線56が選択゛  さ
れ、M4がハイレベルとなり59〜610T?でが全て
ONする。時刻t、においてM、がハイレベルとなり、
TFT45がONL、M、とMlとが同電位となりデー
タ線に画像信号が書き込まれる。時刻t、においてM、
がローレベルとなり、TFT45が0IFIFする。こ
の時M2の電位は、TFT45の電極間容量と、データ
線の容1l148との容量分割により、瞬間的に低くな
る。この電位変動分△V、は、TF’T45のゲート・
ソース間容量をO,、データ線の容量を02とすると、
△V、 =(VDDI−Vss! ) −0,/(0,
+O,)−・・■で表わされる◇データ線の電位M、は
、時刻t2における画像信号より△V、たけ低い電位で
保持され、その間、画素のTFT59を通じて画素電極
M、にデータ線の電荷が注入され、M5とM3の電位が
等しくなるり時刻t4においてM4がローレベルとなり
TFT59がOFFする。この時M、の電位は、TFT
59の電極間容量と、液晶の容量68との容量分割によ
り、瞬間的に低くなる。この電位変動分△v−2は、T
IF’l’59のゲート・ソース間容量を01、液晶の
容量を04とすると、 △v、  =(VDDY−vest  )−o、/(C
,+O,)−−−■で表わされる。
以上述べたように、従来のドライバー内蔵了クチイブマ
トリクスパネルにおいては、画素電極に書き込まれる信
号が実際の画像信号に対して、△−8私v−2 だけず
れるという問題点を生じる。
しかも、TFTの電極間容量はバイアス状態により異な
るため、画像信号のレベルによって0式および0式の右
辺の値は変化し、電圧変動分△V=+△V、も変化する
。したがって画面の再現性が悪く、第1フイールドと第
2フィールド間での書き込み電圧の非対称性により7リ
ツカーを生じるなど画質を悪化されることになる。
本発明は以上のような問題点を解決するもので、その目
的とするところは、画素i極に画像信号を忠実に書き込
めるドライバー内蔵アクティブマトリクスパネルの回路
構成を与えるところにある。
〔問題点を解決するための手段〕
本発明のドライバー内蔵アクティブマトリクスパネルは
、ドライバー集積回路内に第1のTFTを用いたスイッ
チング回路を備え、液晶を駆動するTFTアレイを第1
のTFTと極性の異なる第2のTFTで構成したことを
特徴とする。
〔作 用〕
本発明の上記の構成によれば、第1のTFTのスイッチ
ング時に生じる電圧変動分を、第2のTFTのスイッチ
ング時に生じる電圧変動分で補うことができ、画素1!
極に画像信号を忠実に書き込むことができる。
〔実施例〕
本発明のドライバー内蔵アクティブマトリクスパネルは
、第1図に示すようにXドライノく一部37、Yドライ
バー部11、及び画素エリア部1205つの部分より成
る0まずXドライノ(−の構成について述べる。1はシ
フトレジスタであり、2〜4はその出力であるO画像信
号は・シフトレジスタの出力パルスのタイミングに応じ
て5〜7のTFTを介してデータ線16〜15に書き込
まれる。8〜10は画像データをデータ線に保持する容
量である。Yドライバー部は、シフトレジスタ11と走
査線16〜18とから成る。画素エリア部は、Xドライ
バーによって駆動されるデータ線13〜15と、Yドラ
イバーによりて駆動される走査gJ16〜18と、これ
らの交点に配置され画素電極を駆動する画素TFT19
〜27と、画素!極と対向電極の間に液晶をはさんで成
る容量28〜36とから構成されている。XOL 、X
SPはx側シフトレジスタのクロック信号及びスタート
パルスであり、YOL 、YSPはY側シフトレジスタ
のクロック信号及びスタートパルスである0これらのシ
フトレジスタはスタートパルスをクロックの半周期ごと
に順次後段へ送る働きをする。
Mよりは画像信号入力、LOCJは対向基板である。
次に、ドライバー内蔵アクティブマトリクスパネルの動
作について説明する。一般にNTSOのビデオ信号は第
1フイールドと第2フイールドをあわせた1フレームの
信号で画面全体の絵を送るO液晶は交流駆動する必要が
あるため、画像信号は第3図のようにフィールドごとに
ある電位yTを中心に正負反転させたものを用いる。V
Mム及びV MIはそれぞれ第1フイールド及び第2フ
イールドでの黒レベルに相当する画像信号電位であるO
走査線信号は、画素TNTがnチャネルの場合・1水平
走査期間t■だけYドライバーの正電源電圧’V DD
Yと等しく、残りの期間は負電源電位yearと等しく
なっている。第5図は、第1図のP、〜P、の各部分の
動作電位を、第1フイールドの1水平走査期間tIIに
ついて示したものである0従来例と異なる点は、スイッ
チング回路のTIF75〜7にPチャネルを用いたため
、シフトレジスタ1の出力2〜4の動作電位波形が反転
していることである。まず、時刻t1において走査I!
16が選択され、P4がV DDYと等しくなり画素T
FT19〜21が全てONする。時刻t、においてP2
の電位がVDMからV日日Xとなり、TFT5がONし
、P、とP、とが同電位となりデータ線に画像信号が書
き込まれる。時刻t、においてP2が’V 118Xか
らy nnxとなり、TFT5がOFFする。
この時P、の電位は・TFT5の!極間容量と、データ
線の容量8との容量分割により、瞬時的に高くなる。こ
の電位変動分△+V、は、TFT5のゲート・ソース間
容量をO,、データ線の容量をC1とすると、 Δy、、 =(7DM−Vtsgx ) −Cj、 /
(a、−1−C2)−・■で表わされる。データ線の電
位P、は、時刻t2における画像信号より△v+、だけ
高い電位で保持され、その間、画素のTFTl9を通じ
て画素電極P5にデータ線の電荷が注入され、P、とP
3の電位は、TFTl 9の1!極間容量と・液晶の容
量28との容量分割により、瞬間的に低くなる。
この電位変動分△V、は、TFTl 9のゲート・ソー
ス間容量をO,、液晶の容量をC4とすると、△V、 
 = (V TIny −V s日”  )  e C
s  /(a、+c4 )−・・■で表わされる。ここ
で0式と0式の右辺の値が等しくなるように設計すれば
、画素電極P、に書き込まれる信号を、実際の画像信号
と等しくすることができる。さらにPチャネルのTFT
5とnチャネルのTFTl9の特性が対称であれば、バ
イアス状態に依存せず0式と■式の右辺を等しくするこ
とができるため、あらゆるレベルの画像信号に対17て
画面を忠実に再現することができる。
ただし、一般にTFTのスレッシュホルド電圧は高いた
め、ゲート・ソース間電圧はある値以上に保つ必要があ
る。そこで本実施例では、Xドライバーの正電源V n
nz 、負電源V BOKを、Yドライバーの正電源V
 DDY 、負電源y s日yに対してそれぞれ一定電
圧だけ低くすることにより、PチャネルのTFT5〜7
とnチャネルのTFT 19〜27が、ともに十分なゲ
ート・ソース間電圧を得ることができるようにしである
@これらの電源は外部から供給することもできるが、ア
クティブマトリクス基板上にTFTによるレペルシ7り
回路を構成して供給することもできる。
本実施例においては、画素エリアのTFTl 9〜27
をnチャネルで、スイッチング回路のTFT5〜7をP
チャネルで構成したが、逆にすることも可能である。こ
の場合、第5図においてP2およびP4の波形を反転し
、XとYの電源の関係を入れ替えればよい。
第6図に、ドライバー部をCMO3TFT、画素アレイ
部をNMO3TFでで形成した場合のドライバー内藏ア
クティブマトリクスパネルの断面構造の一例を示す08
0は絶縁基板、81は1層目のシリコン薄膜、82はゲ
ート絶縁膜、83は2M目のシリコン薄膜または金属薄
膜、84は層間絶縁膜、85は透明導電膜であり・画素
′i!極以外は金属配線を用いることも可能である。
〔発明の効果〕
以上述べたように本発明の上記の構成によれば、画素1
!極に画素信号を忠実に書き込めるようになり、再現性
のよい画面が得られる。さらに、第1フイールドと第2
フィールド間での書き込み電圧の非対称性もなくなり7
リツカーの少ない高品質の画面を得ることができる。
【図面の簡単な説明】
第1図はドライバー内蔵アクティブマトリクスパネルの
回路図。 第2図は従来のドライバー内蔵アクティブマトリクスパ
ネルの回路図。 第6図はドライバー内蔵アクティブマトリクスパネルの
画像信号電位および走査線信号電位図。 第4図は従来のドライバー内蔵アクティブマトリクスパ
ネルの各部の動作電位図。 第5図はドライバー内蔵アクティブマトリクスパネルの
各部の動作電位図。 第6図はドライバー内蔵アクティブマトリクスパネルの
断面図。 5〜7・・・PチャネルTIFT 19〜27・・・nチャネルTFT 以  上 出願人 セイコーエプソン株式会社 )。 夛 /r〜27.  /1 +v>+V丁F7第1図 マトダワ入パネル 電イ立 トパライノぐ一1梢眉腎フクテ4ア°マトソ2ス八ワル
めJ−イlc4名」ち噌44立↓マよ・ひ−共ンに鼻錯
も喝乙fl昏0iジ乙イ貞= 禎しEのドライバー内意賢エク子イア゛7ト1)7ス八
〇角(1し め 、各音Pの 11り1ト 1均ζ イ
」口 し0第4図 一一一一−  1メく乎1ヒ1計1flPjl 七− 
−一一一一しつイlぐ一1j1眉賢ア7ティ7パマトリ
クスバネルのA−−4F い 重力fト 覧イ1 1シ
]第5図

Claims (1)

    【特許請求の範囲】
  1. 絶縁基板上に設けられた、走査線群、データ線群、前記
    走査線及びデータ線を駆動するドライバー集積回路、及
    び前記走査線及びデータ線の交点に設けられた薄膜トラ
    ンジスタ(以下TFTと略記)アレイによって液晶を駆
    動して成るドライバー内蔵アクティブマトリクスパネル
    において、前記ドライバー集積回路内に第1のTFTを
    用いたスイッチング回路を備え、液晶を駆動する前記T
    FTアレイを第1のTFTと極性の異なる第2のTFT
    で構成したことを特徴とするドライバー内蔵アクティブ
    マトリクスパネル。
JP61021386A 1986-02-03 1986-02-03 ドライバ−内蔵アクティブマトリクスパネル Expired - Lifetime JP2562297B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61021386A JP2562297B2 (ja) 1986-02-03 1986-02-03 ドライバ−内蔵アクティブマトリクスパネル

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61021386A JP2562297B2 (ja) 1986-02-03 1986-02-03 ドライバ−内蔵アクティブマトリクスパネル

Publications (2)

Publication Number Publication Date
JPS62178927A true JPS62178927A (ja) 1987-08-06
JP2562297B2 JP2562297B2 (ja) 1996-12-11

Family

ID=12053639

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61021386A Expired - Lifetime JP2562297B2 (ja) 1986-02-03 1986-02-03 ドライバ−内蔵アクティブマトリクスパネル

Country Status (1)

Country Link
JP (1) JP2562297B2 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7088330B2 (en) 2000-12-25 2006-08-08 Sharp Kabushiki Kaisha Active matrix substrate, display device and method for driving the display device
KR100679967B1 (ko) 2005-01-19 2007-02-08 세이코 엡슨 가부시키가이샤 전기 광학 장치, 그 구동 회로 및 전자 기기
JP2009273897A (ja) * 2004-10-06 2009-11-26 Rie Usui フライヤー

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5958480A (ja) * 1982-09-28 1984-04-04 セイコーエプソン株式会社 アクテイブ・マトリツクス表示体用ic基板

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5958480A (ja) * 1982-09-28 1984-04-04 セイコーエプソン株式会社 アクテイブ・マトリツクス表示体用ic基板

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7088330B2 (en) 2000-12-25 2006-08-08 Sharp Kabushiki Kaisha Active matrix substrate, display device and method for driving the display device
JP2009273897A (ja) * 2004-10-06 2009-11-26 Rie Usui フライヤー
KR100679967B1 (ko) 2005-01-19 2007-02-08 세이코 엡슨 가부시키가이샤 전기 광학 장치, 그 구동 회로 및 전자 기기

Also Published As

Publication number Publication date
JP2562297B2 (ja) 1996-12-11

Similar Documents

Publication Publication Date Title
KR101030528B1 (ko) 쉬프트 레지스터 및 이를 사용한 액정표시장치
US6243064B1 (en) Active matrix type liquid-crystal display unit and method of driving the same
KR100234720B1 (ko) Tft-lcd의 구동회로
US20060061535A1 (en) Liquid crystal display device and method of driving the same
US20080224982A1 (en) Electro-optical device, driving circuit, and electronic apparatus
US20050007324A1 (en) Circuit and method for driving a capacitive load, and display device provided with a circuit for driving a capacitive load
JP2977047B2 (ja) 液晶表示パネル駆動装置
JPH06313876A (ja) 液晶表示装置の駆動方法
JP3405579B2 (ja) 液晶表示装置
JP4902185B2 (ja) 表示装置
KR20020052137A (ko) 액정표시장치
JPH07181927A (ja) 画像表示装置
US20060125813A1 (en) Active matrix liquid crystal display with black-inserting circuit
JPH07318901A (ja) アクティブマトリクス型液晶表示装置及びその駆動方法
JP2001242819A (ja) 電気光学装置及び電子機器
JP4022990B2 (ja) アクティブマトリクス型液晶表示装置
KR100995627B1 (ko) 쉬프트 레지스터 회로
JP2000221476A (ja) 電気光学装置の駆動回路、電気光学装置および電子機器
GB2034953A (en) MOS-FET array drive for liquid crystal matrix display
JPS62178927A (ja) ドライバ−内蔵アクテイブマトリクスパネル
JPH11119742A (ja) マトリクス表示装置
JP3160143B2 (ja) 液晶表示装置
JP3343098B2 (ja) アクティブマトリクス表示装置
JPH0430683A (ja) 液晶表示装置
JP2001100177A (ja) 表示駆動装置

Legal Events

Date Code Title Description
EXPY Cancellation because of completion of term