JPS62121649U - - Google Patents
Info
- Publication number
- JPS62121649U JPS62121649U JP973186U JP973186U JPS62121649U JP S62121649 U JPS62121649 U JP S62121649U JP 973186 U JP973186 U JP 973186U JP 973186 U JP973186 U JP 973186U JP S62121649 U JPS62121649 U JP S62121649U
- Authority
- JP
- Japan
- Prior art keywords
- computer
- output
- interrupt signal
- control data
- shift register
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 claims description 2
- 238000010586 diagram Methods 0.000 description 4
Landscapes
- Safety Devices In Control Systems (AREA)
- Retry When Errors Occur (AREA)
Description
第1図はこの考案の一実施例を示すブロツク結
線図、第2図は実施例の動作を説明するためのタ
イミング図、第3図は従来の装置のブロツク結線
図、第4図は従来の装置の動作を説明するための
タイミング図である。 図において1はCPU、4はメモリ、5は出力
インタフエース回路、7はシフトクロツク発生回
路、9は割込み信号発生回路、11,13,15
はレジスタ、17は多数決回路である。なお、各
図中同一符号は同一または相当部分を示す。
線図、第2図は実施例の動作を説明するためのタ
イミング図、第3図は従来の装置のブロツク結線
図、第4図は従来の装置の動作を説明するための
タイミング図である。 図において1はCPU、4はメモリ、5は出力
インタフエース回路、7はシフトクロツク発生回
路、9は割込み信号発生回路、11,13,15
はレジスタ、17は多数決回路である。なお、各
図中同一符号は同一または相当部分を示す。
Claims (1)
- 割込み信号により初期化され所定のプログラム
を実行する計算機と、上記計算機から出力される
制御データをシフトクロツクにより読込む3段の
シフトレジスタと、上記3段のシフトレジスタの
出力が入力されて、多数決論理出力を生成する多
数決回路と、計算機のコントロールバスを入力さ
れて計算機から制御データが出力されると直ちに
、また計算機から制御データが出力されない場合
も一定時間経過後に割込み信号を発生し上記計算
機に供給する割込み信号発生回路とを有すること
を特徴とする制御装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP973186U JPS62121649U (ja) | 1986-01-27 | 1986-01-27 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP973186U JPS62121649U (ja) | 1986-01-27 | 1986-01-27 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS62121649U true JPS62121649U (ja) | 1987-08-01 |
Family
ID=30795320
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP973186U Pending JPS62121649U (ja) | 1986-01-27 | 1986-01-27 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS62121649U (ja) |
-
1986
- 1986-01-27 JP JP973186U patent/JPS62121649U/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH04257932A (ja) | ディジタルシグナルプロセッサのエミュレート用チップ | |
JPS62121649U (ja) | ||
JPS62121646U (ja) | ||
JPS62100502U (ja) | ||
JPS6255186B2 (ja) | ||
JPS60116549U (ja) | 主・従計算機同期装置 | |
JPH01127040U (ja) | ||
JPS59147236U (ja) | インタ−フエイス制御装置 | |
JPH0242138U (ja) | ||
JPH0191954U (ja) | ||
JPH01287767A (ja) | Ramの制御回路 | |
JPS64141U (ja) | ||
JPH039028U (ja) | ||
JPS6452062U (ja) | ||
JPS6415295U (ja) | ||
JPH03127949U (ja) | ||
JPH03110527U (ja) | ||
JPH01113731U (ja) | ||
JPH08329034A (ja) | マイクロコンピュータによるアナログデータ読込回路 | |
JPS6335103U (ja) | ||
JPS6210546U (ja) | ||
JPS5832505U (ja) | プログラマブル・コントロ−ラ | |
JPS5953410U (ja) | シ−ケンス制御装置 | |
JPS61185124U (ja) | ||
JPH0486346U (ja) |