JPH01127040U - - Google Patents
Info
- Publication number
- JPH01127040U JPH01127040U JP2437788U JP2437788U JPH01127040U JP H01127040 U JPH01127040 U JP H01127040U JP 2437788 U JP2437788 U JP 2437788U JP 2437788 U JP2437788 U JP 2437788U JP H01127040 U JPH01127040 U JP H01127040U
- Authority
- JP
- Japan
- Prior art keywords
- cpu
- set time
- data
- outputs
- chip
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000010586 diagram Methods 0.000 description 3
Description
第1図は、本考案に係るデータ入出力装置の構
成図、第2図は、本考案に係るデータ入出力装置
の動作に関するタイムチヤート、第3図は、本考
案に係るデータ入出力装置の動作フローチヤート
、第4図は、従来の本考案に係るデータ入出力装
置の構成図である。 1…CPU、2…アドレズバス、3…アドレス
デコーダ、4…データバス、5…メモリー部(チ
ツプ)、6…タイマー(チツプ)、7…ジヤンパ
ーピン、10…セレクターラツチ(セレクター、
チツプ)、CS1,CS2…チツプ選択信号。
成図、第2図は、本考案に係るデータ入出力装置
の動作に関するタイムチヤート、第3図は、本考
案に係るデータ入出力装置の動作フローチヤート
、第4図は、従来の本考案に係るデータ入出力装
置の構成図である。 1…CPU、2…アドレズバス、3…アドレス
デコーダ、4…データバス、5…メモリー部(チ
ツプ)、6…タイマー(チツプ)、7…ジヤンパ
ーピン、10…セレクターラツチ(セレクター、
チツプ)、CS1,CS2…チツプ選択信号。
Claims (1)
- 【実用新案登録請求の範囲】 CPUから出力されるアドレスデータに対応す
るチツプに、チツプ選択信号を出力するアドレス
デコーダと、 前記CPUにウエイト命令を設定時間だけ出力
し、前記CPU及び前記チツプ相互間のデータ授
受タイミングを設定するタイマーと、 前記アドレスデコーダから所定のチツプ選択信
号が出力された場合に、前記CPUから出力され
た前記設定時間に関するデータを入力し、当該デ
ータに基づいて前記設定時間を選択するセレクタ
ーと、 を有することを特徴とするデータ入出力装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2437788U JPH01127040U (ja) | 1988-02-25 | 1988-02-25 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2437788U JPH01127040U (ja) | 1988-02-25 | 1988-02-25 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH01127040U true JPH01127040U (ja) | 1989-08-30 |
Family
ID=31244174
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2437788U Pending JPH01127040U (ja) | 1988-02-25 | 1988-02-25 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH01127040U (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2011044557A (ja) * | 2009-08-20 | 2011-03-03 | Fujitsu Ltd | マルチチップモジュールの製造方法及びマルチチップモジュール |
-
1988
- 1988-02-25 JP JP2437788U patent/JPH01127040U/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2011044557A (ja) * | 2009-08-20 | 2011-03-03 | Fujitsu Ltd | マルチチップモジュールの製造方法及びマルチチップモジュール |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH01127040U (ja) | ||
JPS5851333U (ja) | プログラム処理装置 | |
JPS6439540U (ja) | ||
JPS6336999U (ja) | ||
JPH0366243U (ja) | ||
JPS59147236U (ja) | インタ−フエイス制御装置 | |
JPH0328596U (ja) | ||
JPH0164744U (ja) | ||
JPS6339754U (ja) | ||
JPS6095653U (ja) | デ−タバス制御装置 | |
JPS62172456A (ja) | マイクロコンピユ−タシステム等におけるインタ−フエ−スバス方式 | |
JPS6184953U (ja) | ||
JPS62146247U (ja) | ||
JPH022751U (ja) | ||
JPS59134841U (ja) | 情報処理装置 | |
JPS59138906U (ja) | シ−ケンスコントロ−ラ | |
JPS63114348U (ja) | ||
JPS64141U (ja) | ||
JPH03124248U (ja) | ||
JPS6194926U (ja) | ||
JPS62121649U (ja) | ||
JPS62121652U (ja) | ||
JPH01111350U (ja) | ||
JPS63139647U (ja) | ||
JPH0415743U (ja) |