JPS6452062U - - Google Patents
Info
- Publication number
- JPS6452062U JPS6452062U JP14555287U JP14555287U JPS6452062U JP S6452062 U JPS6452062 U JP S6452062U JP 14555287 U JP14555287 U JP 14555287U JP 14555287 U JP14555287 U JP 14555287U JP S6452062 U JPS6452062 U JP S6452062U
- Authority
- JP
- Japan
- Prior art keywords
- microprogram
- processing unit
- interrupt
- processing device
- output channel
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000009191 jumping Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 2
Landscapes
- Debugging And Monitoring (AREA)
Description
第1図はこの考案の一実施例によるデータ処理
装置を説明するための図、第2図は従来のデータ
処理装置を説明するための図である。 図中、1は主メモリ、2は中央処理装置、3は
入出力チヤネル、4はメモリバス、5はデータバ
ス、20は汎用レジスタ、21はメモリアドレス
レジスタ、22はメモリデータレジスタ、23は
演算処理部、24はステータスレジスタ、25は
マイクロプログラム制御部、26はマイクロプロ
グラムメモリ、27はマイクロ命令レジスタ、2
8はタイマーである。なお、図中、同一符号は同
一または相当部分を示す。
装置を説明するための図、第2図は従来のデータ
処理装置を説明するための図である。 図中、1は主メモリ、2は中央処理装置、3は
入出力チヤネル、4はメモリバス、5はデータバ
ス、20は汎用レジスタ、21はメモリアドレス
レジスタ、22はメモリデータレジスタ、23は
演算処理部、24はステータスレジスタ、25は
マイクロプログラム制御部、26はマイクロプロ
グラムメモリ、27はマイクロ命令レジスタ、2
8はタイマーである。なお、図中、同一符号は同
一または相当部分を示す。
Claims (1)
- マイクロプログラム制御方式の中央処理装置と
入出力チヤネルを有するデータ処理装置において
、一定周期毎にマイクロプログラムに割込みを発
する回路と、主メモリ及び中央処理装置内の汎用
レジスタと制御用レジスタの内容を入出力チヤネ
ルを介して出力するマイクロプログラムを格納し
た制御メモリと、上記割込みを受けて上記マイク
ロプログラムの先頭番地へ飛ばせる手段を有する
ことを特徴とするデータ処理装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP14555287U JPS6452062U (ja) | 1987-09-24 | 1987-09-24 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP14555287U JPS6452062U (ja) | 1987-09-24 | 1987-09-24 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6452062U true JPS6452062U (ja) | 1989-03-30 |
Family
ID=31414241
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP14555287U Pending JPS6452062U (ja) | 1987-09-24 | 1987-09-24 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6452062U (ja) |
-
1987
- 1987-09-24 JP JP14555287U patent/JPS6452062U/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS6452062U (ja) | ||
JPS6452064U (ja) | ||
JPS6452063U (ja) | ||
JPS596202U (ja) | シ−ケンス制御装置 | |
JPS63179548U (ja) | ||
JPS6372648U (ja) | ||
JPS6439536U (ja) | ||
JPH01138143U (ja) | ||
JPS5984627U (ja) | 電子計算機に内蔵されたインタ−バルタイマ | |
JPS6335139U (ja) | ||
JPS6087050U (ja) | デ−タ転送制御装置 | |
JPH03119238U (ja) | ||
JPH0452247U (ja) | ||
JPH0452248U (ja) | ||
JPH0452250U (ja) | ||
JPS6251428U (ja) | ||
JPS61128745U (ja) | ||
JPS6095654U (ja) | デ−タ転送制御装置 | |
JPH0450U (ja) | ||
JPS59100346U (ja) | マイクロプログラム動作記憶装置 | |
JPS6335104U (ja) | ||
JPS60180005U (ja) | シーケンスコントローラのオンラインモニタ装置 | |
JPS5815244U (ja) | デ−タ処理装置 | |
JPH0164745U (ja) | ||
JPS6142624U (ja) | 計算機システムの再スタ−ト回路 |