JPS5984627U - 電子計算機に内蔵されたインタ−バルタイマ - Google Patents
電子計算機に内蔵されたインタ−バルタイマInfo
- Publication number
- JPS5984627U JPS5984627U JP18158682U JP18158682U JPS5984627U JP S5984627 U JPS5984627 U JP S5984627U JP 18158682 U JP18158682 U JP 18158682U JP 18158682 U JP18158682 U JP 18158682U JP S5984627 U JPS5984627 U JP S5984627U
- Authority
- JP
- Japan
- Prior art keywords
- interval timer
- computer
- timer built
- cpu
- contents
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
第1図は本考案インターバルタイマの構成を示すブロッ
ク図、第2図は第1図の動作を示すフローチャートであ
る。 2は命令解読制御部、3は保持レジスタ、4はカウント
レジスタ、5は比較回路、6は割り込み処理部、を夫々
示している。
ク図、第2図は第1図の動作を示すフローチャートであ
る。 2は命令解読制御部、3は保持レジスタ、4はカウント
レジスタ、5は比較回路、6は割り込み処理部、を夫々
示している。
Claims (1)
- CPUからの指令に基づいて設定データが設定される保
持レジスタと、カウントパルスを計数するカウントレジ
スタと、を主構成要素とし、上記両レジスタの内容が一
致した時に割り込みを発生するインターバルタイマに於
いて、上記カウントレジスタの内容をCPUからの指令
に従って適宜読み取る為の読み取り手段を付加した事を
特徴とする電子計算機に内蔵されたインターバルタイマ
。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP18158682U JPS5984627U (ja) | 1982-11-29 | 1982-11-29 | 電子計算機に内蔵されたインタ−バルタイマ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP18158682U JPS5984627U (ja) | 1982-11-29 | 1982-11-29 | 電子計算機に内蔵されたインタ−バルタイマ |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS5984627U true JPS5984627U (ja) | 1984-06-07 |
Family
ID=30393450
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP18158682U Pending JPS5984627U (ja) | 1982-11-29 | 1982-11-29 | 電子計算機に内蔵されたインタ−バルタイマ |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS5984627U (ja) |
-
1982
- 1982-11-29 JP JP18158682U patent/JPS5984627U/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS5984627U (ja) | 電子計算機に内蔵されたインタ−バルタイマ | |
JPS5923854U (ja) | マイクロコンピユ−タのインタラプト回路 | |
JPS58187850U (ja) | ベクトル処理装置 | |
JPS5940901U (ja) | 制御出力回路 | |
JPS5894021U (ja) | マイクロコンピユ−タ | |
JPS61653U (ja) | Dma転送回路 | |
JPS59142839U (ja) | プログラムの複写防止装置 | |
JPS5933544U (ja) | カウンタ−読み込み回路 | |
JPS596202U (ja) | シ−ケンス制御装置 | |
JPS59100346U (ja) | マイクロプログラム動作記憶装置 | |
JPS60153355U (ja) | マルチcpuシステムの制御装置 | |
JPS5860599U (ja) | アクチユエ−タ駆動回路 | |
JPS60170854U (ja) | マイクロコンピユ−タ | |
JPS5920351U (ja) | マイクロコンピユ−タにおける加算回路 | |
JPS6257836U (ja) | ||
JPS59182756U (ja) | マイクロコンピユ−タ | |
JPS58164046U (ja) | マイクロプロセツサの制御装置 | |
JPS5928726U (ja) | タイマカウント装置 | |
JPS6142648U (ja) | チヤネル装置 | |
JPS59108906U (ja) | 制御装置の仕様デ−タ表示装置 | |
JPS6452062U (ja) | ||
JPS60150687U (ja) | 磁気テ−プ制御装置 | |
JPS59100337U (ja) | Dma制御回路 | |
JPS58150140U (ja) | 演算処理装置 | |
JPS6047068U (ja) | 計数回路 |