JPS59182756U - マイクロコンピユ−タ - Google Patents
マイクロコンピユ−タInfo
- Publication number
- JPS59182756U JPS59182756U JP7549383U JP7549383U JPS59182756U JP S59182756 U JPS59182756 U JP S59182756U JP 7549383 U JP7549383 U JP 7549383U JP 7549383 U JP7549383 U JP 7549383U JP S59182756 U JPS59182756 U JP S59182756U
- Authority
- JP
- Japan
- Prior art keywords
- microcomputer
- value
- program
- comparison
- comparison result
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Microcomputers (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
第1図は従来のマイクロコンピュータのソフトウェア開
発時のアドレスチェックブロック回路図である。 1・・・マイクロコンピュータ、2・・・外部入力、3
・・・比較用出力器、4・・・コントロール信号、5・
・・アドレス信号、6・・・比較回路、7・・・比較結
果出力。 第2図は本考案の一実施例によるマイクロ・コンピュー
タのブロック図である。 10・・・・・・マイクロコンピュータ、11・・・・
・・CPU、12−・・・・・・プログラムカウンタ、
13・・・・・・比較データレジスタ、14・・・・・
・内部バス、15・・・・・・アドレスバス、16・・
・・・・比較回路、17・・・・・・比較出力端子。
発時のアドレスチェックブロック回路図である。 1・・・マイクロコンピュータ、2・・・外部入力、3
・・・比較用出力器、4・・・コントロール信号、5・
・・アドレス信号、6・・・比較回路、7・・・比較結
果出力。 第2図は本考案の一実施例によるマイクロ・コンピュー
タのブロック図である。 10・・・・・・マイクロコンピュータ、11・・・・
・・CPU、12−・・・・・・プログラムカウンタ、
13・・・・・・比較データレジスタ、14・・・・・
・内部バス、15・・・・・・アドレスバス、16・・
・・・・比較回路、17・・・・・・比較出力端子。
Claims (1)
- プログラムにより設定された内部レジスタの値と、プロ
グラムカウンタの値との比較結果により発生された信号
を出力する端子をもつことを特徴とするマイクロコンピ
ュータ。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP7549383U JPS59182756U (ja) | 1983-05-20 | 1983-05-20 | マイクロコンピユ−タ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP7549383U JPS59182756U (ja) | 1983-05-20 | 1983-05-20 | マイクロコンピユ−タ |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS59182756U true JPS59182756U (ja) | 1984-12-05 |
Family
ID=30205559
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP7549383U Pending JPS59182756U (ja) | 1983-05-20 | 1983-05-20 | マイクロコンピユ−タ |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS59182756U (ja) |
-
1983
- 1983-05-20 JP JP7549383U patent/JPS59182756U/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS59182756U (ja) | マイクロコンピユ−タ | |
JPS5851333U (ja) | プログラム処理装置 | |
JPS58101232U (ja) | マイクロコンピユ−タ | |
JPS5836445U (ja) | デ−タ選択回路 | |
JPS6030047U (ja) | マイクロコンピュ−タのプログラム暴走防止回路 | |
JPS59138928U (ja) | プロセス出力回路 | |
JPS58124837U (ja) | メモリ内蔵集積回路 | |
JPS58164046U (ja) | マイクロプロセツサの制御装置 | |
JPS59165027U (ja) | マイクロコンピユ−タのリセツト回路 | |
JPS582046U (ja) | 割込み信号幅制御回路 | |
JPS59100346U (ja) | マイクロプログラム動作記憶装置 | |
JPS6020659U (ja) | 入出力制御装置 | |
JPS59118036U (ja) | デ−タ入力回路 | |
JPS59189335U (ja) | オ−トクリア回路 | |
JPS618353U (ja) | Dmaデ−タ伝送路つきマイクロコンピユ−タ | |
JPS5881654U (ja) | 演算処理装置 | |
JPS60109133U (ja) | 半導体集積回路 | |
JPS6057855U (ja) | デュアルcpu方式情報処理装置 | |
JPS5920351U (ja) | マイクロコンピユ−タにおける加算回路 | |
JPS60158332U (ja) | リセツト回路 | |
JPS58142733U (ja) | 車載電子機器用ワンチツプ・マイコンの入出力ポ−ト多重化回路 | |
JPS6133148U (ja) | ソフトウエアの暴走監視回路 | |
JPS5851359U (ja) | 出力回路 | |
JPS5984627U (ja) | 電子計算機に内蔵されたインタ−バルタイマ | |
JPS60126849U (ja) | マイクロコンピユ−タ用周辺lsi |