JPS6195459A - プログラム停止装置 - Google Patents

プログラム停止装置

Info

Publication number
JPS6195459A
JPS6195459A JP59216829A JP21682984A JPS6195459A JP S6195459 A JPS6195459 A JP S6195459A JP 59216829 A JP59216829 A JP 59216829A JP 21682984 A JP21682984 A JP 21682984A JP S6195459 A JPS6195459 A JP S6195459A
Authority
JP
Japan
Prior art keywords
address
program
comparator
loop
stop
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP59216829A
Other languages
English (en)
Inventor
Mitsuo Sato
光雄 佐藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP59216829A priority Critical patent/JPS6195459A/ja
Publication of JPS6195459A publication Critical patent/JPS6195459A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/36Preventing errors by testing or debugging software

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Debugging And Monitoring (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (技術分野〕 本発F3AFiディジタルプロセッサに関し、特にプロ
グラム実行制御におけるプログラム停止装置に関する。
(従来の技術) 従来ディジタルプロセッサのプログラム停止装置は第2
図に示す様に、任意のアドレスでプログラムを停止させ
るためのプログラム停ドレスヲ設定するアドレス設定器
1と、アドレス設定器からげ設定した停止アドレスとプ
ログラムカウンタからのプログラムアドレスaとを比較
するアドレス比較器2と、比較アドレスが等しい場合の
み出力するアドレス比較器出力す及び命令実行の完了金
示すタイミング信号Cとの論理積全敗ってプログラム停
止制御信号dを作り出すAND回路6とから構成されて
いた。
(発明が解決しようとする問題点) 従って、ループ全構成するプログラムにおいて、ループ
内のプログラムアドレスでプログラムを停止させる場合
には、プログラムが1ループまわるごとに、設定停止ア
ドレスでプログラム停止制御信号が出力し7てしまうた
め、プログラムが毎回停止してしまうという欠点がめっ
た。
本発明は上記欠点全解決し、ループを構成するプログラ
ムにおいても、停止アドレスで毎回停止することなく、
複数回ループ1.1わった後、めざすループ回数におけ
る停止アドレスでプログラムを停止することを可能とし
たプログラム停止装置を提供するものでおる。
(問題点を解決するための手段) 本発明は、任意のプログラム停止アドレスを設定するア
ドレス設定器と、上記アドレス設定器の設定停止アドレ
スとプログラムカウンタからのプログラムアドレスとを
比較するアドレス比較器と、双方のアドレスが一致する
場合のアドレス比較器出力をカウントするループカウン
タと、任意にプログラムのループ回数を設定するループ
カウント設定器と、ループカラ/り出力とループカウン
ト設定器の設定出力とを比較するカウント比較器と、カ
ウント比較器出力と命令実行の完了を示すタイミング信
号との論理績を取ってプログラム停止制御信号全作り出
すANi)回路から構成される。
(実施例) 本発明の実施例について図面を参照して説明する0 本発明実施例のプログラム停止装置は第1図で示す様に
、任意のアドレスでプログラムを停止させるためのプロ
グラムアドレスを設定するアドレス設定器1と5、アド
レス比較器2と、ループカウンタ3と、任意のプログラ
ムループ回数を設定するループカウント設定器4と、カ
ウント比較器5とAND回路6とから成る。
アドレス比較器2は、アドレス設定器1の設定停止アド
レス及びプログラムカウンタからのグログラムアドレス
aを入力として双方のアドレスを比較し、アドレスが一
致する場合にアドレス比較器出力b’l出力する。此の
アドレス比較器出力すは、ループカウンタ3によQカウ
ントされる。カウント比較器5は前記ループカウンタの
カウント値及びループカウント設定器4の設定ループカ
ウントait入力とし、双方のカウント値ヲ比較して1
直が一致する場合のみカウント比較器出力ef出力する
。カウント比較器出力eは、命令実行の完了を示すタイ
ミング信号CとA ND回路6で論理積が取られ、プロ
グラム停止制御信号dとなる。
以上実施例で示す構成とすることによシ、本発明のプロ
グラム停止装置では、停止アドレスの判断及び、停止ア
ドレスの発生回数の判断を行っているため、ループを構
成するプログラムにおいても、めさ丁ループ回数におけ
る停止アドレスでプログラム全停止することが可能とな
る。
(発明の効果) 以上説明したように、本発明はプログラム停止制御信号
全発生する条件として、プログラムアドレス及びその発
生回数を判断する機能構成とすること罠より、ループを
構成するプログラムのループ内アドレスを停止アドレス
として設定する場合においても、毎回停止することなく
、複数回のループ実行後めざすループ回数における停止
アドレスでプログラムを停止することを可能とする効果
を有する。
【図面の簡単な説明】
第1図は本発明実施例のプログラム停止装置の構成を示
すブロック図、第2図は従来装置の構成を示すブロック
図でおる。 l・・・・・・アドレス設定器、2・・・・・・アドレ
ス比較器、3・・・・・・ループカウンタ、4・・・・
・・ループカウント設定器、5・・・・・・カウント比
較器、6・・・・・・ANL)回路。

Claims (1)

    【特許請求の範囲】
  1. 任意のプログラム停止アドレスを設定するアドレス設定
    器と、前記アドレス設定器の設定停止アドレスとプログ
    ラムカウンタからのプログラムアドレスとを比較するア
    ドレス比較器と、双方のアドレスが一致する場合のアド
    レス比較器出力をカウントするループカウンタと、任意
    にプログラムのループ回数を設定するループカウント設
    定器と、前記ループカウンタ出力と前記ループカウント
    設定器の設定出力とを比較するカウント比較器と、この
    カウント比較器出力と命令実行の完了を示すタイミング
    信号との論理積を取ってプログラム停止制御信号を作り
    出すAND回路とを有することを特徴とするプログラム
    停止装置。
JP59216829A 1984-10-16 1984-10-16 プログラム停止装置 Pending JPS6195459A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59216829A JPS6195459A (ja) 1984-10-16 1984-10-16 プログラム停止装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59216829A JPS6195459A (ja) 1984-10-16 1984-10-16 プログラム停止装置

Publications (1)

Publication Number Publication Date
JPS6195459A true JPS6195459A (ja) 1986-05-14

Family

ID=16694543

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59216829A Pending JPS6195459A (ja) 1984-10-16 1984-10-16 プログラム停止装置

Country Status (1)

Country Link
JP (1) JPS6195459A (ja)

Similar Documents

Publication Publication Date Title
JPS6195459A (ja) プログラム停止装置
US8719749B2 (en) Timer match dithering
GB956756A (en) Magnetic core binary counter
JP2631541B2 (ja) プログラマブルコントローラ
JPS6059441A (ja) デ−タ制御回路
JPS60213176A (ja) 計数回路
JPH0573296A (ja) マイクロコンピユータ
JPS605356A (ja) 自己監視タイマ方式
JPH04205152A (ja) 制御装置の監視装置
JPS62184373A (ja) 試験信号発生回路
JPH0683985A (ja) Pwm信号出力機能付きシングルチップ・マイクロコンピュータ
JPH04275635A (ja) 定周期処理方式
JPH0580089A (ja) タイマ装置
JPS5965356A (ja) シングル・チツプ・マイクロコンピユ−タ
JP2557785Y2 (ja) シングルチップマイクロコンピュータ
JP3051937B2 (ja) 可変計数パルス信号発生装置
JPH0150927B2 (ja)
JPH0693240B2 (ja) プログラム同期回路
JPH06187065A (ja) クロック切換回路
JPS58163045A (ja) プログラムカウンタ制御装置
JPS59168548A (ja) プログラム実行遅延装置
JPH03233724A (ja) 繰り返し処理の制御方式
JPS63153911A (ja) パルス出力装置
JPS6152702A (ja) シ−ケンス制御装置
JPH04273696A (ja) リモコン装置の出力回路