JPS6190509A - トランジスタ又はダイオードの模擬回路 - Google Patents
トランジスタ又はダイオードの模擬回路Info
- Publication number
- JPS6190509A JPS6190509A JP60219966A JP21996685A JPS6190509A JP S6190509 A JPS6190509 A JP S6190509A JP 60219966 A JP60219966 A JP 60219966A JP 21996685 A JP21996685 A JP 21996685A JP S6190509 A JPS6190509 A JP S6190509A
- Authority
- JP
- Japan
- Prior art keywords
- voltage
- terminal
- control
- node
- current
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03D—DEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
- H03D1/00—Demodulation of amplitude-modulated oscillations
- H03D1/14—Demodulation of amplitude-modulated oscillations by means of non-linear elements having more than two poles
- H03D1/18—Demodulation of amplitude-modulated oscillations by means of non-linear elements having more than two poles of semiconductor devices
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R19/00—Arrangements for measuring currents or voltages or for indicating presence or sign thereof
- G01R19/22—Arrangements for measuring currents or voltages or for indicating presence or sign thereof using conversion of ac into dc
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06G—ANALOGUE COMPUTERS
- G06G7/00—Devices in which the computing operation is performed by varying electric or magnetic quantities
- G06G7/48—Analogue computers for specific processes, systems or devices, e.g. simulators
- G06G7/62—Analogue computers for specific processes, systems or devices, e.g. simulators for electric systems or apparatus
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Nonlinear Science (AREA)
- Mathematical Physics (AREA)
- Amplifiers (AREA)
- Tone Control, Compression And Expansion, Limiting Amplitude (AREA)
- Direct Current Feeding And Distribution (AREA)
- Networks Using Active Elements (AREA)
- Control Of Electrical Variables (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
産業−1−の利用分野
本発明は、第1の通流端Yと第2の通論端子との間に流
れる電流が、制御端r・と−に記第2端子との間に現わ
れる入力端子に応答して制御されるような回路であって
、上記第1の端子に接続された第1の通流電極、上記第
2の端子に接続された第2の通流電極及びこれら通流電
極間の電流の伝達を調整する制御電極を有している主ト
ランジスタを具備した回路回路に係る。
れる電流が、制御端r・と−に記第2端子との間に現わ
れる入力端子に応答して制御されるような回路であって
、上記第1の端子に接続された第1の通流電極、上記第
2の端子に接続された第2の通流電極及びこれら通流電
極間の電流の伝達を調整する制御電極を有している主ト
ランジスタを具備した回路回路に係る。
このような回路は、動作特性がシフトされたトランジス
タ又は半導体ダイオードのように働く。
タ又は半導体ダイオードのように働く。
従来の技術
成る電子分野では、電流の整流器が使用されるが、標準
的な半導体整流素子を整数個用いただけでは、最適な電
圧特性を容易に得ることができない。これらの分野では
、順方向電圧特性がシフトされたPNダイオードを模擬
する回路がしばしば使用されている。
的な半導体整流素子を整数個用いただけでは、最適な電
圧特性を容易に得ることができない。これらの分野では
、順方向電圧特性がシフトされたPNダイオードを模擬
する回路がしばしば使用されている。
このような回路の説明において、’VBE’ は、バイ
ポーラトランジスタのベース−エミッタ接合部にかシる
電圧を意味する。t eWj f(A ’ という語が
先に付いた場合には、NI)Nl−ランジスタが丁度順
方向に導通した時のベース−エミッタ電圧を意味する。
ポーラトランジスタのベース−エミッタ接合部にかシる
電圧を意味する。t eWj f(A ’ という語が
先に付いた場合には、NI)Nl−ランジスタが丁度順
方向に導通した時のベース−エミッタ電圧を意味する。
従って、導通ずるPNダイオードにか\る順方向電圧は
、約1の4:’3 ((Q V II Eとなる。
、約1の4:’3 ((Q V II Eとなる。
典型的な場合には、整流器のスレッシュホール1〜電圧
が標準V[3Eを越えねばならないが、標南VBIEの
(2つ全以上の)丁度の数値となってはならない。この
ような場合は、しばしば、v nr: Hp r5HH
で処理され、この乗算器においては、NPN)−ランジ
スタのベースが1つの抵抗を通してそのコレクタに接続
されると共に、別の抵抗を通してそのエミッタに接続さ
れる。ピー・グレイ (p、Gray)氏等の文献「ア
ナログ集積回路の分析及び設計(Analysis a
nd Dcsjgn of AnalogInl:eg
ratcdCircuit)J (John Wile
y and 5ons : 1977)の第252ない
し254頁に述べられたように、VBE乗算器は、順方
向導通電圧が標準Vl’1Ex(1+抵抗値の比)に等
しい半導体ダイオードのように働く。
が標準V[3Eを越えねばならないが、標南VBIEの
(2つ全以上の)丁度の数値となってはならない。この
ような場合は、しばしば、v nr: Hp r5HH
で処理され、この乗算器においては、NPN)−ランジ
スタのベースが1つの抵抗を通してそのコレクタに接続
されると共に、別の抵抗を通してそのエミッタに接続さ
れる。ピー・グレイ (p、Gray)氏等の文献「ア
ナログ集積回路の分析及び設計(Analysis a
nd Dcsjgn of AnalogInl:eg
ratcdCircuit)J (John Wile
y and 5ons : 1977)の第252ない
し254頁に述べられたように、VBE乗算器は、順方
向導通電圧が標準Vl’1Ex(1+抵抗値の比)に等
しい半導体ダイオードのように働く。
最適なスレッシュホールド値がflM YのVBE未満
であるJQ合には、もっと困難な状態となる。この問題
を解決するための1つの方法が、1970年2月19日
I[EEE TSSCCDjg、 Tech、 Pap
sの第90頁ないし第91頁に掲載されたジエイ・ガン
(J。
であるJQ合には、もっと困難な状態となる。この問題
を解決するための1つの方法が、1970年2月19日
I[EEE TSSCCDjg、 Tech、 Pap
sの第90頁ないし第91頁に掲載されたジエイ・ガン
(J。
Gunn)氏の「電力制御における新規な技術(New
TCchniques In Po1zcr Cont
rol)Jという論文に述べられている。このガン氏の
模擬ダイオードは。
TCchniques In Po1zcr Cont
rol)Jという論文に述べられている。このガン氏の
模擬ダイオードは。
変成器に接続されたI) N P トランジスタを含み
、変成器の巻回比を適当に選択することにより、タイオ
ートのスレッシュホールド電圧を標i<1! V BE
より下げることができる。
、変成器の巻回比を適当に選択することにより、タイオ
ートのスレッシュホールド電圧を標i<1! V BE
より下げることができる。
発明が解決しようとする問題点
然し乍ら、上記のガン氏の模擬ダイオ−1−は、交流作
動に限定される。更に、変成器は、通常。
動に限定される。更に、変成器は、通常。
集積回路を形成する際に作られる素子ではない。
変成器を含むように製造工程を変更することは、困難で
あり、且つ、経費がか\る。集積回路とは別の素子とし
て変成器を作るのは、あまり望ましいことではない。交
流及び直流の両方の状態に対し順方向電圧が標1VBE
より小さい整流器として作動することのできる回路を標
準的な半導体素子で製造できれば、非常に望ましい。
あり、且つ、経費がか\る。集積回路とは別の素子とし
て変成器を作るのは、あまり望ましいことではない。交
流及び直流の両方の状態に対し順方向電圧が標1VBE
より小さい整流器として作動することのできる回路を標
準的な半導体素子で製造できれば、非常に望ましい。
問題点を解決するための手段
そこで、本発明の目的は、交流及び直流の両方に使用で
き、電圧特性が制御可能に調・擦されるトランジスタ又
は半導体ダイオードを模擬することのできる回路を提供
することである。この回路は、その動作がJ、C準電圧
によって制約されないという意味で、フローティングで
ある。
き、電圧特性が制御可能に調・擦されるトランジスタ又
は半導体ダイオードを模擬することのできる回路を提供
することである。この回路は、その動作がJ、C準電圧
によって制約されないという意味で、フローティングで
ある。
本発明によれば、1)11記した回路は、更に、上記制
御電極に接続された第1ノードと制御ポイントとの間に
接続された第1抵抗と。
御電極に接続された第1ノードと制御ポイントとの間に
接続された第1抵抗と。
制御ポイントと第2ノードとの間に接続された第2抵抗
と、 上記制御ポイントの電圧を入力端子に応答して調整する
と」(に、上記通流端r・の電流に実質的に影響を及ぼ
すことなく上記のノードと電流をやり取りするような制
御手段とをJl、備したことを特徴とする。
と、 上記制御ポイントの電圧を入力端子に応答して調整する
と」(に、上記通流端r・の電流に実質的に影響を及ぼ
すことなく上記のノードと電流をやり取りするような制
御手段とをJl、備したことを特徴とする。
以上の構成において、制御ポイントの電圧は、L1〜ラ
ンジスタのための制御電圧を発生するように、」−記抵
抗によりセントされた利得て増幅されろ。これにより、
回路の順方向電圧特性が低下される。従って、トランジ
スタより低い電圧で順方向に導通することができる。
ンジスタのための制御電圧を発生するように、」−記抵
抗によりセントされた利得て増幅されろ。これにより、
回路の順方向電圧特性が低下される。従って、トランジ
スタより低い電圧で順方向に導通することができる。
上記回路は、更に、上記制御電極と制御ポイントとの間
の電圧を、入力端子に応答して制御ポイントの電圧を調
glすることにより得られる電圧から、少なくとも選択
された電圧だけ異ならせる手段を備えている。この手段
は、最初に述べたノードと制御電極との間に接続された
「フローティングバッテリ」のように働く。」二記の選
択された電圧の符号は、通常、順方向電圧特性を更に低
下させるように選択される。然し乍ら、逆の符号を選ぶ
こともできる。従って、選択された′賀正の大きさ及び
利得に基づいて電圧特性が低下されたり増大されたりす
る。
の電圧を、入力端子に応答して制御ポイントの電圧を調
glすることにより得られる電圧から、少なくとも選択
された電圧だけ異ならせる手段を備えている。この手段
は、最初に述べたノードと制御電極との間に接続された
「フローティングバッテリ」のように働く。」二記の選
択された電圧の符号は、通常、順方向電圧特性を更に低
下させるように選択される。然し乍ら、逆の符号を選ぶ
こともできる。従って、選択された′賀正の大きさ及び
利得に基づいて電圧特性が低下されたり増大されたりす
る。
作用
この回路を「整流」モードで用いる方法は、少なくとも
2つある。先ず、第1に、主トランジスタとしてバイポ
ーラ装置を用いることにより、回路を整流バッファとし
て構成することができる。
2つある。先ず、第1に、主トランジスタとしてバイポ
ーラ装置を用いることにより、回路を整流バッファとし
て構成することができる。
そのコレクタ及びエミッタは1通常のバイポーラ動作中
に(正の)電流をt(1,−の流れ方向に通す第1電極
及び第2電極となる。入力端子がトランジスタをオンに
するに充分な値である時には、制御端子の電流も単一の
流れ方向に流れる。この構成では、高い入力インピーダ
ンス及び低い出力インピーダンスが示される。第2に、
第1端子を制御端子に接続することにより、この回路で
ダイオードを模擬することができる。こ7Iシら2つの
方法を組み合わせ且つ一ヒ記の選択された電圧を適当に
選ぶことにより、上記の回路は、順方向電圧が標準V[
’(Eより小さいダイオードのように働くことができる
。
に(正の)電流をt(1,−の流れ方向に通す第1電極
及び第2電極となる。入力端子がトランジスタをオンに
するに充分な値である時には、制御端子の電流も単一の
流れ方向に流れる。この構成では、高い入力インピーダ
ンス及び低い出力インピーダンスが示される。第2に、
第1端子を制御端子に接続することにより、この回路で
ダイオードを模擬することができる。こ7Iシら2つの
方法を組み合わせ且つ一ヒ記の選択された電圧を適当に
選ぶことにより、上記の回路は、順方向電圧が標準V[
’(Eより小さいダイオードのように働くことができる
。
効果
本発明の回路は、非常に精度が窩い。この回路は、通常
の半導体素子で製造することができる。
の半導体素子で製造することができる。
標僧素子である抵抗及び主トランジスタに加えて、一般
の半導体素子を用いた1つ以上の増$14器で制御系を
実施するのが好ましい6個別の半導体部品であるか或い
は制御系に組み込まれるフローティングバッテリ回路部
分についても、同じことが云える。
の半導体素子を用いた1つ以上の増$14器で制御系を
実施するのが好ましい6個別の半導体部品であるか或い
は制御系に組み込まれるフローティングバッテリ回路部
分についても、同じことが云える。
実施例
以下、添付図面を参照して、本発明の実施例を一例とし
て詳細に説明する。
て詳細に説明する。
添付図面及び以下の好ましい実施例の説明において、同
じであるか又は非常に良く似た部品は、同じ参照文字で
示しである。
じであるか又は非常に良く似た部品は、同じ参照文字で
示しである。
一般のトランジスタは、制御電極と、一対の通流電極と
を有し、この通流電極を通る電流は、制御電極と一方の
通流電極との間に印加される制御電圧VCによって調整
さAしる。トランジスタに流れる電流に伴う制御電圧V
Cの変化は、トランジスタ構造と、その基本的な半導体
特性とによっで決まる。特に、トランジスタがバイポー
ラ装置である場合には、電流に伴うVCの変化が制限さ
れる。低電圧の用途の場合には、VCがしばしば小さく
なければならない(絶対値で)。
を有し、この通流電極を通る電流は、制御電極と一方の
通流電極との間に印加される制御電圧VCによって調整
さAしる。トランジスタに流れる電流に伴う制御電圧V
Cの変化は、トランジスタ構造と、その基本的な半導体
特性とによっで決まる。特に、トランジスタがバイポー
ラ装置である場合には、電流に伴うVCの変化が制限さ
れる。低電圧の用途の場合には、VCがしばしば小さく
なければならない(絶対値で)。
模擬制御電圧vC8に応答して制御電圧VCを次式に基
づいて制(至)するような回路では、VCに
1ついての制約を解消することができる。
づいて制(至)するような回路では、VCに
1ついての制約を解消することができる。
VC5=(VC−VA)/B (1
)但し、VAは、は−′一定の選択さtbた電圧であり
、Bは、■より大きな定数である。このような回路は、
電圧特性が式(1)に従ってシフ1〜される以外は、一
般のトランジスタのように働く。
)但し、VAは、は−′一定の選択さtbた電圧であり
、Bは、■より大きな定数である。このような回路は、
電圧特性が式(1)に従ってシフ1〜される以外は、一
般のトランジスタのように働く。
vcs、vc及びVAは、全て正であるが又は全て負で
あるのが好ましい。それ故、絶対値では、VCSがVC
よりも小さい。これは、VAが0の場合にも云えること
である。即ち、回路の電圧特性は、電圧VCに応じてト
ランジスタの電圧特性から低下される。成る大きさのv
cについては、トランジスタの方が低いVcsで同じ作
動状態に到達する。
あるのが好ましい。それ故、絶対値では、VCSがVC
よりも小さい。これは、VAが0の場合にも云えること
である。即ち、回路の電圧特性は、電圧VCに応じてト
ランジスタの電圧特性から低下される。成る大きさのv
cについては、トランジスタの方が低いVcsで同じ作
動状態に到達する。
然し乍ら、VAは、vcと逆の符号である。従って、V
A及びBの大きさは、成るトランジスタ電流においてV
csがvcより絶対値で大きいが小さいかを決定する。
A及びBの大きさは、成るトランジスタ電流においてV
csがvcより絶対値で大きいが小さいかを決定する。
即ち、回路の電圧範囲を拡大したり縮小したりすること
ができる。成る大きさのVA及びBについては、トラン
ジスタの電圧特性が拡大から縮小へと切り換わるクロス
オーバー電流がある。
ができる。成る大きさのVA及びBについては、トラン
ジスタの電圧特性が拡大から縮小へと切り換わるクロス
オーバー電流がある。
第1図は、式(1)の調整された電圧範囲を得るための
3端子回路を示している。この模擬トランジスタ回路は
、入力端子信号を受は取る高インピーダンスの制御端子
CTを有し、一対の通流端子T1とT2との間に流れる
電流を制御する。
3端子回路を示している。この模擬トランジスタ回路は
、入力端子信号を受は取る高インピーダンスの制御端子
CTを有し、一対の通流端子T1とT2との間に流れる
電流を制御する。
入力電圧は、端子CTとT2との間に現われる電圧vC
5である。
5である。
この回路の中心は、主トランジスタQOであり、その制
御電極GEは、各々端子T1及びT2に接続された第1
の通流(又は電流シンク)電極E1と第2の通流(又は
電流ソース)電極E2との間の電流を調整する。電極C
EとE2との間の電圧がトランジスタの制御電圧vcで
ある。トランジスタQOは、絶縁ゲート型もしくはジャ
ンクション型のバイポーラ装置であるが又は電界効果ト
ランジスタ (FET)である。バイポーラの場合には
、電極CE、El及びE2が各々ベース、コレクタ及び
エミッタであり、vcがVBEである。
御電極GEは、各々端子T1及びT2に接続された第1
の通流(又は電流シンク)電極E1と第2の通流(又は
電流ソース)電極E2との間の電流を調整する。電極C
EとE2との間の電圧がトランジスタの制御電圧vcで
ある。トランジスタQOは、絶縁ゲート型もしくはジャ
ンクション型のバイポーラ装置であるが又は電界効果ト
ランジスタ (FET)である。バイポーラの場合には
、電極CE、El及びE2が各々ベース、コレクタ及び
エミッタであり、vcがVBEである。
FETの場合は、電極CE、E1及びE2が各々ゲート
、トレイン及びソースであり、vcがゲート−ソース電
圧である。
、トレイン及びソースであり、vcがゲート−ソース電
圧である。
式(1)の係数Bは、各ノー1−N1とN2との間で制
御ポイントCPに相互接続された一対の抵抗R1及びR
2によって与えられる。抵抗R1及びR2の組み合わせ
によって制御ポイントCPの電圧が増幅され、この増幅
された電圧がノードN1に現われる。増幅係数は、定数
Bであり、これは、次の通りである。
御ポイントCPに相互接続された一対の抵抗R1及びR
2によって与えられる。抵抗R1及びR2の組み合わせ
によって制御ポイントCPの電圧が増幅され、この増幅
された電圧がノードN1に現われる。増幅係数は、定数
Bであり、これは、次の通りである。
B=1+R1/R2(2)
但し、R1及びR2は、各々、抵抗R1及びR2の値で
ある。
ある。
制御系8は、ポイントCPの電圧がはゾ入力電圧■C8
に従うように、この入力電圧vC3に応答してポイント
CPの電圧を調整する。この時には、端子CTとポイン
トCPとの間の電圧■1がはゾ規定の(一定の)値とな
る。制御系8は、抵抗R1及びR2と、ノードN1に接
続されたQOのペースとに対し、ノードN1及びN2に
電流を供給する。例えば、制御系8は、ノードN1に(
正の)電流を与えると共に、ノードN2から(正の)電
流を引き出す。これは、端子T1及びT2の電流に実質
的に影響を及ぼすことなく行なわれる。端子T2とノー
ドN2との間にか\る電圧v2も同様にほゞ規定の(一
定の)値となる。
に従うように、この入力電圧vC3に応答してポイント
CPの電圧を調整する。この時には、端子CTとポイン
トCPとの間の電圧■1がはゾ規定の(一定の)値とな
る。制御系8は、抵抗R1及びR2と、ノードN1に接
続されたQOのペースとに対し、ノードN1及びN2に
電流を供給する。例えば、制御系8は、ノードN1に(
正の)電流を与えると共に、ノードN2から(正の)電
流を引き出す。これは、端子T1及びT2の電流に実質
的に影響を及ぼすことなく行なわれる。端子T2とノー
ドN2との間にか\る電圧v2も同様にほゞ規定の(一
定の)値となる。
式(1)の係数VAは、電極GEと直列なフローティン
グ電源(又はバッテリ)10として示された回路の部分
によって与えられる。この回路部分は、制御系8がポイ
ントCPと電極GEとの間に発生するであろう電圧に対
し電圧VAを与える。
グ電源(又はバッテリ)10として示された回路の部分
によって与えられる。この回路部分は、制御系8がポイ
ントCPと電極GEとの間に発生するであろう電圧に対
し電圧VAを与える。
更に、ノードN1と電極CEとの間でバッテリ10と直
列に設けられた別のフローティング電源12は、電圧V
1及び■2を考慮した電圧補正係数V12を与える。こ
の補正係数V12は、V20+B (VIO−V2O)
に’Izットされルノが好ましく、ここで、VIO及
びV2Oは、各々、vl及びv2の定数成分である。電
圧VA及びV12を供給する回路部分は、第1図には別
々のバッテリ10及び12で示されているが、これらは
、 ]典型的に、別の技術で実施される単一
の回路部品である。
列に設けられた別のフローティング電源12は、電圧V
1及び■2を考慮した電圧補正係数V12を与える。こ
の補正係数V12は、V20+B (VIO−V2O)
に’Izットされルノが好ましく、ここで、VIO及
びV2Oは、各々、vl及びv2の定数成分である。電
圧VA及びV12を供給する回路部分は、第1図には別
々のバッテリ10及び12で示されているが、これらは
、 ]典型的に、別の技術で実施される単一
の回路部品である。
この回路は、一般的に、次のように動作する。
制御系8は、トランジスタQOから著しく電流を「引き
出す」ことなく、電圧vC8が増加する時にCPの電圧
を増加し、電圧vC3が減少する時にCPの電圧を減少
する。CAPの電圧は、係数B(抵抗R1及びR2によ
ってセットされた)で増幅され、電圧VAと合成されて
、トランジスタQOを制御する電圧VCが発生される。
出す」ことなく、電圧vC8が増加する時にCPの電圧
を増加し、電圧vC3が減少する時にCPの電圧を減少
する。CAPの電圧は、係数B(抵抗R1及びR2によ
ってセットされた)で増幅され、電圧VAと合成されて
、トランジスタQOを制御する電圧VCが発生される。
従って、この回路は、電圧VC3に応答してトランジス
タを模擬する。
タを模擬する。
入力端子CTは、高インピーダンス入力であるから、端
子CT及びT1を相互接続するだけでこの回路は整流器
として働く。この時、電流は、端子T2と、接続された
Tl/CT端子との間で一方向に流れる。これは、模擬
ダイオードの順方向電圧vC8が、QOの導通スレッシ
ュホールドから式(1)により決定さ九るスレッシュホ
ールド値に達した時に生じる。
子CT及びT1を相互接続するだけでこの回路は整流器
として働く。この時、電流は、端子T2と、接続された
Tl/CT端子との間で一方向に流れる。これは、模擬
ダイオードの順方向電圧vC8が、QOの導通スレッシ
ュホールドから式(1)により決定さ九るスレッシュホ
ールド値に達した時に生じる。
一般に、トランジスタQOは、端子CTにおいて電流が
単一の流れ方向に流れる時だけ導通する。トランジスタ
QOがバイポーラ装置であって、そのエミッタ及びコレ
クタが通常固定される場合には(これに対して、FET
の場合は、そのソース及びドレインがしばしば交換可能
とされる)、この回路は、端子CT及びT2に流れる電
流に対して整流バッファのように働く。端子CTとT1
を接続しそして電圧VAを適当に選択すると(例えば、
VAを0にするか、或いは、vcと同じ符号でそれより
大きさを小さく選択する)、この回路は、順方向電圧が
標準VBEより小さいPNダイオードを模擬することが
できる。
単一の流れ方向に流れる時だけ導通する。トランジスタ
QOがバイポーラ装置であって、そのエミッタ及びコレ
クタが通常固定される場合には(これに対して、FET
の場合は、そのソース及びドレインがしばしば交換可能
とされる)、この回路は、端子CT及びT2に流れる電
流に対して整流バッファのように働く。端子CTとT1
を接続しそして電圧VAを適当に選択すると(例えば、
VAを0にするか、或いは、vcと同じ符号でそれより
大きさを小さく選択する)、この回路は、順方向電圧が
標準VBEより小さいPNダイオードを模擬することが
できる。
第2図は、本発明の回路の更に特定の実施例を示してい
る。第2図においては、トランジスタQOがPNPトラ
ンジスタであり、これは、そのVBEが0.6ないし0
.8Vの標準VBEに達した時にオンとなる。制御系8
は、2人力の高利得増幅器A1及びA2で構成され、こ
れらの増幅器は、各々、抵抗R1及びR2に流れる電流
に対し電流ソース及び電流シンクとして働く。増幅器A
1及びA2の各々は、低電圧源VEEと高電圧源■cc
との間に接続される。バッテリ10及び12は、ポイン
トCPと電圧源■Sとの間に接続された電流源14によ
って実施される。電圧’bXVsは、ポイントCPから
電流源14へ(正の)電流を流す場合には、CPの電圧
より負になる(例えば、■SはVEEとなる)。又、こ
れと反対の場合も考えられる。
る。第2図においては、トランジスタQOがPNPトラ
ンジスタであり、これは、そのVBEが0.6ないし0
.8Vの標準VBEに達した時にオンとなる。制御系8
は、2人力の高利得増幅器A1及びA2で構成され、こ
れらの増幅器は、各々、抵抗R1及びR2に流れる電流
に対し電流ソース及び電流シンクとして働く。増幅器A
1及びA2の各々は、低電圧源VEEと高電圧源■cc
との間に接続される。バッテリ10及び12は、ポイン
トCPと電圧源■Sとの間に接続された電流源14によ
って実施される。電圧’bXVsは、ポイントCPから
電流源14へ(正の)電流を流す場合には、CPの電圧
より負になる(例えば、■SはVEEとなる)。又、こ
れと反対の場合も考えられる。
制御系8においては、増幅器A1の非反転入力端子及び
反転入力端子が各々端子CT及びポイントCPに接続さ
れる。増幅器AIのこれらの入力端子間には電圧v1が
現われる。増幅器A1の出力端子は、ノードN1に接続
され、素子R1、R2及びQOの電流を供給する。
反転入力端子が各々端子CT及びポイントCPに接続さ
れる。増幅器AIのこれらの入力端子間には電圧v1が
現われる。増幅器A1の出力端子は、ノードN1に接続
され、素子R1、R2及びQOの電流を供給する。
増幅器A2の出力端子は、ノードN2に接続され、抵抗
R1及びR2からの電流を受は取る。
R1及びR2からの電流を受は取る。
又、増幅器A2の出力端子は、その反転入力端子にも接
続され、増幅器A2は電圧ホロワとして働くことができ
る。増幅器A2の非反転入力端子は、端子T2に接続さ
れ、その入力端子間には電圧V2が現われる。
続され、増幅器A2は電圧ホロワとして働くことができ
る。増幅器A2の非反転入力端子は、端子T2に接続さ
れ、その入力端子間には電圧V2が現われる。
増幅器A1及びA2は、高い入力インピーダンスを有す
る真の演算増幅器である。従って、この増幅器の入力電
流は、R1及びR2の電流に比べて非常←小さい。各電
圧■1又は■2は、それに関連した増幅器の入力信号及
び増幅器のオフセット電圧(部品が理想的なものでない
ことにより生じる)より成る。一定の成分VIO及びV
2Oは、それに対応するA1及びA2のオフセット電圧
であり、これらは理想的にはOである。■1及びv2の
信号成分は、極めて小さい。従って、ポイントCP及び
端子T2の電圧は、常に、端子CT及びノードN2の各
電圧に非常に近いものである。
る真の演算増幅器である。従って、この増幅器の入力電
流は、R1及びR2の電流に比べて非常←小さい。各電
圧■1又は■2は、それに関連した増幅器の入力信号及
び増幅器のオフセット電圧(部品が理想的なものでない
ことにより生じる)より成る。一定の成分VIO及びV
2Oは、それに対応するA1及びA2のオフセット電圧
であり、これらは理想的にはOである。■1及びv2の
信号成分は、極めて小さい。従って、ポイントCP及び
端子T2の電圧は、常に、端子CT及びノードN2の各
電圧に非常に近いものである。
或いは又、増幅器A1及びA2は、(意図的にゼロでは
ない)入力バイアス電圧を有してもよい。各電圧v1又
はv2は、その入力信号成分、その電圧オフセット成分
及びそのバイアス成分より成る。電圧V1又はv2の場
合、その−足部分 1VIO又はV2Oは、そのオ
フセット成分とバイアス成分との和に等しい。従って、
作動中、CPの電圧は、電圧■C3と意図的に異なるよ
うにされるが、これに厳密に追従する。同様に、T 2
の電圧は、N2の電圧とはシ一定量だけ異なるようにさ
れる。
ない)入力バイアス電圧を有してもよい。各電圧v1又
はv2は、その入力信号成分、その電圧オフセット成分
及びそのバイアス成分より成る。電圧V1又はv2の場
合、その−足部分 1VIO又はV2Oは、そのオ
フセット成分とバイアス成分との和に等しい。従って、
作動中、CPの電圧は、電圧■C3と意図的に異なるよ
うにされるが、これに厳密に追従する。同様に、T 2
の電圧は、N2の電圧とはシ一定量だけ異なるようにさ
れる。
電流源14に説明を戻すと、この電流源14は、電流(
VA十V12)/R1を供給する。この電流は、抵抗R
1に流れ、従って、この抵抗には電圧降下■A+v12
が生じる。これは、増幅器A2の電流シンク作用によっ
て生じる電圧降下に加えられるものである。増幅器A1
からノードN1を通して延びる経路にも電圧降下VA+
V12が生じなければならない。この電圧は、増幅器A
1の内部で発生されるものであるから、第2図には明確
に示されていない。
VA十V12)/R1を供給する。この電流は、抵抗R
1に流れ、従って、この抵抗には電圧降下■A+v12
が生じる。これは、増幅器A2の電流シンク作用によっ
て生じる電圧降下に加えられるものである。増幅器A1
からノードN1を通して延びる経路にも電圧降下VA+
V12が生じなければならない。この電圧は、増幅器A
1の内部で発生されるものであるから、第2図には明確
に示されていない。
■肝の絶対値は、約(kT/qHn(IC/IS)であ
る。但し、kはボルツマン定数、′rは温度、qは電荷
、ICはコレクタ電流、そしてISは飽和電流である。
る。但し、kはボルツマン定数、′rは温度、qは電荷
、ICはコレクタ電流、そしてISは飽和電流である。
VAは、(kT/q)In Aで表すことができる。但
し、Aは、所与の温度Tにおける定数である。これら2
つの関係を式(1)に代入すると、次のようになる。
し、Aは、所与の温度Tにおける定数である。これら2
つの関係を式(1)に代入すると、次のようになる。
VC5=(kT/qB)In(IC/Al5) (
3)この式(3)は、定数B及びVA(又は、A)をい
かに使用すれば、電圧特性の調整されたバイポーラトラ
ンジスタが模擬されるかを正確に示している。
3)この式(3)は、定数B及びVA(又は、A)をい
かに使用すれば、電圧特性の調整されたバイポーラトラ
ンジスタが模擬されるかを正確に示している。
第3図は、増幅器A1及びA2が入力バイアス電圧を有
するような第2図の実施例を示している。第3図におい
て、増幅器A1の非反転入力及び反転入力は、各々、P
NPトランジスタQ1のベース及びエミッタに接続され
る。従って、電圧v1の入力バイアス成分は、トランジ
スタQ1が完全に導通した時に、約−1標準VBEとな
る。トランジスタQ1のコレクタは、NPNトランジス
タQ2のエミッタに接続されると共に、抵抗R3の一端
にも接続され、その他端は、電源VEEに接続される。
するような第2図の実施例を示している。第3図におい
て、増幅器A1の非反転入力及び反転入力は、各々、P
NPトランジスタQ1のベース及びエミッタに接続され
る。従って、電圧v1の入力バイアス成分は、トランジ
スタQ1が完全に導通した時に、約−1標準VBEとな
る。トランジスタQ1のコレクタは、NPNトランジス
タQ2のエミッタに接続されると共に、抵抗R3の一端
にも接続され、その他端は、電源VEEに接続される。
トランジスタQ2のベースには、基準電圧VRが送られ
る。そのコレクタは、NPNトランジスタQ3を駆動し
、そのエミッタは、電源VERに接続される。トランジ
スタQ3のコレクタは、A1の出力信号をノードN1に
供給する。トランジスタQ3のコレクタとベースとの間
には、キャパシタC1が接続され、これは増幅器A1の
周波数を補償する。電流源16.18及び20は、電源
vCCと、Qlのエミッタ、C2のコレクタ及びC3の
コレクタとの間に各々接続されている。
る。そのコレクタは、NPNトランジスタQ3を駆動し
、そのエミッタは、電源VERに接続される。トランジ
スタQ3のコレクタは、A1の出力信号をノードN1に
供給する。トランジスタQ3のコレクタとベースとの間
には、キャパシタC1が接続され、これは増幅器A1の
周波数を補償する。電流源16.18及び20は、電源
vCCと、Qlのエミッタ、C2のコレクタ及びC3の
コレクタとの間に各々接続されている。
同様に、増幅器A2の非反転及び反転入力は、PNP)
−ランジスタQ4のベース及びエミッタに各々接続され
ている。■2の入力バイアス成分も。
−ランジスタQ4のベース及びエミッタに各々接続され
ている。■2の入力バイアス成分も。
同様に、トランジスタQ4が完全にオンになった時に、
約−1標準VBEとなる。上記の素子Q2、C3,R3
及びC1が互いに接続されてトランジスタQ1に接続さ
れたのと同様に、増幅器A2においては、NPNI−ラ
ンジスタQ5及びC6,抵抗R4及び補償キャパシタC
2が互いに接続されるでトランジスタQ4に接続される
。トランジスタQ6のコレクタは、A2の出力信号をノ
ードN2に供給する。電源vCCとC5のコレクタとの
間には、電流源22が接続される。トランジスタQ4及
びC6の供vj電流は、抵抗R2からノードN2を経て
与えら九る。
約−1標準VBEとなる。上記の素子Q2、C3,R3
及びC1が互いに接続されてトランジスタQ1に接続さ
れたのと同様に、増幅器A2においては、NPNI−ラ
ンジスタQ5及びC6,抵抗R4及び補償キャパシタC
2が互いに接続されるでトランジスタQ4に接続される
。トランジスタQ6のコレクタは、A2の出力信号をノ
ードN2に供給する。電源vCCとC5のコレクタとの
間には、電流源22が接続される。トランジスタQ4及
びC6の供vj電流は、抵抗R2からノードN2を経て
与えら九る。
第3図の電流源14/バツテリ10及び12については
、VA+V12が典型的に負である。
、VA+V12が典型的に負である。
これは、VAが通常1標準VBEより小さく、一方、V
2Oが約−1標準VBEだからである。電流源14は、
第3図においては、電流源16の値を、Qlの静止電流
を与えるに必要な値より l (VA+V 12)/Rl l だけ大きく選ぶだけで、実施される。電流源16からの
この「余計な」電流は、ノードN1からポイントCPへ
正の電圧降下を生じさせるものとは逆の方向に抵抗R1
に流れる。従って、抵抗R1には、負の電圧’VA+V
12’ が生じる。
2Oが約−1標準VBEだからである。電流源14は、
第3図においては、電流源16の値を、Qlの静止電流
を与えるに必要な値より l (VA+V 12)/Rl l だけ大きく選ぶだけで、実施される。電流源16からの
この「余計な」電流は、ノードN1からポイントCPへ
正の電圧降下を生じさせるものとは逆の方向に抵抗R1
に流れる。従って、抵抗R1には、負の電圧’VA+V
12’ が生じる。
以上の説明から、第3図の回路は1次のように作動する
。電圧vC8は、最初、0であると仮定する。CPの電
圧は、VCSより約1標準VBEだけ大きい。トランジ
スタQ1は、著しく導通し、その静止電流を抵抗R3に
与える。これにより、トランジスタQ2のエミッタ電圧
が上昇し、これを僅かに導通させる。C2のコレクタ電
圧が高くなり、トランジスタQ3をオンにすることがで
きる。
。電圧vC8は、最初、0であると仮定する。CPの電
圧は、VCSより約1標準VBEだけ大きい。トランジ
スタQ1は、著しく導通し、その静止電流を抵抗R3に
与える。これにより、トランジスタQ2のエミッタ電圧
が上昇し、これを僅かに導通させる。C2のコレクタ電
圧が高くなり、トランジスタQ3をオンにすることがで
きる。
トランジスタQ3は、電流源20がら電流を引き出すと
共に電流源16からR1の電流を引き出す。
共に電流源16からR1の電流を引き出す。
トランジスタQ3のコレクタ電圧が低レベルであるから
、トランジスタQOはオフである。この時点では、トラ
ンジス多QOのVBEは0である。抵抗R2には僅かな
電流しが流れない。従って、1−ランジスタQ4−Q6
は、トランジスタQ1−Q3に対して各々逆の導通状態
となる。
、トランジスタQOはオフである。この時点では、トラ
ンジス多QOのVBEは0である。抵抗R2には僅かな
電流しが流れない。従って、1−ランジスタQ4−Q6
は、トランジスタQ1−Q3に対して各々逆の導通状態
となる。
VCSが0より上昇するにつれて、vlは、増幅器Al
の増幅特性により若干増加する。然し乍ら、A1の増幅
度は充分に大きなものであるが。
の増幅特性により若干増加する。然し乍ら、A1の増幅
度は充分に大きなものであるが。
■1の変化は著しいものではない。従って、CPの電圧
は、VCSに追従して上昇する。トランジスタQ1は、
僅かに導通して、1−ランジスタQ2を激しくオンにし
、従って、トランジスタQ3は僅かに導通するだけとな
る。これにより、電流源20から抵抗R1及びR2−”
(/:びにQOのベースに電流が送られる。抵抗R1及
びR2によってセットされた増幅度により、VCは、V
csよりも係数[3だけ大きくなる。トランジスタQ4
−Q6は、一般に、トランジスタQl−03に各々生じ
るものとは反対の変化を受ける。今や、トランジスタQ
6は、抵抗R2から相当な電流を引き出す。トランジス
タQOは、そのVBEが1標準VBEに達した時にオン
となる。その後、VC3が減少する時には、これと反対
のことが生じる。
は、VCSに追従して上昇する。トランジスタQ1は、
僅かに導通して、1−ランジスタQ2を激しくオンにし
、従って、トランジスタQ3は僅かに導通するだけとな
る。これにより、電流源20から抵抗R1及びR2−”
(/:びにQOのベースに電流が送られる。抵抗R1及
びR2によってセットされた増幅度により、VCは、V
csよりも係数[3だけ大きくなる。トランジスタQ4
−Q6は、一般に、トランジスタQl−03に各々生じ
るものとは反対の変化を受ける。今や、トランジスタQ
6は、抵抗R2から相当な電流を引き出す。トランジス
タQOは、そのVBEが1標準VBEに達した時にオン
となる。その後、VC3が減少する時には、これと反対
のことが生じる。
第3図の回路の大きな特徴は、QOのエミッタが低い供
給電圧VEEに到達できることである。
給電圧VEEに到達できることである。
これにより1回路の使用に相当の融通性が与えられる。
電源の電圧範囲(VCIIニーVEE)は、1V程度の
ものである。
ものである。
好ましい実施例では、抵抗R1及びR2が各々5にΩ及
びIOKΩである。従って、Bは、1゜5である。抵抗
R3又はR4は、Ll、3にΩである。キャパシタC1
又はC2は、4pfである。
びIOKΩである。従って、Bは、1゜5である。抵抗
R3又はR4は、Ll、3にΩである。キャパシタC1
又はC2は、4pfである。
電源16.1ξ、20及び22は、各々、46.4.3
4及び4μAである。、Ql又はC4の静+L電流は、
4μAである。係数VAは0.4Vである。
4及び4μAである。、Ql又はC4の静+L電流は、
4μAである。係数VAは0.4Vである。
補正係数V12は、約−Q、6Vである。電圧V It
は約0.7Vである。供給電圧VEE及びVccは、各
々、Ov及び1V以上である。増幅器A1及びA2は、
増幅度が約104である。
は約0.7Vである。供給電圧VEE及びVccは、各
々、Ov及び1V以上である。増幅器A1及びA2は、
増幅度が約104である。
さて、第4図には、−上記実施例の性能を示す曲線が示
されている。各曲線は、端子T1とT2との間に流れる
出力電流を電圧の関数として示している。曲線24は、
トランジスタQOの基本的なVBE特性を示している。
されている。各曲線は、端子T1とT2との間に流れる
出力電流を電圧の関数として示している。曲線24は、
トランジスタQOの基本的なVBE特性を示している。
曲線26は、VAが0の場合にvC5がいかに現われる
かを示している。
かを示している。
曲a28は、Bが1の場合にvC5がいかに現われるか
を示している。更に、曲線30は、VA及びBが上記の
値を有する時にvC3がいかに変化するかを示している
。
を示している。更に、曲線30は、VA及びBが上記の
値を有する時にvC3がいかに変化するかを示している
。
第1図ないし第3図の回路は、第5図に示すような構成
の包絡線検出器に特に有用である。この検出器は、高周
波音声人力信号VINの包絡線の形状の出力信号700
丁を発生する。この包絡線検出器の1つの重要な部品は
、VIN端子とノードN3との間に接続された整流バッ
ファ32である。
の包絡線検出器に特に有用である。この検出器は、高周
波音声人力信号VINの包絡線の形状の出力信号700
丁を発生する。この包絡線検出器の1つの重要な部品は
、VIN端子とノードN3との間に接続された整流バッ
ファ32である。
このバッファ32は、第3図について述べたように構成
され、端子T1が電源vCCに接続される。
され、端子T1が電源vCCに接続される。
もう1つの重要な部品は、ノードN3とV OUT端子
との間に接続された整流器34である。この整流器34
も第3図について述べたように構成され、端子CT及び
T1が互いに接続される。抵抗R5及びR6は、基本的
に、キャパシタC3及びC4の各充電時間をセットし、
これらキャパシタは、抵抗R7を経て電源VEEに放電
する。
との間に接続された整流器34である。この整流器34
も第3図について述べたように構成され、端子CT及び
T1が互いに接続される。抵抗R5及びR6は、基本的
に、キャパシタC3及びC4の各充電時間をセットし、
これらキャパシタは、抵抗R7を経て電源VEEに放電
する。
第6図は、第1図に対する別の特定の実施例を示してお
り、この場合、制御系8は、電源VEEと■CCとの間
に接続されたフローティング演算増幅器OFAで実施さ
れる。端子CT及びポイン、トCPに各々接続されたO
FAの非反転入力端子と反転入力端子との間には電圧■
1が現われる。OFAの非反転出力端子及び反転出力端
子は、各々、ノードN1及びN2に接続され、電圧■2
が0とされる。OFAの非反転出力端子の電流IFは、
その反転出力端子の電流と大きさがはゾ同じで方
)向が反対である。
り、この場合、制御系8は、電源VEEと■CCとの間
に接続されたフローティング演算増幅器OFAで実施さ
れる。端子CT及びポイン、トCPに各々接続されたO
FAの非反転入力端子と反転入力端子との間には電圧■
1が現われる。OFAの非反転出力端子及び反転出力端
子は、各々、ノードN1及びN2に接続され、電圧■2
が0とされる。OFAの非反転出力端子の電流IFは、
その反転出力端子の電流と大きさがはゾ同じで方
)向が反対である。
増幅器OFAで制御系8を実施した場合には、第2図及
び第3図の増幅器A1及びA2より一般的に簡単である
。然し乍−ら、増幅器OFAを実施するのに用いる回路
は1通常、NPNトランジスタQOのエミッタがVEE
に到達するのを妨げるという欠点がある。バッテリ1o
及び12は、電流源14と、ノードN1に接続された同
じ値の電流源36とで実施される。これらの電流源14
及び36は、 ’VA+V12’ が正であるが負であ
るかに基づいて、各々、電源VIEE及びVccに接続
されるか(図示されたように)、或いは、これと反対に
接続される。
び第3図の増幅器A1及びA2より一般的に簡単である
。然し乍−ら、増幅器OFAを実施するのに用いる回路
は1通常、NPNトランジスタQOのエミッタがVEE
に到達するのを妨げるという欠点がある。バッテリ1o
及び12は、電流源14と、ノードN1に接続された同
じ値の電流源36とで実施される。これらの電流源14
及び36は、 ’VA+V12’ が正であるが負であ
るかに基づいて、各々、電源VIEE及びVccに接続
されるか(図示されたように)、或いは、これと反対に
接続される。
本発明の回路の種々の素子を製造する方法は、半導体業
界で良く知られている。各回路は、半導体ウェハの個々
の活性領域に対してPN接合分離を用いることによって
モノリシック欠積回路の一部分として製造されるのが好
ましい。
界で良く知られている。各回路は、半導体ウェハの個々
の活性領域に対してPN接合分離を用いることによって
モノリシック欠積回路の一部分として製造されるのが好
ましい。
特定の実施例について本発明ン説明したが、これは、本
発明を説明するためのものであって、本発明の範囲をこ
れに限定するものではない。例えば、−1−記と逆の極
性の半導体、(・3子を用いて、同じ結果を得ることが
できる。従って、特許請求の範囲に規定された本発明の
範囲から逸脱せずに、種々の変更及び修正がなされ得る
ことが明らかであろう。
発明を説明するためのものであって、本発明の範囲をこ
れに限定するものではない。例えば、−1−記と逆の極
性の半導体、(・3子を用いて、同じ結果を得ることが
できる。従って、特許請求の範囲に規定された本発明の
範囲から逸脱せずに、種々の変更及び修正がなされ得る
ことが明らかであろう。
第1図は、本発明によるトランジスタの模擬回路を示す
ブロック図、 第2図は、第1図の回路の特定の実施例を示すブロック
及び回路図。 第3図は、第2図のバイポーラ実施例の回路図、 第4図は、出力電流を電圧の関数として示したグラフ。 第5図は、第3図の回路を用いた包絡線検出器のブロッ
ク及び回路図、そして 第6図は、第1図の別の特定の実施例を示すブロック及
び回路図である。 CT・・・制御端子 CP・・・制御ポイントT1.
T2・・・端子 CE・・・制御電極 El、R2・・・電極 QO・・・1−ランジスタR1
、R2・・・抵抗 8・・・制御系 10.12・・・電源
ブロック図、 第2図は、第1図の回路の特定の実施例を示すブロック
及び回路図。 第3図は、第2図のバイポーラ実施例の回路図、 第4図は、出力電流を電圧の関数として示したグラフ。 第5図は、第3図の回路を用いた包絡線検出器のブロッ
ク及び回路図、そして 第6図は、第1図の別の特定の実施例を示すブロック及
び回路図である。 CT・・・制御端子 CP・・・制御ポイントT1.
T2・・・端子 CE・・・制御電極 El、R2・・・電極 QO・・・1−ランジスタR1
、R2・・・抵抗 8・・・制御系 10.12・・・電源
Claims (13)
- (1)第1の通流端子と第2の通流端子との間に流れる
電流が、制御端子と上記第2端子との間に現われる入力
電圧に応答して制御されるような回路であって、上記第
1の端子に接続された第1の通流電極、上記第2の端子
に接続された第2の通流電極及びこれら通流電極間の電
流の伝達を調整する制御電極を有している主トランジス
タを具備した回路において、更に、 上記制御電極に接続された第1ノードと制御ポイントと
の間に接続された第1抵抗と、 制御ポイントと第2ノードとの間に接続された第2抵抗
と、 上記制御ポイントの電圧を入力電圧に応答して調整する
と共に、上記通流端子の電流に実質的に影響を及ぼすこ
となく上記のノードと電流をやり取りするような制御手
段とを具備したことを特徴とする回路。 - (2)上記入力電圧は、(a)上記制御電極と第2電極
との間の電圧と、(b)上記第1抵抗の値を第2抵抗の
値で除算して1を加えたものに等しい係数との商に対し
てほゞ直線的に変化する特許請求の範囲第(1)項に記
載の回路。 - (3)上記回路は、上記制御電極と制御ポイントとの間
の電圧を、入力電圧に応答して制御ポイントの電圧を調
整することにより得られる電圧から、少なくとも選択さ
れた電圧だけ異ならせる手段を備えた特許請求の範囲第
(1)項又は第(2)項に記載の回路。 - (4)上記入力電圧をVCSとし、上記制御電極と第2
電極との間の電圧をVCとし、上記選択された電圧をV
Aとし、そして上記第1抵抗の値と第2抵抗の値との比
に1を加えたものをBとすれば、上記入力電圧は、ほゞ
VCS=(VC−VA)/Bに等しい特許請求の範囲第
(3)項に記載の回路。 - (5)制御ポイント電圧は、ほゞ入力電圧に従う特許請
求の範囲第(1)項、第(2)項、第(3)項又は第(
4)項に記載の回路。 - (6)上記制御端子は、第1端子に接続される特許請求
の範囲の前記各項いずれかに記載の回路。 - (7)上記制御手段は、制御ポイントと制御端子との間
の電圧を強制的にほゞ規定の値にすると共に、第2ノー
ドと第2端子との間の電圧を強制的にほゞ規定の値にす
る特許請求の範囲の前記各項いずれかに記載の回路。 - (8)上記制御手段は、 上記制御ポイントに接続された反転入力端子、上記制御
端子に接続された非反転入力端子及び第1ノードに接続
された出力端子を有する第1増幅手段と、 上記第2ノードに接続された反転入力端子、上記第2端
子に接続された非反転入力端子及び第2ノードに接続さ
れた出力端子を有する第2増幅手段とを備えている特許
請求の範囲第(7)項に記載の回路。 - (9)上記トランジスタは、各々制御電極、第1電極及
び第2電極であるベース、コレクタ及びエミッタを有す
るバイポーラトランジスタである特許請求の範囲第(8
)項に記載の回路。 - (10)上記回路は、上記制御ポイントと制御端子との
間の電圧並びに上記第2ノードと第2端子との間の電圧
を考慮するために、制御電極と制御ポイントとの間に修
正電圧を印加する手段を備えている特許請求の範囲第(
7)項又は第(8)項に記載の回路。 - (11)上記制御手段は、上記制御端子及び制御ポイン
トに各々接続された非反転入力端子及び反転入力端子と
、上記第1及び第2ノードに各々接続された非反転出力
端子及び反転出力端子とを有したフローティング演算増
幅手段を備えている特許請求の範囲第(1)項ないし第
(6)項のいずれかに記載の回路。 - (12)入力端子と中間のノードとの間に接続されてい
て、単一の流れ方向のみに流れる電流をこのノードに与
えるような第1の手段と、上記ノードと出力端子との間
に接続されていて、単一の流れ方向のみに流れる電流を
この出力端子に与えるような第2の手段と、上記第1手
段とノードとの間に接続されたインピーダンスと、上記
ノードと電圧源との間に接続されたインピーダンスと、
上記ノードと出力端子との間に接続されたインピーダン
スと、上記ノードと電圧源との間に接続されたキャパシ
タと、上記出力端子と電圧源との間に接続されたキャパ
シタとを備えた包絡線検出器において、各々の手段が特
許請求の範囲第(1)項ないし第(11)項に記載の回
路であることを特徴とする包絡線検出器。 - (13)上記第1手段は、その第1端子が電圧源に接続
され、上記第2手段は、その第1端子がその制御端子に
接続される特許請求の範囲第(12)項に記載の検出器
。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US658333 | 1984-10-05 | ||
US06/658,333 US4678947A (en) | 1984-10-05 | 1984-10-05 | Simulated transistor/diode |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS6190509A true JPS6190509A (ja) | 1986-05-08 |
JPH0697726B2 JPH0697726B2 (ja) | 1994-11-30 |
Family
ID=24640810
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP60219966A Expired - Lifetime JPH0697726B2 (ja) | 1984-10-05 | 1985-10-02 | トランジスタ又はダイオードの模擬回路 |
Country Status (6)
Country | Link |
---|---|
US (1) | US4678947A (ja) |
EP (1) | EP0181017B1 (ja) |
JP (1) | JPH0697726B2 (ja) |
KR (1) | KR950000432B1 (ja) |
DE (1) | DE3572097D1 (ja) |
HK (1) | HK85691A (ja) |
Families Citing this family (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
NL8700948A (nl) * | 1987-04-22 | 1988-11-16 | Philips Nv | Detektie-inrichting voor detektie van signaalveranderingen in een impulsvormig signaal. |
US5257200A (en) * | 1990-12-21 | 1993-10-26 | Texas Instruments Incorporated | Optimization system |
FI99171C (fi) * | 1991-09-12 | 1997-10-10 | Nokia Mobile Phones Ltd | Kytkentä RSSI-signaalin lähtöjännitteen skaalaukseen |
US5303179A (en) * | 1992-01-03 | 1994-04-12 | Simmonds Precision Products, Inc. | Method and apparatus for electronically simulating capacitors |
US5506527A (en) * | 1994-04-15 | 1996-04-09 | Hewlett-Packard Compnay | Low power diode |
US5731999A (en) * | 1995-02-03 | 1998-03-24 | Apple Computer, Inc. | Method of controlling clamp induced ringing |
US6469564B1 (en) * | 1998-04-14 | 2002-10-22 | Minebea Co., Ltd. | Circuit simulating a diode |
US6734713B1 (en) * | 2001-03-30 | 2004-05-11 | Skyworks Solutions, Inc. | System for improving the parasitic resistance and capacitance effect of a transistor-based switch |
CA2424473A1 (en) * | 2003-04-04 | 2004-10-04 | Siemens Milltronics Process Instruments Inc. | Circuit for loss-less diode equivalent |
EP2350824B1 (en) * | 2008-10-23 | 2020-04-22 | Leach International Corporation | System and method for emulating an ideal diode in a power control device |
US8988912B2 (en) * | 2008-10-23 | 2015-03-24 | Leach International Corporation | System and method for emulating an ideal diode in a power control device |
US10698432B2 (en) * | 2013-03-13 | 2020-06-30 | Intel Corporation | Dual loop digital low drop regulator and current sharing control apparatus for distributable voltage regulators |
CN103391082B (zh) * | 2013-07-08 | 2016-03-02 | 辉芒微电子(深圳)有限公司 | 低阈值电压二极管的替代电路 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3531656A (en) * | 1967-10-06 | 1970-09-29 | Systron Donner Corp | Precision rectifier circuit |
DE1764014C2 (de) * | 1968-03-22 | 1973-01-04 | Ibm Deutschland Gmbh, 7000 Stuttgart | Schaltung zur Nachbildung der Strom-Spannungskennlinie einer Halbleiterdiode |
US3541350A (en) * | 1968-06-28 | 1970-11-17 | Ibm | Simulated diode circuit |
DE2061030A1 (de) * | 1970-12-11 | 1972-06-15 | Licentia Gmbh | Schaltungsanordnung zur Flaechengleichrichtung von Wechselspannungen,insbesondere Pilotspannungen in Traegerfrequenzsystemen |
CA948285A (en) * | 1972-08-24 | 1974-05-28 | Bell-Northern Research Ltd. | Trigger comparator circuit |
PL72103B1 (ja) * | 1972-10-02 | 1974-06-29 | ||
GB1347437A (en) * | 1972-10-20 | 1974-02-27 | Oshima M | Rectifier circuits using mos field effect transistors |
DE2554865C3 (de) * | 1975-12-05 | 1979-01-18 | Siemens Ag, 1000 Berlin Und 8000 Muenchen | Gleichrichter |
US4259641A (en) * | 1978-12-11 | 1981-03-31 | Carow Donald W | Linearized detector/rectifier circuit |
JPS5646666A (en) * | 1979-09-25 | 1981-04-27 | Toshiba Corp | All wave rectifier circuit |
US4370620A (en) * | 1980-10-29 | 1983-01-25 | Ampex Corporation | Efficient high performance envelope detector with controlled decay envelope detection |
US4500798A (en) * | 1982-09-27 | 1985-02-19 | Rca Corporation | Diode simulator circuit |
-
1984
- 1984-10-05 US US06/658,333 patent/US4678947A/en not_active Expired - Fee Related
-
1985
- 1985-10-01 EP EP85201576A patent/EP0181017B1/en not_active Expired
- 1985-10-01 DE DE8585201576T patent/DE3572097D1/de not_active Expired
- 1985-10-02 JP JP60219966A patent/JPH0697726B2/ja not_active Expired - Lifetime
- 1985-10-05 KR KR1019850007339A patent/KR950000432B1/ko not_active IP Right Cessation
-
1991
- 1991-10-31 HK HK856/91A patent/HK85691A/xx not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
DE3572097D1 (en) | 1989-09-07 |
JPH0697726B2 (ja) | 1994-11-30 |
KR950000432B1 (ko) | 1995-01-19 |
HK85691A (en) | 1991-11-08 |
US4678947A (en) | 1987-07-07 |
EP0181017A1 (en) | 1986-05-14 |
EP0181017B1 (en) | 1989-08-02 |
KR860003702A (ko) | 1986-05-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6384684B1 (en) | Amplifier | |
US4839535A (en) | MOS bandgap voltage reference circuit | |
JPS6190509A (ja) | トランジスタ又はダイオードの模擬回路 | |
JPS60500640A (ja) | 誤差を減少した電流源回路 | |
EP3828662A1 (en) | A bandgap reference circuit, corresponding device and method | |
US5537078A (en) | Operational amplifier with JFET inputs having low input bias current and methods for using same | |
JPS60251414A (ja) | 改良形バンドギヤツプ電圧基準回路 | |
JPH02186706A (ja) | バイアス電圧発生回路及びその方法 | |
Ramirez-Angulo | Low voltage current mirrors for built-in current sensors | |
JPH07271461A (ja) | 安定化電圧発生制御回路 | |
JPH0136346B2 (ja) | ||
JPS6340900Y2 (ja) | ||
US6605987B2 (en) | Circuit for generating a reference voltage based on two partial currents with opposite temperature dependence | |
US4757275A (en) | Wideband closed loop amplifier | |
JPH0590851A (ja) | 差動増幅器付き集積回路装置 | |
US6175265B1 (en) | Current supply circuit and bias voltage circuit | |
JPS61157106A (ja) | 演算増幅器 | |
US4855625A (en) | Operational amplifier having low DC current input circuit | |
JP3178716B2 (ja) | 最大値出力回路及び最小値出力回路並びに最大値最小値出力回路 | |
JPH0793543B2 (ja) | 電圧リピ−タ回路 | |
JPH0225561B2 (ja) | ||
US6621333B1 (en) | Circuit and method to counter offset voltage induced by load changes | |
GB2217540A (en) | Automatic biassing of amplifiers | |
JPH06169225A (ja) | 電圧電流変換回路 | |
US7279976B1 (en) | Differential amplifier with controlled common mode output voltage |