KR860003702A - 시뮬레이트된 트랜지스터/다이오드 및 포락선 검파기 - Google Patents

시뮬레이트된 트랜지스터/다이오드 및 포락선 검파기 Download PDF

Info

Publication number
KR860003702A
KR860003702A KR1019850007339A KR850007339A KR860003702A KR 860003702 A KR860003702 A KR 860003702A KR 1019850007339 A KR1019850007339 A KR 1019850007339A KR 850007339 A KR850007339 A KR 850007339A KR 860003702 A KR860003702 A KR 860003702A
Authority
KR
South Korea
Prior art keywords
terminal
voltage
control
coupled
node
Prior art date
Application number
KR1019850007339A
Other languages
English (en)
Other versions
KR950000432B1 (ko
Inventor
헨드릭 휴징(외 1) 요한
Original Assignee
이반 밀러 레르너
엔. 브이. 필립스 글로아이람펜 파브리켄
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이반 밀러 레르너, 엔. 브이. 필립스 글로아이람펜 파브리켄 filed Critical 이반 밀러 레르너
Publication of KR860003702A publication Critical patent/KR860003702A/ko
Application granted granted Critical
Publication of KR950000432B1 publication Critical patent/KR950000432B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D1/00Demodulation of amplitude-modulated oscillations
    • H03D1/14Demodulation of amplitude-modulated oscillations by means of non-linear elements having more than two poles
    • H03D1/18Demodulation of amplitude-modulated oscillations by means of non-linear elements having more than two poles of semiconductor devices
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R19/00Arrangements for measuring currents or voltages or for indicating presence or sign thereof
    • G01R19/22Arrangements for measuring currents or voltages or for indicating presence or sign thereof using conversion of ac into dc
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06GANALOGUE COMPUTERS
    • G06G7/00Devices in which the computing operation is performed by varying electric or magnetic quantities
    • G06G7/48Analogue computers for specific processes, systems or devices, e.g. simulators
    • G06G7/62Analogue computers for specific processes, systems or devices, e.g. simulators for electric systems or apparatus

Abstract

내용 없음

Description

시뮬레이트된 트랜지스터/다이오드 및 포락선 검파기
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따라 트랜지스터로 동작하는 회로의 블럭 다이아그램.
제2도는 제1도 회로의 특정실시예에 대한 블럭 및 회로 다이아그램.
제3도는 제2도의 바이폴라 실시예에 대한 회로 다이아 그램.
* 도면의 주요 부분에 대한 부호의 설명
8 : 제어 시스템 10 : 배터리 12 : 전원 공급원

Claims (14)

  1. 제1단자에 결합된 제1흐름전극과, 제2단자에 결합된 제2흐름전극과, 상기 흐름 전극간의 전류전송을 제어하는 제어전극을 갖는 주트랜지스터로 이루어지며, 제1,제2흐름 단자 사이에 흐르는 전류가 제어단자와 제2단자 사이의 입력 전압에 응답하여 제어되는 회로에 있어서, 상기 회로가 제어전극에 결합된 제1노드와 제어점간에 결합된 제1저항과, 제어점과 제2노드간에 결합된 제2저항과, 입력전압에 응답하여 제어점에서의 전압을 조정하여 흐름 단자에서의 전류에 무관하게 노드로 그리고 노드로 부터 전류를 공급하기 위한 제어수단을 더 구비하는 것을 특징으로 하는 시뮬레이트된 트랜지스터/다이오드.
  2. 제1항에 있어서, 입력전압이 제어전극 및 제2전극간의 전압의 몫과동일한 인수에 따라 선형적으로 변하는 것을 특징으로 하는 시뮬레이트된 트랜지스터/다이오드.
  3. 제1항에 있어서, 상기 회로가 제어전극과 제어점 사이의 전압이 입력 전압에 응답하여 제어점에서의 전압을 조정하므로써 선택된 전압에 의해 변화하도록 야기시키는 수단을 포함하는 것을 특징으로 하는 시뮬레이트된 트랜지스터/다이오드.
  4. 제3항에 있어서, 입력 전압이동일하며, 여기에서, VCS는 입력전압, VC는 제어전극 및 제2전극간의 전압이며, VA는 선택전압, B는것을 특징으로 하는 시뮬레이트된 트랜지스터/다이오드.
  5. 제1항, 제2항, 제3항 또는 제4항에 있어서, 제어점에서의 전압이 입력전압을 크게 따르는 것을 특징으로 하는 시뮬레이트된 트랜지스터/다이오드.
  6. 제1항, 제2항, 제3항 또는 제4항에 있어서, 제어단자가 제1단자에 결합된 것을 특징으로 하는 시뮬레이트된 트랜지스터/다이오드.
  7. 제1항에 있어서, 제어수단이 제어점과 제어단자간의 전압은 특정치 근방에 존재하도록 하며, 제2노드 및 제2단자간의 전압을 특정치 근방에 존재하도록 하는 것을 특징으로 하는 시뮬레이트된 트랜지스터/다이오드.
  8. 제7항에 있어서, 제어수단이 제어점에 결합된 반전입력 단자와, 제어단자에 결합된 비반전 입력단자와, 제1노드에 결합된 출력단자를 갖는 제1증폭수단과, 제2노드에 결합된 반전입력 단자와, 제2단자에 결합된 비반전 입력단자와, 제2노드에 결합된 출력단자를 갖는 제2증폭수단을 구비하는 것을 특징으로 하는 시뮬레이트된 트랜지스터/다이오드.
  9. 제8항에 있어서, 트랜지스터가 제어전극, 제1,제2전극인 베이스, 콜렉터 및 에미터를 갖는 바이폴라 트랜지스터인 것을 특징으로 하는 시뮬레이트된 트랜지스터/다이오드.
  10. 제7항 또는 제8항에 있어서, 상기 회로가 제어점과 제어단자간의 전압과 제2노드와 제2단자간의 전압을 나타내도록 제어전극과 제어점간의 보정 전압을 부과하는 수단을 포함하는 것을 특징으로 하는 시뮬레이트된 트랜지스터/다이오드.
  11. 제1항, 제2항, 제3항 또는 제4항에 있어서, 제어수단이 제어단자와 제어점에 각각 결합된 비반전 및 반전 입력단자를 가지며, 제1,제2노드에 각각 결합된 비반전 및 반전출력 단자를 갖는 연산부동증폭 수단을 포함하는 것을 특징으로 하는 시뮬레이트된 트랜지스터/다이오드.
  12. 입력 단자와 중간 노드간에 결합되며 단일 흐름 방향으로 이동하는 전류가 제공되는 제1수단과, 노드와 출력단자간에 결합되며, 단일흐름 방향으로 이동하는 전류가 제공되는 제2수단과, 노드와 전압 공급원간의 임피던스와, 노드와 출력단자간의 임피던스와, 노드와 전압공급원간의 캐패시터와, 출력단자와 전압공급원간의 캐패시터를 갖는 포락선 검파기에 있어서, 상기 각 수단이 제1항, 제2항, 제3항, 제4항, 제7항, 제8항 또는 제9항에 청구된 회로인 것을 특징으로 하는 포락선 검파기.
  13. 제12항에 있어서, 제1수단이 전압공급원에 결합된 그의 제1단자를 가지며, 제2수단이 그의 제어 수단이 결합된 그의 제1단자를 갖는 것을 특징으로 하는 포락선 검파기.
  14. ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019850007339A 1984-10-05 1985-10-05 트랜지스터 또는 반도체 장치를 시뮬레이팅할 수 있는 회로 및 포락선 검출기 KR950000432B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US658.333 1984-10-05
US658,333 1984-10-05
US06/658,333 US4678947A (en) 1984-10-05 1984-10-05 Simulated transistor/diode

Publications (2)

Publication Number Publication Date
KR860003702A true KR860003702A (ko) 1986-05-28
KR950000432B1 KR950000432B1 (ko) 1995-01-19

Family

ID=24640810

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019850007339A KR950000432B1 (ko) 1984-10-05 1985-10-05 트랜지스터 또는 반도체 장치를 시뮬레이팅할 수 있는 회로 및 포락선 검출기

Country Status (6)

Country Link
US (1) US4678947A (ko)
EP (1) EP0181017B1 (ko)
JP (1) JPH0697726B2 (ko)
KR (1) KR950000432B1 (ko)
DE (1) DE3572097D1 (ko)
HK (1) HK85691A (ko)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
NL8700948A (nl) * 1987-04-22 1988-11-16 Philips Nv Detektie-inrichting voor detektie van signaalveranderingen in een impulsvormig signaal.
US5257200A (en) * 1990-12-21 1993-10-26 Texas Instruments Incorporated Optimization system
FI99171C (fi) * 1991-09-12 1997-10-10 Nokia Mobile Phones Ltd Kytkentä RSSI-signaalin lähtöjännitteen skaalaukseen
US5303179A (en) * 1992-01-03 1994-04-12 Simmonds Precision Products, Inc. Method and apparatus for electronically simulating capacitors
US5506527A (en) * 1994-04-15 1996-04-09 Hewlett-Packard Compnay Low power diode
US5731999A (en) * 1995-02-03 1998-03-24 Apple Computer, Inc. Method of controlling clamp induced ringing
US6469564B1 (en) * 1998-04-14 2002-10-22 Minebea Co., Ltd. Circuit simulating a diode
US6734713B1 (en) * 2001-03-30 2004-05-11 Skyworks Solutions, Inc. System for improving the parasitic resistance and capacitance effect of a transistor-based switch
CA2424473A1 (en) * 2003-04-04 2004-10-04 Siemens Milltronics Process Instruments Inc. Circuit for loss-less diode equivalent
US8988912B2 (en) * 2008-10-23 2015-03-24 Leach International Corporation System and method for emulating an ideal diode in a power control device
JP2012506693A (ja) * 2008-10-23 2012-03-15 リーチ インターナショナル コーポレイション 電力制御装置の理想ダイオードを模倣するシステム及びその方法
US10698432B2 (en) 2013-03-13 2020-06-30 Intel Corporation Dual loop digital low drop regulator and current sharing control apparatus for distributable voltage regulators
CN103391082B (zh) * 2013-07-08 2016-03-02 辉芒微电子(深圳)有限公司 低阈值电压二极管的替代电路

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3531656A (en) * 1967-10-06 1970-09-29 Systron Donner Corp Precision rectifier circuit
DE1764014C2 (de) * 1968-03-22 1973-01-04 Ibm Deutschland Gmbh, 7000 Stuttgart Schaltung zur Nachbildung der Strom-Spannungskennlinie einer Halbleiterdiode
US3541350A (en) * 1968-06-28 1970-11-17 Ibm Simulated diode circuit
DE2061030A1 (de) * 1970-12-11 1972-06-15 Licentia Gmbh Schaltungsanordnung zur Flaechengleichrichtung von Wechselspannungen,insbesondere Pilotspannungen in Traegerfrequenzsystemen
CA948285A (en) * 1972-08-24 1974-05-28 Bell-Northern Research Ltd. Trigger comparator circuit
PL72103B1 (ko) * 1972-10-02 1974-06-29
GB1347437A (en) * 1972-10-20 1974-02-27 Oshima M Rectifier circuits using mos field effect transistors
DE2554865C3 (de) * 1975-12-05 1979-01-18 Siemens Ag, 1000 Berlin Und 8000 Muenchen Gleichrichter
US4259641A (en) * 1978-12-11 1981-03-31 Carow Donald W Linearized detector/rectifier circuit
JPS5646666A (en) * 1979-09-25 1981-04-27 Toshiba Corp All wave rectifier circuit
US4370620A (en) * 1980-10-29 1983-01-25 Ampex Corporation Efficient high performance envelope detector with controlled decay envelope detection
US4500798A (en) * 1982-09-27 1985-02-19 Rca Corporation Diode simulator circuit

Also Published As

Publication number Publication date
JPS6190509A (ja) 1986-05-08
HK85691A (en) 1991-11-08
JPH0697726B2 (ja) 1994-11-30
EP0181017A1 (en) 1986-05-14
KR950000432B1 (ko) 1995-01-19
DE3572097D1 (en) 1989-09-07
EP0181017B1 (en) 1989-08-02
US4678947A (en) 1987-07-07

Similar Documents

Publication Publication Date Title
JPS61230411A (ja) 電気回路
KR860003702A (ko) 시뮬레이트된 트랜지스터/다이오드 및 포락선 검파기
KR880700513A (ko) 트랜지스터 전력 소비 제한 방법 및 회로
KR860007748A (ko) 개선된 부하 구동특성을 갖는 반도체 집적회로
KR940015786A (ko) 낮은 공급 전압에서 동작가능한 아날로그 곱셈기
KR920010237B1 (ko) 증폭회로
KR870011556A (ko) 레이저 빔 프린터의 반도체 레이저 구동회로
KR920003670A (ko) D/a 변환기
KR850005057A (ko) 게이트 회로장치
KR880002318A (ko) 리카버리 타임을 단축 개선한 차동 증폭기 회로
KR900001117A (ko) 자동 이득 제어회로
KR920020831A (ko) 차동 증폭기
KR870007607A (ko) 증폭회로
KR950033753A (ko) 절연형 스위칭전원
KR880002063A (ko) 회로 장치
KR840004331A (ko) 전류 판별장치
KR920010295A (ko) 전류 임계 검출기 회로
KR900019348A (ko) 전자회로
ATE61689T1 (de) Abtast- und halteschaltung.
SU924863A1 (ru) Транзисторный ключ
SU875360A1 (ru) Стабилизатор напр жени
SU694853A2 (ru) Стабилизированный источник посто нного тока
SU1275404A1 (ru) Стабилизатор посто нного напр жени
SU1145474A1 (ru) Транзисторный ключ
SU838675A1 (ru) Стабилизатор посто нного напр жени

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee