JPS6159391A - 静止画移動回路 - Google Patents

静止画移動回路

Info

Publication number
JPS6159391A
JPS6159391A JP59181116A JP18111684A JPS6159391A JP S6159391 A JPS6159391 A JP S6159391A JP 59181116 A JP59181116 A JP 59181116A JP 18111684 A JP18111684 A JP 18111684A JP S6159391 A JPS6159391 A JP S6159391A
Authority
JP
Japan
Prior art keywords
data
display
output
latch
video ram
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP59181116A
Other languages
English (en)
Inventor
孝一 田岸
田中 和佳
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Home Electronics Ltd
NEC Corp
Original Assignee
NEC Home Electronics Ltd
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Home Electronics Ltd, Nippon Electric Co Ltd filed Critical NEC Home Electronics Ltd
Priority to JP59181116A priority Critical patent/JPS6159391A/ja
Publication of JPS6159391A publication Critical patent/JPS6159391A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Digital Computer Display Output (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 産業上の利用分野 本案はCRTを用いた文字図形等の表示装置における静
止画移動制御回路に関するものである。
従来の技術 従来、CRTを用いた文字図形等の表示装置において静
止画の移動を実現するだめには、ビデオRAMの内容を
CPHによって転送する方法がある。また上記以外には
CPUによる開始位置アドレスと表示クロックによる表
示アドレスの一致ヲ検出する方法などが考えられるが、
いずれも回路規模が大きくまたソフトウェアに負担が大
きくなるなどの欠点があった。
発明が解決しようとする問題点 本案はCPUによるソフトウェア処理の軽減と回路規模
の、縮小化を図るものである。
問題点を解決するだめの手段 本案はCPUが静止画の移動位置をセットするだめのレ
ジスタと、このセット位置よりカウントするリフレッシ
ュカウンタと、リフレッシュカウンタより第1と第2の
制御信号を出力するデコーダと、第1の制御信号により
ビデオRAMのデータをラッチするラッチと、このラッ
チ出力を第2の制御信号によりセレクトするセレクタに
よって構成される。
実施例 第一図は本案の一実施例における回路図を示しており、
■は左右(x)方向位置レジスタ、2は上下位)方向位
置レジスタ、3はX方向アドレスカウンタ、4はy方向
アドレスカウンタで、この両カウンタ3,4によってリ
フレッシュカウンタを構成する。5は制御信号発生用デ
コーダ、6はビデオRAMでこの例では1アドレス4ド
ツトのRAMを一例として挙げる。7〜10はビデオR
AMの出力データのラッチ回路で、ラッチ回路8〜10
ヘラツチされた8bitのデータ[相]はセレクタ11
へ入力され、第2の制御信号としてのセレクト信号■に
よって1bitセレクトされ表示画素データ0となる。
ここで第2図および第3図に示す信号線o−0のタイム
チャート図を用いて静止画データが移動する様子を説明
する。
第2図ではX方向位置レジスタにO1+がセットされた
場合で、表示データ0は順次OアドレスのQ bit目
、0アドレスのl bit目とセレクトされてゆく。セ
レクト信号の2bit目が”O1′の場合はラッチ7及
び9のデータがセレクトされ、“1”の場合はラッチ8
及び10からセレクトされ、さらにセレクト信号の下位
Q、1bitによって4 bitのデータのうちl b
itがセレクトされる。
第3図ではX方向位置レジスタに′1”がセットされた
場合で表示データ■は順次0アドレスの1bit目、0
アドレスの2bit目とセレクトされてゆく。ここで、
11はビデオRAMのラッチデータのセレクタである。
以下この実施例の各部動作を第1図の回路図、第2図お
よび第3図のタイミングチャートを用いて説明する。
CPUは表示画面を移動させる場合、データバス■を介
して移動位置をx、y位置レジスタ1,2ヘライトパル
ス■、■によって書込む。書込まれたデータ■、■はプ
ログラマブルカウンタ3,4にそれぞれ水平方向表示信
号■、及び垂直方向表示信号■によってロードされそれ
ぞれ表示クロック■及び水平方向同期信号■によって順
次カウントアツプされ、この値がアドレスとしてビデオ
RAM6に与えられる。制御信号発生用デコーダ5では
ビデオRAMのデータをラッチするだめのラッチパルス
@、0すなわち第1の制御信号と、ラッチされたデータ
をセレクトするためのセレクト信号■すなわち第2の制
御信号(3bit)を発生する。
ビデオRAMより読出されたデータ(4bit)は、上
記ラッチパルス■によってO及びl bit目をラッチ
回路7へ、2及び3 bit目をラッチ回路9ヘラツチ
されるとともに、ラッチパルス[相]によってO及び1
 bit目がラッチ回路8へ、2及び31)it目がラ
ッチ回路10ヘラツチされる。
以上のように位置アドレスを1ドツトずらしてセットす
ることによって表示データ[相]は1ドツト移動して出
力される。以下任意の位置アドレスをセットすることに
よって任意のドツト数移動されることになる。
発明の効果 本案によれば、ソフトウェアによるCPUの処理の軽減
をはかるとともに、小規模の回路構成によってビデオR
AMに格納された静止画表示データを移動させて表示さ
せることができる。
【図面の簡単な説明】
第1図は本案の一実施例回路図、第2図は第1図におけ
る実施例回路図のタイミングチャート図、第3図はX方
向位置レジスタに11′がセットされた場合のタイミン
グチャート図である。 1〜2・・・位置レジスタ、3〜4・・・リフレッシュ
カウンタ、5・・・デコーダ、6・・・ビデオRAM。 7〜10・・・ラッチ回路、11・・・セレクタ。

Claims (1)

  1. 【特許請求の範囲】 CPUから与えられる表示データを画素単位で読み書き
    可能な表示メモリを有するCRT表示装置において、 前記CPUから与えられる前記CRT画面の上下、左右
    方向の位置情報を保持する位置レジスタと、 このレジスタより出力されるデータをロードして表示用
    クロックで動作するリフレッシュカウンタと、 このカウンタの出力データに基づいて第1と第2の制御
    信号を生成するデコーダと、 前記リフレッシュカウンタにより蓄積データが更新され
    るビデオRAMと、 このビデオRAMより出力されるデータを前記第1の制
    御信号により順次ラッチするラッチ回路と、 このラッチ出力を前記第2の制御信号により順次選択す
    るセレクタとを備えたことを特徴とする静止画移動回路
JP59181116A 1984-08-30 1984-08-30 静止画移動回路 Pending JPS6159391A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59181116A JPS6159391A (ja) 1984-08-30 1984-08-30 静止画移動回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59181116A JPS6159391A (ja) 1984-08-30 1984-08-30 静止画移動回路

Publications (1)

Publication Number Publication Date
JPS6159391A true JPS6159391A (ja) 1986-03-26

Family

ID=16095125

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59181116A Pending JPS6159391A (ja) 1984-08-30 1984-08-30 静止画移動回路

Country Status (1)

Country Link
JP (1) JPS6159391A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6479340A (en) * 1987-09-22 1989-03-24 Kyocera Corp Hard alloy

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58145988A (ja) * 1982-02-25 1983-08-31 日本電気株式会社 陰極線管図形表示装置
JPS59116788A (ja) * 1982-12-24 1984-07-05 株式会社日立製作所 映像信号制御装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58145988A (ja) * 1982-02-25 1983-08-31 日本電気株式会社 陰極線管図形表示装置
JPS59116788A (ja) * 1982-12-24 1984-07-05 株式会社日立製作所 映像信号制御装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6479340A (en) * 1987-09-22 1989-03-24 Kyocera Corp Hard alloy

Similar Documents

Publication Publication Date Title
US4570161A (en) Raster scan digital display system
EP0525986B1 (en) Apparatus for fast copying between frame buffers in a double buffered output display system
JPS599059B2 (ja) 表示装置の文字コ−ド拡張方法及び装置
JPS6159391A (ja) 静止画移動回路
JPS6016634B2 (ja) デイスプレイ装置における図形発生方式
JPH0315196B2 (ja)
JPS60144789A (ja) 文字図形表示制御装置
JP3694622B2 (ja) 画像表示データの生成方法
JPS6017485A (ja) 画面分割制御装置
JPS59206881A (ja) デイスプレイ装置
JPS6032088A (ja) Crt表示端末装置
JPS6194090A (ja) グラフイツクデイスプレイ装置
JPS58102982A (ja) 画像表示装置
JPS62105189A (ja) 表示制御方式
JPH0558199B2 (ja)
JPS6113288A (ja) 画像フレ−ム・メモリのアクセス制御回路
JPS60209785A (ja) デイスプレイ装置の画面シフト器
JPS6132136A (ja) 画像表示装置
JPS6142683A (ja) Crt表示装置
JPS616684A (ja) カ−ソル表示制御方式
JPS61141484A (ja) 画像表示装置
JPS63106695A (ja) Crt画面の表示装置
JPS6224296A (ja) 動画表示装置
JPS61254984A (ja) ビツト・マツプ表示器用処理装置
JPH01193791A (ja) マルチウインドウ表示制御方式