JPS6152043A - デイジタル多重化伝送システムの同期方式 - Google Patents

デイジタル多重化伝送システムの同期方式

Info

Publication number
JPS6152043A
JPS6152043A JP59173516A JP17351684A JPS6152043A JP S6152043 A JPS6152043 A JP S6152043A JP 59173516 A JP59173516 A JP 59173516A JP 17351684 A JP17351684 A JP 17351684A JP S6152043 A JPS6152043 A JP S6152043A
Authority
JP
Japan
Prior art keywords
transmission
phase
pulse
circuit
terminal device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP59173516A
Other languages
English (en)
Inventor
Hideyuki Seki
秀行 関
Yasuyuki Kashiwazaki
柏崎 靖之
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Taiko Electric Works Ltd
Original Assignee
Taiko Electric Works Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Taiko Electric Works Ltd filed Critical Taiko Electric Works Ltd
Priority to JP59173516A priority Critical patent/JPS6152043A/ja
Publication of JPS6152043A publication Critical patent/JPS6152043A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Small-Scale Networks (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Sub-Exchange Stations And Push- Button Telephones (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明は送信及び受信の2対のケーブルで構成される1
ハイウェイによって複数の端末装置および主制御装置が
マルチドロップ接続される例えばディジタルボタン電話
装置等のディジタル多重化伝送システムの同期方式に関
するものである。
(従来の技術) 1ハイウェイによって複数の端末装置がマルチドロップ
接続された例えばディジタルボタン電話装置等のディジ
タル多重化伝送システムにおいては、各端末装置から送
出される送信信号を受信す・る主制御装置(又は別に設
けたデータ受信装置)からそれぞれの端末装置までの伝
送線路長が異なるため、送受信信号に伝ばん遅延時間の
相違による位相のずれが生じ、上記主制御装置等におい
て各端末装置からの送信信号を的確に読みとることが困
難である。
そこで従来は、各端末装置からの送信データの先頭にビ
ット同期確立のためのプリアンプルを送出するように構
成するとともに、上記主制御装置には位相ロックループ
(PLL )回路を設け、各端末装置から送信信号が送
出される毎に位相を合わせた受信用クロックを生成する
方式が採用されていた。
しかし、この方式では送信する端末装置が変わる都度プ
リアンプルが送出されるためデータ伝送の効率が悪いと
いう問題点がある。
また、他の方式として送信データの先頭にスタートビッ
トを付加し、これにより同期をとる調歩同期方式も提案
されているがデータ伝送速度の数倍あるいはそれ以上の
周波数のクロックが必要となる場合があったり、データ
長が長くなると同期はずれが生じ易く、また送信する端
末装置が変わる毎に受信タイミングが変わるので、高速
のデータ伝送には適していない等の問題点があった。
(発明が解決しようとする問題点) 本発明は上述にかんがみ、データ伝送の効率がよく、し
かも送信する端末装置が変わっても受信タイミングが変
わることがなく、高速のデータ伝−〜J 送に適したディジタル多重化伝送シスアム同期方式を得
ようとするものである。
(問題点を解決するための手段) 本発明は、送信及び受信の2対のケーブルで構。
成される】ハイウェイによって複数の端末装置および主
制御装置がマルチドロップ接続されるディジタル多重化
伝送システムにおいて、各端末装置がそれぞれ所定のフ
レーム周期で送信側ケーブルにパルスを送比し、上記各
端末装置からのデータを受信する上記主制御装置又は別
に設けたデータ受信装置によって、上記パルスを非同期
に折り返して受信側ケーブルに送出し、各端末装置は上
記折り返されたパルスを受信するタイミングが上記主制
御装置又は別に設けたデータ受信装置から送出される基
準パルスと同じタイミングとなるように上記折り返され
たパルスと基準パルスによって位相制御を行ない、その
位相に送信クロックの位相を合わせるようにしたことを
特徴としている。
(実施例) 第2図及び第3図は本発明が対象としているディジタル
多重化伝送システムの一例を示すブロック図である。
1は主制御装置、2a、 2b・・・・・・・2nはそ
れぞれ端末装置、3はハイウェイで送信側ケーブル3a
と受信側ケーブル3bの2対のケーブルによって構成さ
れており、このハイウェイ3によってそれぞれの端末装
置2a、2b・・・・・・2nが並列に接続されるいわ
ゆるマルチドロップ方式で接続されている。
第3図は、各端末装置2a、 2b・・・・・・・・・
2nからの送信信号を受信するデータ受信装置4を主制
御装置1から分離してハイウェイ3の任意の位置に接続
した場合である。いずれの場合においても各端末装置2
a12b・・・・・2nからその送信信号を受信する主
制御装置1(又はデータ受信装置4)までの伝送線路長
くハイウェイ3の距離)が異なるため、送受信信号に伝
ばん遅延時間の相違による位相のずれが生じ、送信信号
を的確に読みとることが困難となるので、前述したよう
な工夫が成されているのであるが、すでに述べたような
問題点がある。
第1図(AJおよび(Blは本発明による端末装置およ
びデータ受信装置のブロック図である。なお、本発明の
説明に直接関係しない部分は省略しである。
第4図は本発明を説明するための波形図である。
波形(A)は本発明によって位相制御が行なわれている
状態における主制御装置1(又はデータ受信装置4)か
ら送出される波形で、受信側ケーブル3bから各端末装
置2a、2b・・・・・2nに与えられる。
波形(B)は上記波形図が伝ばん遅延を受けた状態を示
しており、例えば端末装置2aにおける受信波る。波形
(Diは波形(B3より更に伝ばん遅延を受けた状態を
示しており、例えば端末装置2bにおける受信波形であ
る。波形(Elは該端末装置2bからの送信波形である
。波形(F)は主制御装置1(又はデータ受信装置4)
における各端末装置からの受信波形である。上記波形(
A)は図からも判るように、フレームOからフレームn
の複数のフレームで構成される一つのマルチフレームを
示しており21はマルチフレーム毎に送出される基準パ
ルス、23 a + 23 b・・・・・・23nは各
端末装置23.21)・・・・・・・2nへのデータで
ある。22a、22b・・・・・・・・・2211は各
端末装置2a、2b・・・・・・・・2nから送出され
た位相制御パルス(後述する)を非同期に折り返して送
出している折り返しパルスで、各フレームは基準パルス
21又は折り返しパルス22a〜22nとデータ23a
〜23nによって構成されている。そして、各フレーム
は各端末装置2a〜2nに割り当てられている。
本発明は主制御装置1(又はデータ受信装置4)が上記
マルチフレームと同位相で各端末装置2a〜2nからの
送信データを受信できるように工夫した点に特徴がある
以下、説明をわかりやすくするために主制御装置1でデ
ータ受信を行う場合について説明する。
さて、上記波形(Nが受信側ケーブル3・bから送出さ
れると例えば端末装置2aにおいては伝ばん遅延のため
時間tdlだけ遅れて受信することとなる。
そこで、一般に受信と送信において、同じ伝ばん遅延が
あると考えれば、端末装置2aは折り返しパルス228
′より時間tdlX2(時間2tdx)だけ早いタイミ
ングで位相制御パルス24とデータ25を主制御装置1
へ送出することにより、主制御装置1は位相制御パルス
24を常に波形(A)におけるフレーム1の折り返しパ
ルス22a′として送出できる難 とともに常にフレーム1の時間において端末装置2aか
らのデータを受信することができる。(波形CF)参照
) また、時間tdlより更に長い時間td2の伝ばん遅延
(波形(D))があって受信することとなる端末装置2
bは、その割り当てられたフレーム2に対応する折り返
しパルス22bfより時間td2×2(時間2td2)
だけ早いタイミングで位相制御パルス26とデータ27
を送出することにより、前述したフレーム1のときと同
様に主制御装置1は常にフレ類 一ム2の時間で端末装置2bからのデータを受信するこ
とができる。
次に第1図のブロック図によって主制御装置1と端末装
置2aの動作を具体的に説明する。なお、他の端末装置
も同じである。第1図(A)において9は送信ケーブル
3aに接続される信号送出回路で、図6は受信された信
号を折り返しパルス22a′とデータ23b′とに分離
する位相制御パルス抽出回路で、折り返しパルス22a
′は位相比較回路7に加えられる。
11は受信位相ロックループで、例えば基準パルス21
にもとづいて受信クロックを生成するとともに、受信し
た基準パルス21を位相比較回路7の他方の入力信号と
して加える。8は電圧制御発振器で、位相比較回路7に
よって制御され、その出力が位相制御パルス送出回路5
に加えられるとともに、送信クロックとして用いられる
。ずなわち、位相比較回路7が折り返しパルス22a′
と基準パルス21とを比較し、常に所定の位相となるよ
うに電圧制御発振器8を制御することにより、後述する
主制御装置1の動作と相まって、上記第4図に示した波
形のごとき動作を得ることができる。
次に主制御装置1のブロックについて説明する。
12は信号受信回路、15は信号送出回路で、各端末装
置側のものと同様である。13はマスククロック発振器
で、基準パルス21やマルチフレームを構成するだめの
主クロツクを発生しており、その出力は、信号受信回路
12、信号送出回路15等に加えられている。14は位
相制御パルス折り返し回路で、前述したとおり各端末装
置2a〜2nから送られて来る位相制御パルス24.2
6・・・・・・・・を非同期に折り返すように構成され
ている。
第4図の波形(A)におけるフレームOの期間は端末装
置を割り当ててないので、位相制御パルス折り返し回路
14は、折り返しパルス22a、22b等にかえて基準
パルス21を送出するように成されている。そのため、
マスタークロック発振器13からの出力が与えられる。
主制御装置1には前述した位相制御パルス折り返し回路
14が付加された点が特徴であり、他は従来の構成と同
様であるので詳述は省略する。
(本発明の効果) 以上説明したように本発明は、伝ばん遅延のある伝送ケ
ーブルをもループの中に含む位相ロックループの機能が
各端末装置毎に構成されるので、従来のように各端末装
置22〜2nがプリアンプルを送出することなく、主制
御装置1はデータの受信が行なえ、またその受信タイミ
ングも変ることがないのでデータ伝送の効率が向上する
。更に、本発明によれば位相制御パルスを折り返すデー
タ受信装置をハイウェイの任意の位置へ設定することが
できるので、例えば配線形態に制約のないマ;、ルチド
ロップ方式のボタン電話装置を実現することができる。
【図面の簡単な説明】
第1図(A) 、 (B)は本発明の一実施例による端
末装置および主制御装置のブロック図、第2図、第3図
はディジタル多重化システムの一例を示すブロック図、
第4図は本発明を説明するための波形図である。

Claims (1)

    【特許請求の範囲】
  1. 送信及び受信の2対のケーブルで構成される1ハイウェ
    イによって複数の端末装置および主制御装置がマルチド
    ロップ接続されるディジタル多重化伝送システムにおい
    て、各端末装置がそれぞれ所定のフレーム周期で送信側
    ケーブルにパルスを送出し、上記各端末装置からのデー
    タを受信する上記主制御装置又は別に設けたデータ受信
    装置によって上記パルスを非同期に折り返して受信側ケ
    ーブルに送出し、各端末装置は上記折り返されたパルス
    を受信するタイミングが上記主制御装置又は別に設けた
    データ受信装置から送出される基準パルスと同じタイミ
    ングとなるように上記折り返されたパルスと基準パルス
    によって位相制御を行ない、その位相に送信クロックの
    位相を合わせるようにしたことを特徴とするディジタル
    多重化伝送システムの同期方式
JP59173516A 1984-08-21 1984-08-21 デイジタル多重化伝送システムの同期方式 Pending JPS6152043A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59173516A JPS6152043A (ja) 1984-08-21 1984-08-21 デイジタル多重化伝送システムの同期方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59173516A JPS6152043A (ja) 1984-08-21 1984-08-21 デイジタル多重化伝送システムの同期方式

Publications (1)

Publication Number Publication Date
JPS6152043A true JPS6152043A (ja) 1986-03-14

Family

ID=15961971

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59173516A Pending JPS6152043A (ja) 1984-08-21 1984-08-21 デイジタル多重化伝送システムの同期方式

Country Status (1)

Country Link
JP (1) JPS6152043A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2014230081A (ja) * 2013-05-22 2014-12-08 沖電気工業株式会社 監視制御装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS428358Y1 (ja) * 1965-03-11 1967-05-01
JPS49129138A (ja) * 1973-04-16 1974-12-11
JPS5242423U (ja) * 1975-09-19 1977-03-25
JPS5352282Y2 (ja) * 1971-09-29 1978-12-14

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS428358Y1 (ja) * 1965-03-11 1967-05-01
JPS5352282Y2 (ja) * 1971-09-29 1978-12-14
JPS49129138A (ja) * 1973-04-16 1974-12-11
JPS5242423U (ja) * 1975-09-19 1977-03-25

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2014230081A (ja) * 2013-05-22 2014-12-08 沖電気工業株式会社 監視制御装置

Similar Documents

Publication Publication Date Title
US6628679B1 (en) SERDES (serializer/deserializer) time domain multiplexing/demultiplexing technique
US5062124A (en) Network synchronization system
JP3635001B2 (ja) 同期クロックを発生させるための回路
EP0138434A2 (en) Multipoint data communications
US5550874A (en) Clock synchronizing circuit of data transmission system
JPH0220184B2 (ja)
JPH06103880B2 (ja) シリアルデータ通信装置
JPS6152043A (ja) デイジタル多重化伝送システムの同期方式
EP0817419A2 (en) Deterministic exchange of data between synchronised systems separated by a distance
JPS6172443A (ja) デイジタル多重化伝送システムの同期方式
US5825834A (en) Fast response system implementing a sampling clock for extracting stable clock information from a serial data stream with defined jitter characeristics and method therefor
WO2002039652A1 (en) An arrangement for capturing data
JP2501581B2 (ja) クロック信号同期装置
KR100328757B1 (ko) 전송시스템의 클럭신호 전환에 의한 오류방지 장치
JPH05336091A (ja) バス通信システム
JPS6151456B2 (ja)
JP3026391B2 (ja) ビット列補償回路
JPH0530068A (ja) 調歩式データ多重化方式
KR900003668B1 (ko) 시분할교환기의 클록신호 합성전송 방식
CA1310769C (en) Timing generator
JP2511551B2 (ja) 共通バス制御方式
JPH0834457B2 (ja) 同期式伝送システムの受信カウンタ位相同期回路
JPS5853807B2 (ja) クロツク折返しによる伝送方式
SU1406587A1 (ru) Многоканальное устройство дл синхронизации многомашинных комплексов
JPS60235557A (ja) ル−プ式伝送路間接続方式