JPS6134650A - 記憶装置 - Google Patents
記憶装置Info
- Publication number
- JPS6134650A JPS6134650A JP15532584A JP15532584A JPS6134650A JP S6134650 A JPS6134650 A JP S6134650A JP 15532584 A JP15532584 A JP 15532584A JP 15532584 A JP15532584 A JP 15532584A JP S6134650 A JPS6134650 A JP S6134650A
- Authority
- JP
- Japan
- Prior art keywords
- storage device
- time
- refresh operation
- read
- memory
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔発明の利用分野〕
本発明は、ランダムアクセス動作で使用さ札構成するメ
モリ素子を主としてリフレッシュ動作な必要とするダイ
ナミック形のメモリ素子(DRAM)とした記憶装置に
関する。
モリ素子を主としてリフレッシュ動作な必要とするダイ
ナミック形のメモリ素子(DRAM)とした記憶装置に
関する。
電子交換機、電子計算機等の記憶装置に使用されるメモ
リ素子は、メモリ容量、経済性などからりフレッシー動
作を必要とするダイナミック形のランダムアクセスメモ
リ(以下DRAMと称す)素子が多い。記憶装置には、
各システムを動作させるためのオペレーティングソフト
(O8)や、各種のデータが格納されており、記憶装置
の内容により各システムは動作する。通常のランダムア
クセス形の記憶装置では、電源断時に情報の不揮発性は
保証されないため、電源電圧低下または電源断等の異常
障害が発生すると、システムは停止し、システムダウン
となる。
リ素子は、メモリ容量、経済性などからりフレッシー動
作を必要とするダイナミック形のランダムアクセスメモ
リ(以下DRAMと称す)素子が多い。記憶装置には、
各システムを動作させるためのオペレーティングソフト
(O8)や、各種のデータが格納されており、記憶装置
の内容により各システムは動作する。通常のランダムア
クセス形の記憶装置では、電源断時に情報の不揮発性は
保証されないため、電源電圧低下または電源断等の異常
障害が発生すると、システムは停止し、システムダウン
となる。
このような状態の場合、記憶装置に対する初期データを
ディスク装置やMT装置など他の記憶装置から書込み、
システムを立上げる必要があるが、他の記憶装置から初
期データを読出し、システムの記憶装置に書込むために
はプログラム(以下、初期設定用プログラムと称す)が
必要で、この初期設定用プログラムの設定は人間が行な
うため、設定ミス等が多くシステムの立上げた時間がか
かることが多い。
ディスク装置やMT装置など他の記憶装置から書込み、
システムを立上げる必要があるが、他の記憶装置から初
期データを読出し、システムの記憶装置に書込むために
はプログラム(以下、初期設定用プログラムと称す)が
必要で、この初期設定用プログラムの設定は人間が行な
うため、設定ミス等が多くシステムの立上げた時間がか
かることが多い。
情報通信が発達した現代においては、各種σ)システム
がダウンし、ダウン時間が長時間となることは影響が太
きい。
がダウンし、ダウン時間が長時間となることは影響が太
きい。
本発明の目的は、各種のシステムがダウンした場合、シ
ステムの立上げを簡単に行なうことが出来る記憶装置を
提供することにある。
ステムの立上げを簡単に行なうことが出来る記憶装置を
提供することにある。
本発明は、リフレッシュ動作を必要とするダイナミック
形のメモリ素子を主として使用した記憶装置に2いて、
記憶装置の一部をリフレッシュ動作を必要としないスタ
チック形のメモリ素子とし、スタチック形のメモリ素子
で構成した部分のメモリ容量と同等以下の読出し専用の
記憶部(以下ROMと称f )を持ち、ダイナミック形
のメモリ素子に対するリフレッシュ動作時に読出し専用
の記憶装置の内容をスタチック形のメモリ素子に書込む
ことが出来るようにしたことを特徴とするものである。
形のメモリ素子を主として使用した記憶装置に2いて、
記憶装置の一部をリフレッシュ動作を必要としないスタ
チック形のメモリ素子とし、スタチック形のメモリ素子
で構成した部分のメモリ容量と同等以下の読出し専用の
記憶部(以下ROMと称f )を持ち、ダイナミック形
のメモリ素子に対するリフレッシュ動作時に読出し専用
の記憶装置の内容をスタチック形のメモリ素子に書込む
ことが出来るようにしたことを特徴とするものである。
第1図に本発明による記憶装置の一実施例を示す。
1は記憶装置の在な部分をしめるDl’tAM、 2は
記憶装置の一部であるSRAM、3はデータアドレス変
換回路、4はROM、5はリフレッシュ動作検出回路で
ある。正常時には中央処理装置(CPU)からデータア
ドレスと制御信号が記憶装置に送られ、リード、ライト
動作が行われる。
記憶装置の一部であるSRAM、3はデータアドレス変
換回路、4はROM、5はリフレッシュ動作検出回路で
ある。正常時には中央処理装置(CPU)からデータア
ドレスと制御信号が記憶装置に送られ、リード、ライト
動作が行われる。
電源障害等が発生した場合、障害回復後ROM続出信号
を記憶装ftK送出することによりJOM ゛
の内容をSRAMに書込む。書込みはDRAMに対する
リフレッシュ動作時に行なうことにより。
を記憶装ftK送出することによりJOM ゛
の内容をSRAMに書込む。書込みはDRAMに対する
リフレッシュ動作時に行なうことにより。
ROMおよびSRAMに対するデータアドレスはりフレ
ッシュアドレスを使用することが出来、データアドレス
に対する制御が簡単になる。
ッシュアドレスを使用することが出来、データアドレス
に対する制御が簡単になる。
また、リフレッシュサイクル(16に〜64にビットの
DRAMでは128アドレスに対するリフレッシュ動作
は通常のDRAMでは数msのため、短時間で自動的に
ROMの内容がSRAMに書込ま汰初期設定用プログラ
ムの起動が可能となる。
DRAMでは128アドレスに対するリフレッシュ動作
は通常のDRAMでは数msのため、短時間で自動的に
ROMの内容がSRAMに書込ま汰初期設定用プログラ
ムの起動が可能となる。
以上述べた如く、本発明によれば初期設定用プログラム
を簡単に、かつ短時間で記憶装置に書込むことが出来る
ため、障害等が発生した場合のシステムダウン時間を短
時間にすることが出来る。
を簡単に、かつ短時間で記憶装置に書込むことが出来る
ため、障害等が発生した場合のシステムダウン時間を短
時間にすることが出来る。
第1図は本発明の一実施例の記憶装置のブロック図であ
る。 1・・・・・・ダイナミック形のメモリ素子。 2・・・・・・スタチック形のメモリ素子。 6・・・・・・データアドレス変換回路。 4・・・・・・読出し専用のメモリ。
る。 1・・・・・・ダイナミック形のメモリ素子。 2・・・・・・スタチック形のメモリ素子。 6・・・・・・データアドレス変換回路。 4・・・・・・読出し専用のメモリ。
Claims (1)
- (1)リフレッシュ動作を必要とするダイナミック形の
メモリ素子を主として使用した記憶装置において、記憶
装置の一部をリフレッシュ動作を必要としないスタチッ
ク形のメモリ素子とし、スタチック形のメモリ素子で構
成した部分のメモリ容量と同等以下の読出し専用の記憶
部を持ち、ダイナミック形のメモリ素子に対するリフレ
ッシュ動作時に読出し専用の記憶装置の内容をスタチッ
ク形のメモリ素子に書込むことが出来るようにしたこと
を特徴とする記憶装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP15532584A JPS6134650A (ja) | 1984-07-27 | 1984-07-27 | 記憶装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP15532584A JPS6134650A (ja) | 1984-07-27 | 1984-07-27 | 記憶装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6134650A true JPS6134650A (ja) | 1986-02-18 |
Family
ID=15603420
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP15532584A Pending JPS6134650A (ja) | 1984-07-27 | 1984-07-27 | 記憶装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6134650A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06106890A (ja) * | 1992-09-27 | 1994-04-19 | Kudou Shoji:Yugen | 飲食店用注文票の受付整理装置 |
-
1984
- 1984-07-27 JP JP15532584A patent/JPS6134650A/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06106890A (ja) * | 1992-09-27 | 1994-04-19 | Kudou Shoji:Yugen | 飲食店用注文票の受付整理装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS6134650A (ja) | 記憶装置 | |
JP3350198B2 (ja) | バックアップ機能付き記憶システム | |
JPH0778231A (ja) | メモリカード | |
JPS623520B2 (ja) | ||
JPS6024492B2 (ja) | メモリシステム | |
JPH0525154B2 (ja) | ||
JPS62286143A (ja) | 半導体記憶装置 | |
JP2809752B2 (ja) | メモリアクセス回路 | |
JPH04296954A (ja) | メモリシステム | |
JP2567839B2 (ja) | 半導体記憶装置 | |
JPH0765586A (ja) | Eepromアクセス方式 | |
JPS5918792B2 (ja) | リフレツシユ読取り書込み制御方式 | |
JPH04118705A (ja) | プログラマブルコントローラ | |
JPS60196865A (ja) | バツクアツプメモリ回路 | |
JPH0214741B2 (ja) | ||
JPS6398052A (ja) | 記憶装置 | |
JPH0341538A (ja) | 主記憶装置 | |
KR890015139A (ko) | 컴퓨터의 의사(pseudo) 디스크램 시스탬 | |
JPS62154286A (ja) | 書き替え可能メモリに対するライト・アクセス方式 | |
JPH01287761A (ja) | 半導体記憶装置 | |
JPS60150287A (ja) | デ−タ書込み方式 | |
JPS61276044A (ja) | メモリ装置 | |
JPH04128939A (ja) | マイクロコンピュータ | |
JPH02187843A (ja) | データ保持型メモリ装置 | |
JPH05150917A (ja) | プリンタ装置の制御方法 |