JPS6128289A - 再生映像信号の時間軸補正装置 - Google Patents
再生映像信号の時間軸補正装置Info
- Publication number
- JPS6128289A JPS6128289A JP14761084A JP14761084A JPS6128289A JP S6128289 A JPS6128289 A JP S6128289A JP 14761084 A JP14761084 A JP 14761084A JP 14761084 A JP14761084 A JP 14761084A JP S6128289 A JPS6128289 A JP S6128289A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- clock
- low
- color signal
- frequency
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N9/00—Details of colour television systems
- H04N9/79—Processing of colour television signals in connection with recording
- H04N9/87—Regeneration of colour television signals
- H04N9/89—Time-base error compensation
- H04N9/896—Time-base error compensation using a digital memory with independent write-in and read-out clock generators
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Signal Processing Not Specific To The Method Of Recording And Reproducing (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔発明の技術分野〕
本発明は、色信号を低域に周波数変換して記録する家庭
用ビデオテープレコーダ(VTR)に好適な再生映像信
号の時間軸補正装置に関する。
用ビデオテープレコーダ(VTR)に好適な再生映像信
号の時間軸補正装置に関する。
従来、家庭用VTRでは、低価格化実現のために、再生
映像信号の時間軸変動を電気的に補正する装置を備えた
例はない。しかし、再生映像信号の時間軸変動補正装置
として工業11−1の3/4インチVTRに用いられる
ものが比較的近い例として実用化されている。
映像信号の時間軸変動を電気的に補正する装置を備えた
例はない。しかし、再生映像信号の時間軸変動補正装置
として工業11−1の3/4インチVTRに用いられる
ものが比較的近い例として実用化されている。
第2図は3/4インチVTR14)の時間軸補正装置の
一例企示したブロック図でるる(TV学会誌第35巻第
6号、1981参照)。再・′tへラド1りこより再生
された再生信号は、プリアンプ2Gこよって増幅された
後、バイパスフィルタ(HPF) 3、Miff信号復
調回路(FM DEMOD)4によって復調揮度信号と
なり、これが加昇器5に出力1れる。捷た同時に、プリ
アンプ2をIHた再生信号はローパスフィルタ(LPF
)6により低域変換色信号成分が抜@取られ、この色信
号成分は乗算器7、バンド ′バスフィルタ(BPF
)8、パーストゲート回路9、位相比4i!2回路lO
101688KH醒圧制御発振器(VCO)11、乗算
器12によって構成されるループにより、3.58MH
zの色信号に変換ざ捗、これが加′N−器5に人力され
る。なお、乗算器] 2、Gr相比較回路10&こけ水
平同期信号から作られる3、58MHzの基準信号が供
給されている。加算器5により、復調揮度信号と3.5
8 MHzの色信号とが加算されて作成される再生映像
信号1oOは、アナログデジタル変換器(ADC) 1
3によってデジタル信号に変換される。一方、再生映像
信号100は書き込みクロック発生回路(WCG)14
に入力され、この書き込みクロック発生回路14は再生
映像信号100に基づいて書き込みクロックを発生し、
これをメモリ15に出力する。このため、アナログデジ
タル変換器13が出力するデジタル信号は上記書き込み
クロックによってメモリ15に書き込まれる。また、再
生映像信号100は同期信号分離回路16に入力され、
ここで水平同期信号が分離される。この水平同期信号は
周波数逓倍器17によって周波数逓倍され、3.58M
Hzの基準信号となって、前述した如く位相比較回路1
0、乗算器12に供給されている。読み出しクロック発
生回路(RCG) 18は同期信号発生回路(SG)1
9からの同期信号に基づいて一定の読み出しりロックを
発生し、この読み出しタロツクをメモリ15に出力する
。、従って、メモリ15に書き込まれた上記デジタル信
号はこの読み出しクロックに基づいて時間軸変動なしに
読み出され、更にデジタルアナログ変換器(DAC)2
0によってアナログ再生映像信号に変換されて出力され
る。なお、図中破線で囲んだ部分が時間軸補正装置(T
BC)部分である。
一例企示したブロック図でるる(TV学会誌第35巻第
6号、1981参照)。再・′tへラド1りこより再生
された再生信号は、プリアンプ2Gこよって増幅された
後、バイパスフィルタ(HPF) 3、Miff信号復
調回路(FM DEMOD)4によって復調揮度信号と
なり、これが加昇器5に出力1れる。捷た同時に、プリ
アンプ2をIHた再生信号はローパスフィルタ(LPF
)6により低域変換色信号成分が抜@取られ、この色信
号成分は乗算器7、バンド ′バスフィルタ(BPF
)8、パーストゲート回路9、位相比4i!2回路lO
101688KH醒圧制御発振器(VCO)11、乗算
器12によって構成されるループにより、3.58MH
zの色信号に変換ざ捗、これが加′N−器5に人力され
る。なお、乗算器] 2、Gr相比較回路10&こけ水
平同期信号から作られる3、58MHzの基準信号が供
給されている。加算器5により、復調揮度信号と3.5
8 MHzの色信号とが加算されて作成される再生映像
信号1oOは、アナログデジタル変換器(ADC) 1
3によってデジタル信号に変換される。一方、再生映像
信号100は書き込みクロック発生回路(WCG)14
に入力され、この書き込みクロック発生回路14は再生
映像信号100に基づいて書き込みクロックを発生し、
これをメモリ15に出力する。このため、アナログデジ
タル変換器13が出力するデジタル信号は上記書き込み
クロックによってメモリ15に書き込まれる。また、再
生映像信号100は同期信号分離回路16に入力され、
ここで水平同期信号が分離される。この水平同期信号は
周波数逓倍器17によって周波数逓倍され、3.58M
Hzの基準信号となって、前述した如く位相比較回路1
0、乗算器12に供給されている。読み出しクロック発
生回路(RCG) 18は同期信号発生回路(SG)1
9からの同期信号に基づいて一定の読み出しりロックを
発生し、この読み出しタロツクをメモリ15に出力する
。、従って、メモリ15に書き込まれた上記デジタル信
号はこの読み出しクロックに基づいて時間軸変動なしに
読み出され、更にデジタルアナログ変換器(DAC)2
0によってアナログ再生映像信号に変換されて出力され
る。なお、図中破線で囲んだ部分が時間軸補正装置(T
BC)部分である。
上記のよりなTBCは工業用を目的としているため、複
雑且つ高価であり、低価格を旨とする家庭用VTRに搭
載するには不適当である。また、家庭用VTRではフィ
ールド毎にアジマスを変えて高密度記録をして・bるた
め、隣接トラックからのクロストークが特に色信号帯域
で発生し、−上記のようなTBCをそのまま用いても十
分な補正精度が期待できないと共に、くシ形フィルタを
構成することができないため家庭用VTRに搭載して実
用化することができない。
雑且つ高価であり、低価格を旨とする家庭用VTRに搭
載するには不適当である。また、家庭用VTRではフィ
ールド毎にアジマスを変えて高密度記録をして・bるた
め、隣接トラックからのクロストークが特に色信号帯域
で発生し、−上記のようなTBCをそのまま用いても十
分な補正精度が期待できないと共に、くシ形フィルタを
構成することができないため家庭用VTRに搭載して実
用化することができない。
4一
本発明の目的は、上記の欠点に鑑み、アジマス記録方式
を採る色信号成分のクロストークが多い家庭用ビデオテ
ープレコーダに搭載して十分な性能を発揮することがで
き、且つ低価格な再生映像信号の時間軸補正装置を提供
することにある。
を採る色信号成分のクロストークが多い家庭用ビデオテ
ープレコーダに搭載して十分な性能を発揮することがで
き、且つ低価格な再生映像信号の時間軸補正装置を提供
することにある。
本発明は、再生映像記号から分離した揮度信号と低域変
換色信号をそれぞれ独立に2つのメモリに記憶させ、こ
れら信号の書き込み用クロックとして、前記低域変換色
信号を周波数変換して得た信号のバースト部と前記クロ
ックとの位相差によって前記揮度信号の水平同期信号か
ら作られたクロックの位相を、変調したクロックを用い
、更に、前記メモリから読み出した低域変換色信号を周
波数変換して規定の搬送色信号に戻した後、これをくし
形フィルタに通して隣接トラックからのクロストーク分
を除き、これを前記メモリから読み出−した揮度信号に
合成して時間軸補正された再生映像信号を得る構成とす
ることGこより、上記目的を達成するものである。
換色信号をそれぞれ独立に2つのメモリに記憶させ、こ
れら信号の書き込み用クロックとして、前記低域変換色
信号を周波数変換して得た信号のバースト部と前記クロ
ックとの位相差によって前記揮度信号の水平同期信号か
ら作られたクロックの位相を、変調したクロックを用い
、更に、前記メモリから読み出した低域変換色信号を周
波数変換して規定の搬送色信号に戻した後、これをくし
形フィルタに通して隣接トラックからのクロストーク分
を除き、これを前記メモリから読み出−した揮度信号に
合成して時間軸補正された再生映像信号を得る構成とす
ることGこより、上記目的を達成するものである。
以下、本発明の一実施例を図面を参照しつつ説明する。
第1図は本発明の再生映像信号の時間軸補正装置の一実
施例を示したう゛ロワ2図である。
施例を示したう゛ロワ2図である。
再生ヘッド21が出力する再生信号はプリアンプ22に
よって増幅された後、バイパスフィルタ(HPF)23
及びローパスフィルタ(LPF) 24に入力される。
よって増幅された後、バイパスフィルタ(HPF)23
及びローパスフィルタ(LPF) 24に入力される。
バイパスフィルタ23から出力される揮度信号成分は揮
度信号復調回路(FM DEMOD)25に入力される
。この復調回路25にて復調された復調揮度信号は同期
信号分離回路26及びアナログデジタル変換器(ADC
)27に人力される。
度信号復調回路(FM DEMOD)25に入力される
。この復調回路25にて復調された復調揮度信号は同期
信号分離回路26及びアナログデジタル変換器(ADC
)27に人力される。
同期信号分離回路26では、復調揮度信号から水平同期
信号が分離され、この水平同期信号はクロックフェイズ
ロックドループ回路(CPLL)28に入力される。こ
のクロックPLL回路28は入力された水平同期信号に
基づいてクロックを発・セし、このクロックを位相変調
回路29及び位相比較回路30に出力する。
信号が分離され、この水平同期信号はクロックフェイズ
ロックドループ回路(CPLL)28に入力される。こ
のクロックPLL回路28は入力された水平同期信号に
基づいてクロックを発・セし、このクロックを位相変調
回路29及び位相比較回路30に出力する。
一方、ローパスフィルタ24から出力される色信号成分
はアナログデジタル変換器(ADC)31と乗算器32
に入力てれる。この乗算器32には、電圧制御発振器(
VCO)33が出力する4、 27 MHzの1g号が
入力されて39、ここで、688KHzの色信号が3.
58■hの色信号に変換され、これがバーストくし形フ
ィルタ34に出力される。この3.58MHzの色信号
はバーストくシ形フィルタ34にてノイズ成分が除法さ
れた後、位相比較回路30に入力嘔れ、ここでクロック
PLL回路28から出力さnるクロックとの位相が比較
され、その位相差出力が位相変調回路29と、フィルタ
35を通して電圧制御発振器33C出力さ几る。
はアナログデジタル変換器(ADC)31と乗算器32
に入力てれる。この乗算器32には、電圧制御発振器(
VCO)33が出力する4、 27 MHzの1g号が
入力されて39、ここで、688KHzの色信号が3.
58■hの色信号に変換され、これがバーストくし形フ
ィルタ34に出力される。この3.58MHzの色信号
はバーストくシ形フィルタ34にてノイズ成分が除法さ
れた後、位相比較回路30に入力嘔れ、ここでクロック
PLL回路28から出力さnるクロックとの位相が比較
され、その位相差出力が位相変調回路29と、フィルタ
35を通して電圧制御発振器33C出力さ几る。
位相変調回路29は位相比較回路30から出力される出
力Gこ基づいてクロックPLL回路28から出力される
クロックを位相変調し、この位相変調したクロックをメ
七り36とメモリ37に出力する。アナログデジタル変
換回路27から出力嘔れるデジタル揮度信号は、上記位
相変調さnたタロツクに従ってメモリ36に畜き込1n
る。同様に、アナログデジタル変換回路31から出力さ
れるデ7一 ジタル低域変換色信号も上記位相変調されたクロックに
従ってメモリ37Gこ簀き込まれる。メモリ36.37
にはクロ、クジエネレータ(CG)38が出力する読み
田し用のクロックが入力さn、このクロックによってメ
モリ36内のデジタル揮度信号が一足タイミングで読み
出され、デジタルアナログ変換器(DAC) 39に送
出される。同様にメモリ37では、タロツクジェネレー
タ38がらの読与出し用のクロックに従ってデジタル低
域変換色信号が読み出され、と扛がデジタルアナログ変
換器(DA(J40C入力さnる。デジタルアナログ変
換器39が出力するアナログ復調揮度信号は加算器41
に入力される。デジタルアナログ変換器40が閉力する
アナログ低域変換色信号は乗算器42に入力きれ、ここ
でクロックジェネレータ38が出力する基準信号と乗算
されて3.58 MHzO色信号に71換される。この
3.58 MHzの色信号は、バントパスフィルタ(B
PF)43を通っテくシ形フィルタ44に人力される。
力Gこ基づいてクロックPLL回路28から出力される
クロックを位相変調し、この位相変調したクロックをメ
七り36とメモリ37に出力する。アナログデジタル変
換回路27から出力嘔れるデジタル揮度信号は、上記位
相変調さnたタロツクに従ってメモリ36に畜き込1n
る。同様に、アナログデジタル変換回路31から出力さ
れるデ7一 ジタル低域変換色信号も上記位相変調されたクロックに
従ってメモリ37Gこ簀き込まれる。メモリ36.37
にはクロ、クジエネレータ(CG)38が出力する読み
田し用のクロックが入力さn、このクロックによってメ
モリ36内のデジタル揮度信号が一足タイミングで読み
出され、デジタルアナログ変換器(DAC) 39に送
出される。同様にメモリ37では、タロツクジェネレー
タ38がらの読与出し用のクロックに従ってデジタル低
域変換色信号が読み出され、と扛がデジタルアナログ変
換器(DA(J40C入力さnる。デジタルアナログ変
換器39が出力するアナログ復調揮度信号は加算器41
に入力される。デジタルアナログ変換器40が閉力する
アナログ低域変換色信号は乗算器42に入力きれ、ここ
でクロックジェネレータ38が出力する基準信号と乗算
されて3.58 MHzO色信号に71換される。この
3.58 MHzの色信号は、バントパスフィルタ(B
PF)43を通っテくシ形フィルタ44に人力される。
3.58 MHzの色信号はこのくし形フィルタでクロ
スドータ成分が除去されて、加算器41に入力される。
スドータ成分が除去されて、加算器41に入力される。
加算器41では復調揮度信号と3.58MHzの色信号
とが加算されて時間軸変動のない再生映像信号となり、
これが出力される。
とが加算されて時間軸変動のない再生映像信号となり、
これが出力される。
次に、本実施例の動作についてさらに詳細に説明する。
復調器25&こて復調された復調揮度信号の周波数帯域
は4 MHzなので、アナログデジタル変換器27&こ
おけるサンプリング周波数は約10MHzとなり、ここ
で量子化された復調揮度信号だけがメモリ36に一旦記
憶される。一方、ローパスフィルタ24により選択出力
される低域変換色信号の周波数帯域は1.5MHz程度
なので、アナログデジタル変換器31におけるサンプリ
ング周波数は3〜4 M′Hzとなり、ここで量子化(
量子化ビットは6〜7ビツトあればよい)された低域変
換色信号のみがメモリ37に一旦記憶される。この際、
メモリ36.37の書き込み用のタロ、りは、水平同期
信号に基づいてクロックPLL回路28で作ったクロッ
ク信号でも、かなりの所までは応答するが、逓倍数が多
くまたS/Nの点からどうしても残留ジッタが残るため
、これを位相変調回路29にて位相変調したクロックが
用いられている。即ち、ローパスフィルタ24から出力
される低域変換色信号は必ずしも揮度信号復調回路25
から出力される復調揮度信号と位相ロックしていない。
は4 MHzなので、アナログデジタル変換器27&こ
おけるサンプリング周波数は約10MHzとなり、ここ
で量子化された復調揮度信号だけがメモリ36に一旦記
憶される。一方、ローパスフィルタ24により選択出力
される低域変換色信号の周波数帯域は1.5MHz程度
なので、アナログデジタル変換器31におけるサンプリ
ング周波数は3〜4 M′Hzとなり、ここで量子化(
量子化ビットは6〜7ビツトあればよい)された低域変
換色信号のみがメモリ37に一旦記憶される。この際、
メモリ36.37の書き込み用のタロ、りは、水平同期
信号に基づいてクロックPLL回路28で作ったクロッ
ク信号でも、かなりの所までは応答するが、逓倍数が多
くまたS/Nの点からどうしても残留ジッタが残るため
、これを位相変調回路29にて位相変調したクロックが
用いられている。即ち、ローパスフィルタ24から出力
される低域変換色信号は必ずしも揮度信号復調回路25
から出力される復調揮度信号と位相ロックしていない。
このため、この低域変換色信号は乗算器32、バースト
くシ形フィルタ34、位相比較回路30、フィルタ35
、電圧制御発振器33のループで構成される回路にて一
度3.58 MHzの色信号に変換して、この3.58
MHzの色信号を、クロックPLL回路28から送ら
れてくるクロックを入力する位相比較回路30にて位相
ロックをかける。これにより、位相比較回路30にて低
域カラー変換信号と復調揮度信号の時間誤差を検出し、
これを位相比較回路30から位相変調回路29に送り、
クロックPLL回路28から出力されるクロックの位相
を変調し、これを書き込み用のクロックに用いている。
くシ形フィルタ34、位相比較回路30、フィルタ35
、電圧制御発振器33のループで構成される回路にて一
度3.58 MHzの色信号に変換して、この3.58
MHzの色信号を、クロックPLL回路28から送ら
れてくるクロックを入力する位相比較回路30にて位相
ロックをかける。これにより、位相比較回路30にて低
域カラー変換信号と復調揮度信号の時間誤差を検出し、
これを位相比較回路30から位相変調回路29に送り、
クロックPLL回路28から出力されるクロックの位相
を変調し、これを書き込み用のクロックに用いている。
このため、メモリ36とメモリ37にそれぞれ別々に書
き込まれる復調揮度信号と低域変換カラー信号の書き込
みが円滑に行なわれる。なお、電圧制御発振器33は狭
帯域で十分安定な水晶発振器等が用いられる。
き込まれる復調揮度信号と低域変換カラー信号の書き込
みが円滑に行なわれる。なお、電圧制御発振器33は狭
帯域で十分安定な水晶発振器等が用いられる。
カラーバーストには家庭用のVTRでは隣接トラックか
らのクロストーク防害がおる。しかし、隣接トラックか
らのタロストークは1/2fH(水平同期周波数)のオ
フセットがかかっているため、位相検波出力のエラー信
号の中でのタロストーク成分は高い周波数帯域の所にエ
ネルギーが分布する。このため、上記実施例ではバース
トくシ形フィルタ34を入tL口ことQこよシ上記クロ
ストーク成分を取り除いている。この例ではくし形フィ
ルタを入れであるが、これはローパスフィルタでも良く
、また必ずしもここに入れなくても良い。この場合は、
位相比較回路30の出力側に直流〜1/2f■のくし形
又はローパスフィルタを入れて代用することもできる。
らのクロストーク防害がおる。しかし、隣接トラックか
らのタロストークは1/2fH(水平同期周波数)のオ
フセットがかかっているため、位相検波出力のエラー信
号の中でのタロストーク成分は高い周波数帯域の所にエ
ネルギーが分布する。このため、上記実施例ではバース
トくシ形フィルタ34を入tL口ことQこよシ上記クロ
ストーク成分を取り除いている。この例ではくし形フィ
ルタを入れであるが、これはローパスフィルタでも良く
、また必ずしもここに入れなくても良い。この場合は、
位相比較回路30の出力側に直流〜1/2f■のくし形
又はローパスフィルタを入れて代用することもできる。
以上のような構成により、再生信号と同じ変動を持つ書
き込み用クロック信号でメモリ36.37の特定位置に
復調揮度信号と低域変換色信号を別々に書き込んでいる
。クロックジェネレータ3Bから出力される読出し用の
クロツタは時間変動がなく、このクロックによジメモリ
36.37から復調揮度信号、低域変換色信号がそれぞ
れ読み出され、デジタルアナログ変換器39.40にて
アナログ信号(こ変換される。従って、このアナログ復
調揮度信号とアナログ低域変換色信号の時間軸は一定で
、時間軸変動が補正されている。デジタルアナログ変換
器40から出力された低域変換色信号は乗算器42、バ
ンドパスフィルタ43により3.58 MHzの色信号
に変換さし、更にくし形フィルタ44を通って隣接トラ
ックからのクロストーク成分が除かれている。加算回路
41では、デジタルアナログ変換器39から出力される
復調揮度信号とくし形フィルタ44から出力される3、
58 MHzの色信号が加算され、両者を複合したジ
、りのない映像信号が加算回路41から出力される。
き込み用クロック信号でメモリ36.37の特定位置に
復調揮度信号と低域変換色信号を別々に書き込んでいる
。クロックジェネレータ3Bから出力される読出し用の
クロツタは時間変動がなく、このクロックによジメモリ
36.37から復調揮度信号、低域変換色信号がそれぞ
れ読み出され、デジタルアナログ変換器39.40にて
アナログ信号(こ変換される。従って、このアナログ復
調揮度信号とアナログ低域変換色信号の時間軸は一定で
、時間軸変動が補正されている。デジタルアナログ変換
器40から出力された低域変換色信号は乗算器42、バ
ンドパスフィルタ43により3.58 MHzの色信号
に変換さし、更にくし形フィルタ44を通って隣接トラ
ックからのクロストーク成分が除かれている。加算回路
41では、デジタルアナログ変換器39から出力される
復調揮度信号とくし形フィルタ44から出力される3、
58 MHzの色信号が加算され、両者を複合したジ
、りのない映像信号が加算回路41から出力される。
本実施例によれば、復調揮度信号と低域変換色信号をメ
モリ゛容量を増大させることなく、別々のメモリ36.
37に?き込むようにしたことにより、回路を簡単化し
てコストを低減させることができる。また、メモリ36
.37に上記両信号を書き込む際に、分離された色信号
と揮度信号のタイミングエラーを位相比較回路30にて
検出し、このエラー信号によって、揮度信号成分から作
られたクロックを位相変調回路29にて位相変調し、こ
の位相変調されたクロックが書き込み用クロ。
モリ゛容量を増大させることなく、別々のメモリ36.
37に?き込むようにしたことにより、回路を簡単化し
てコストを低減させることができる。また、メモリ36
.37に上記両信号を書き込む際に、分離された色信号
と揮度信号のタイミングエラーを位相比較回路30にて
検出し、このエラー信号によって、揮度信号成分から作
られたクロックを位相変調回路29にて位相変調し、こ
の位相変調されたクロックが書き込み用クロ。
夕として用いられると共に、くシ形フィルタ44によっ
て隣接トラックからのクロストークを除いているため、
アジマス記録方式の家庭用ビデオテープレコーダに用い
ても十分な精度で時間軸補正を行なうことができ、大幅
な画質の向上を図ることができる。
て隣接トラックからのクロストークを除いているため、
アジマス記録方式の家庭用ビデオテープレコーダに用い
ても十分な精度で時間軸補正を行なうことができ、大幅
な画質の向上を図ることができる。
以上記述した如く、本発明の映像信号の時間軸補正装置
台こよれば、揮度信号と低域変換色信号をそれぞれ別々
に記憶する2つのメモリを用い、書き込み用クロックと
して揮度信号成分から得られた水平同期信号に基づいて
作成されたクロックの位相を、前記低域変換色信号を周
波数変換し走搬送色信号と揮度信号のタイミングエラー
によって変調し、この位相変調クロックを用いて前記2
つのメモリへの書き込みタイミングを制御し、更にメモ
リから読み出した色信号を周波数変換して規定の周波数
の色信号に戻した後、こjLをくし形フィルタに通して
隣接トラックからの妨害成分を除去することしこより、
アジマス記録方式を採る色信号成分のタロストークが多
い家庭用ビテオテープレコーダに搭載して十分な性能を
発輝し得る効果があり、且つ装置を低価格とし得る効果
がるる。
台こよれば、揮度信号と低域変換色信号をそれぞれ別々
に記憶する2つのメモリを用い、書き込み用クロックと
して揮度信号成分から得られた水平同期信号に基づいて
作成されたクロックの位相を、前記低域変換色信号を周
波数変換し走搬送色信号と揮度信号のタイミングエラー
によって変調し、この位相変調クロックを用いて前記2
つのメモリへの書き込みタイミングを制御し、更にメモ
リから読み出した色信号を周波数変換して規定の周波数
の色信号に戻した後、こjLをくし形フィルタに通して
隣接トラックからの妨害成分を除去することしこより、
アジマス記録方式を採る色信号成分のタロストークが多
い家庭用ビテオテープレコーダに搭載して十分な性能を
発輝し得る効果があり、且つ装置を低価格とし得る効果
がるる。
第1図は本発明の映像信号の時間軸補正装置の一実施例
を示したブロック図、第2図は従来の工業用ビデオデー
ブVコーダに搭載される映像信号の時間軸補正装置の一
例を示したブロック図でおる。 21・・・再生へラド 25・・・揮度信号復調回路2
6・・・同期信号分離回路 27.31・・・アナログ
デジタル変換器 28・・・クロックフェイズロックド
ループ 29・・・位相変調回路 30・・・位相比較
回路 32.42・・・乗算器 33・−・電圧制御発
振器 34・・・バーストくシ形フィルタ36.37・
・・メモリ 38・・・クロックジェネレータ 39.
40・・・デジタルアナログ変換器44・・・くし形フ
ィルタ
を示したブロック図、第2図は従来の工業用ビデオデー
ブVコーダに搭載される映像信号の時間軸補正装置の一
例を示したブロック図でおる。 21・・・再生へラド 25・・・揮度信号復調回路2
6・・・同期信号分離回路 27.31・・・アナログ
デジタル変換器 28・・・クロックフェイズロックド
ループ 29・・・位相変調回路 30・・・位相比較
回路 32.42・・・乗算器 33・−・電圧制御発
振器 34・・・バーストくシ形フィルタ36.37・
・・メモリ 38・・・クロックジェネレータ 39.
40・・・デジタルアナログ変換器44・・・くし形フ
ィルタ
Claims (1)
- 揮度信号は周波数変調し、色信号は低域変換して直接記
録するビデオテープレコーダにおける再生映像信号の時
間軸補正装置において、再生映像信号から分離した輝度
信号と低域変換色信号とがそれぞれ独立に書き込まれる
第1、第2のメモリと、前記第1、第2のメモリに信号
を書き込むためのクロックを前記輝度信号の水平同期信
号から作成する書き込み用クロック作成手段と、前記低
域変換色信号を周波数変換して得た信号のバースト部と
前記書き込み用クロックの位相差を検出する位相差検出
手段と、この位相差検出手段の検出信号によって前記書
き込み用クロックを位相変調して位相変調書き込み用ク
ロックを発生する位相変調手段と、時間軸変動を伴なわ
ない一定の読み出し用クロックを発生する読み出し用ク
ロック発生手段と、前記位相変調書き込み用クロックに
従って前記輝度信号を第1のメモリに、前記低域変換色
信号を第2のメモリに書き込む信号書き込み手段と、前
記読み出しクロックに従って第1のメモリから輝度信号
を、第2のメモリから低域変換色信号を読み出す信号読
み出し手段と、第2のメモリから読み出した低域変換色
信号を搬送色信号に周波数変換する色信号周波数変換手
段と、この搬送色信号のクロストーク分を除くくし形フ
ィルタと、第1のメモリから読み出された前記輝度信号
にくし形フィルタより出力される前記搬送色信号を合成
して再生映像信号とする映像信号合成手段とを具備して
成ることを特徴とする再生映像信号の時間軸補正装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP14761084A JPS6128289A (ja) | 1984-07-18 | 1984-07-18 | 再生映像信号の時間軸補正装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP14761084A JPS6128289A (ja) | 1984-07-18 | 1984-07-18 | 再生映像信号の時間軸補正装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6128289A true JPS6128289A (ja) | 1986-02-07 |
Family
ID=15434216
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP14761084A Pending JPS6128289A (ja) | 1984-07-18 | 1984-07-18 | 再生映像信号の時間軸補正装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6128289A (ja) |
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS623591A (ja) * | 1985-06-28 | 1987-01-09 | Matsushita Electric Ind Co Ltd | カラ−映像信号再生装置 |
JPS623592A (ja) * | 1985-06-28 | 1987-01-09 | Matsushita Electric Ind Co Ltd | カラ−映像信号再生装置 |
JPS623590A (ja) * | 1985-06-28 | 1987-01-09 | Matsushita Electric Ind Co Ltd | カラ−映像信号再生装置 |
JPS623593A (ja) * | 1985-06-28 | 1987-01-09 | Matsushita Electric Ind Co Ltd | カラ−映像信号再生装置 |
JPS63217790A (ja) * | 1987-03-06 | 1988-09-09 | Hitachi Ltd | ビデオ信号記録再生装置 |
EP0292108A2 (en) * | 1987-04-10 | 1988-11-23 | Sony Corporation | Time base correctors for image signals |
EP0432668A2 (en) * | 1989-12-15 | 1991-06-19 | Sony Corporation | Video signal processing apparatus and method for time base compensation |
-
1984
- 1984-07-18 JP JP14761084A patent/JPS6128289A/ja active Pending
Cited By (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS623591A (ja) * | 1985-06-28 | 1987-01-09 | Matsushita Electric Ind Co Ltd | カラ−映像信号再生装置 |
JPS623592A (ja) * | 1985-06-28 | 1987-01-09 | Matsushita Electric Ind Co Ltd | カラ−映像信号再生装置 |
JPS623590A (ja) * | 1985-06-28 | 1987-01-09 | Matsushita Electric Ind Co Ltd | カラ−映像信号再生装置 |
JPS623593A (ja) * | 1985-06-28 | 1987-01-09 | Matsushita Electric Ind Co Ltd | カラ−映像信号再生装置 |
JPS63217790A (ja) * | 1987-03-06 | 1988-09-09 | Hitachi Ltd | ビデオ信号記録再生装置 |
EP0292108A2 (en) * | 1987-04-10 | 1988-11-23 | Sony Corporation | Time base correctors for image signals |
US4864387A (en) * | 1987-04-10 | 1989-09-05 | Sony Corporation | PAL video time base corrector inverts color difference signal (V) axis |
EP0432668A2 (en) * | 1989-12-15 | 1991-06-19 | Sony Corporation | Video signal processing apparatus and method for time base compensation |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4672470A (en) | Video signal recording and reproducing apparatus | |
JPH05284468A (ja) | 映像記録及び再生システム | |
JPS5927515B2 (ja) | カラ−映像信号の記録再生方法及び記録装置 | |
JPS6128289A (ja) | 再生映像信号の時間軸補正装置 | |
US4490749A (en) | Color video signal recording and/or reproducing system | |
US5280394A (en) | Recording/reproducing apparatus for determining the mode of a recorded digital audio signal by detecting different clock frequencies at selected times | |
US5179450A (en) | Video signal processing apparatus and method for the time base compensation | |
JPS607290A (ja) | カラ−映像信号再生装置 | |
KR100221887B1 (ko) | 디지탈vtr | |
JP2502613B2 (ja) | 時間軸誤差補正装置 | |
JPS6120483A (ja) | 映像信号再生装置 | |
JP2737951B2 (ja) | 情報読取再生装置 | |
JP2569779B2 (ja) | Bsチユーナ内蔵pcm記録再生装置 | |
KR960004576B1 (ko) | 크로마 위상변조기 | |
JPH0213519B2 (ja) | ||
JPH0528959B2 (ja) | ||
JPH065944B2 (ja) | 磁気記録再生方式 | |
JPH0693309B2 (ja) | 磁気テ−プ記録再生装置 | |
JP2565253B2 (ja) | ビデオ再生装置 | |
JPS62224189A (ja) | 映像信号記録再生装置 | |
JPS63209391A (ja) | ビデオテ−プレコ−ダ | |
JPH0528958B2 (ja) | ||
JPS5819194B2 (ja) | 記録再生装置 | |
JPH0722417B2 (ja) | 時間軸誤差補正装置 | |
JPH08265798A (ja) | タイムベースコレクタ回路 |