JPS61279951A - プログラム網羅率計測システム - Google Patents

プログラム網羅率計測システム

Info

Publication number
JPS61279951A
JPS61279951A JP60122951A JP12295185A JPS61279951A JP S61279951 A JPS61279951 A JP S61279951A JP 60122951 A JP60122951 A JP 60122951A JP 12295185 A JP12295185 A JP 12295185A JP S61279951 A JPS61279951 A JP S61279951A
Authority
JP
Japan
Prior art keywords
program
branch
instruction
execution
storage area
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP60122951A
Other languages
English (en)
Inventor
Tatsuo Bessho
別所 辰雄
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP60122951A priority Critical patent/JPS61279951A/ja
Publication of JPS61279951A publication Critical patent/JPS61279951A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Debugging And Monitoring (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はプログラムのテストにおける十分性を計測する
システムに関し、特にプログラムに含まれる分岐命令に
着目しどの程度の分岐命令をテストしたか計測するシス
テムに関する。
(従来の技術) 従来、プログラムの経路テストを行なう場合、通過した
ことを確認するために、本来の命令以外に通過を表示す
る命令を加え、実行可能なプログラムを作って、テスト
時に表示される内容を見てプログラムの実行経路を確認
していた。
〔発明が解決しようとする問題点〕
上述した経路確認方法では、プログラムステップ数が大
きくなるに従って繁雑となって確認のための時間が多く
かかり、またプログラムの多くは繰り返し処理を含んで
いるので、同じ内容が何度も表示される欠点があり、さ
らに、テストが完了し実用化しようとする時点で、前に
埋めたテスト用の表示命令を取り除かなければならない
欠点がある。
〔問題点を解決するための手段〕
本発明は、経路テストをしようとするプログラムの分岐
命令を特殊命令に置換し、置換した内容を分岐テーブル
記録領域に記録し、プログラム実行待特殊命令を認識し
、分岐テーブル記録領域に記録するとともに、認識され
た特殊命令をもとの分岐命令に再置換し、プログラム実
行完了時に分岐テーブル記録領域の状況、即ち実行した
分岐命令の割合いを表示装置に表示するようにしたもの
である。
すなわち、本発明のプログラム網羅率計測システムは、
プログラム記憶領域と、プログラム格納装置からプログ
ラムを読込み、プログラム記憶領域にロードするプログ
ラムロード手段と、プログラム記憶領域中のプログラム
の分岐命令を特殊命令に置換する分岐命令置換手段と、
アドレス記録域、内容記録域、実行条件記録域からなる
分岐テーブル記憶領域と、プログラム記憶領域のプログ
ラム中の置換された分岐命令のアドレスおよびその内容
を分岐テーブル記憶領域のアドレス記録域、内容記録域
にそれぞれ記録する分岐テーブル生成手段と、分岐命令
が特殊命令に置換された後の、プログラム記憶領域中の
プログラムを実行するプログラム実行手段と、プログラ
ム実行手段で特殊命令が実行されると、分岐命令の実行
を認識する分岐点認識手段と、特殊命令が実行されたと
き分岐テーブル記録領域の対応する分岐命令の実行条件
記録域に実行情報を記録する実行記録手段と、プログラ
ム記憶領域中のプログラムの特殊命令を対応する分岐命
令で再置換する再置換手段と、プログラムの実行完了後
、分岐テーブル記録領域の実行した分岐命令の割合いを
計算し、網羅情報を表示する結果表示手段を有する。
〔実施例〕
本発明の実施例について図面を参照して説明する。
第1図は本発明のプログラム網羅率計測システムの一実
施例の構成図である。
本実施例のプログラム網羅率計測システムは、プログラ
ム格納装置1、プログラムロード手段2、プログラム記
憶領域3、分岐命令置換手段4、分岐テーブル記録領域
5、分岐テーブル生成1段6、プログラム実行り段7、
分岐点認識−4段8、実行記録手段9.iqδ換手段1
0、結果表示手段I1.表示装置12から構成されてい
る。
第254、第3図、第4図、第5図、第6図、第7図は
それぞれ分岐命令置換手段45分岐テーブル生成手段6
、分岐点認識手段8.実行記録手段9、再置換手段10
.結果表示手段11の処理を示す流れ図である。
次に、本実施例の動作について図面を参照して説明する
まず、利用者はプログラムロード手段2を動作させて、
プログラム格納装置lからプログラム記憶領域3にプロ
グラムをロードする。ロードが完了すると分岐命令置換
手段4が起動され、分岐命令置換手段4は、第2図に示
すように、プログラム記憶領域3からの命令の取出しを
行ない(処理41)、取り出した命令のアドレス記憶を
行ない(処理42)、さらに取り出した命令の種類の判
別を行ない(処理43)、これが分岐命令か否かを判断
しく処理44)、分岐命令であるならプログラム記憶領
域3の分岐命令を特殊命令に置換する(処理45)1次
に1分岐テーブル生成手段6は、第3図に示すように1
分岐命令のアドレス記録域、分岐命令の内容記録域およ
び実行条件記録域がある分岐テーブル記録領域5に分岐
命令のアドレス記録、分岐命令の内容記録、分岐命令の
実行条件記録域生成を行ない(処理61.62.63)
、分岐テーブルを生成する。これがプログラム記憶領域
3にロードされたプログラムの全体について行なわれる
と、次にプログラム実行手段7が起動されてプログラム
が実行される。プログラム実行中、特殊命令が実行され
ると1分岐点認識手段8は、第4図に示すように特殊命
令による割込み通知受取り(処理81)、さらに実行記
録手段9の起動を行なう(、処理82)、実行記録手段
9は、第5図に示すように、特殊命令の実行アドレスの
認識を行ない(処理91)1分岐テーブル記録領域5中
の同一アドレス探索を行ない(処理92)1分岐テーブ
ル記録領域5中のアドレス記録域の値が一致する分岐命
令が見つかると実行条件記録域に実行情報を記録する(
処理93)0次に、再置換手段lOは、第6図に示すよ
うに、実行記録手段9でアドレスが一致した分岐命令に
ついて分岐テーブル記録領域5から分岐命令の内容取出
しを行ない(処理l01)、分岐命令のアドレスに等し
いプログラム記憶領域3を分岐命令の内容で置換する(
処理102)、プログラムの実行が完了するまで分岐点
認識手段8実行記録手段9、再置換手段10による処理
が続けられるが、一度通過した特殊命令は元の分岐命令
に戻されているので、次に同一アドレスを実行しても分
岐点認識手段8は起動されない。
プログラムの実行が完了すると結果表示手段11が起動
され、結果表示手段11は、第7図に示すように分岐テ
ーブル記録領域5中の特殊命令に置換された全部の分岐
命令を数え(処理111)、実行記録手段9により記録
され、通過が確認された分岐命令を数え (処理112
)、 fI4羅率を計算しく処理113)、最後に、網
羅状況を表示袋M12に表示する(処理1100以上に
よってプログラムの網羅率計測が実現される。
〔発明の効果〕
以上説明したように本発明は、経路テストをしようとす
るプログラムの分岐命令を特殊命令に置換し、置換した
内容を分岐テーブル記録領域に記録し、プログラム実行
時特殊命令を認識し1分岐テーブル記録領域に記録する
とともに、認識された特殊命令をもとの分岐命令に再置
換し、プログラム実行完了時に分岐テーブル記録領域の
状況を表示装置に表示することによって、以下に示す効
果がある。
■ プログラム作成時テストのための命令を加える必要
がない。
■ プログラム中の全分岐命令が取り出されるため、厳
密なテスト状況判定が〒きる。
■ 一度実行した特殊命令は元の分岐命令に戻されるた
め、余分なプログラムの実行が無くなり、繰返しの多い
プログラムの実行効率が良くなる。
■ 既存のプログラムについてもテスト時の網羅率を計
測できる。
【図面の簡単な説明】
第1図は本発明のプログラム網羅率計測システムの一実
施例を示す構成図、第2図は第1図中の分岐命令置換手
段4の処理の流れ図、第3図は第1図中の分岐テーブル
生成手段6の処理の流れ図、第4図は第1図中の分岐点
認識手段8の処理の流れ図、第5図は第1図中の実行記
録手段9の処理の流れ図、第6図は第1図中の再置換手
段10の処理の流れ図、第7図は第1図中の結果表示手
段11の処理の流れ図である。 1・・・プログラム格納装置、 2・・・プログラムロード手段、 3・・・プログラム記憶領域、 4・・・分岐命令置換手段、 5・・・分岐テーブル記録領域、 6・・・分岐テーブル生成手段。 7・・・プログラム実行手段。 8・・・分岐点認識手段。 9・・・実行記録手段、 10・・・再置換手段、 11・・・結果表示手段、 12・・・表示装置。 第 3 図 第4図 第5図 第6図 第7図

Claims (1)

  1. 【特許請求の範囲】 プログラム記憶領域と、 プログラム格納装置からプログラムを読込み、プログラ
    ム記憶領域にロードするプログラムロード手段と、 プログラム記憶領域中のプログラムの分岐命令を特殊命
    令に置換する分岐命令置換手段と、アドレス記録域、内
    容記録域、実行条件記録域からなる分岐テーブル記憶領
    域と、 プログラム記憶領域のプログラム中の置換された分岐命
    令のアドレスおよびその内容を分岐テーブル記憶領域の
    アドレス記録域、内容記録域にそれぞれ記録する分岐テ
    ーブル生成手段と、 分岐命令が特殊命令に置換された後の、プログラム記憶
    領域中のプログラムを実行するプログラム実行手段と、 プログラム実行手段で特殊命令が実行されると、分岐命
    令の実行を認識する分岐点認識手段と、 特殊命令が実行されたとき分岐テーブル記録領域の対応
    する分岐命令の実行条件記録域に実行情報を記録する実
    行記録手段と、 プログラム記憶領域中のプログラムの特殊命令を対応す
    る分岐命令で再置換する再置換手段と、プログラムの実
    行完了後、分岐テーブル記録領域の実行した分岐命令の
    割合いを計算し、網羅情報を表示する結果表示手段を有
    するプログラム網羅率計測システム。
JP60122951A 1985-06-06 1985-06-06 プログラム網羅率計測システム Pending JPS61279951A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60122951A JPS61279951A (ja) 1985-06-06 1985-06-06 プログラム網羅率計測システム

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60122951A JPS61279951A (ja) 1985-06-06 1985-06-06 プログラム網羅率計測システム

Publications (1)

Publication Number Publication Date
JPS61279951A true JPS61279951A (ja) 1986-12-10

Family

ID=14848656

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60122951A Pending JPS61279951A (ja) 1985-06-06 1985-06-06 プログラム網羅率計測システム

Country Status (1)

Country Link
JP (1) JPS61279951A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11203166A (ja) * 1998-01-19 1999-07-30 Nec Corp スタックポインタトレース装置、スタックポインタトレース方法及び記録媒体

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11203166A (ja) * 1998-01-19 1999-07-30 Nec Corp スタックポインタトレース装置、スタックポインタトレース方法及び記録媒体

Similar Documents

Publication Publication Date Title
JPS61279951A (ja) プログラム網羅率計測システム
JP2525393B2 (ja) 論理シミュレ−ションのテストカバレ−ジ方式
JPH03271949A (ja) プログラムテストにおけるテスト環境自動生成方式
JPH02216546A (ja) 情報処理システムのプログラムデバグ支援方式
CN111897779A (zh) 数据对比方法及装置
JPS63201841A (ja) プログラム・デバツグ方式
JPH10232795A (ja) ソフトウェア部品組み合わせテスト方法
JPH05100907A (ja) フアームウエアの網羅率測定方式
JPH05173846A (ja) 障害解析情報トレース方法
CN110727551A (zh) 一种随机发散式配置测试方法、系统及存储介质
JP2001043109A (ja) 論理検証方式
JPH01100642A (ja) 計算機システムのテストカバレージ方式
JPS60136234A (ja) 半導体集積回路の試験装置
JPS6180070A (ja) Icテスタ
JPS63131238A (ja) 論理シミユレ−タ
JPH0452835A (ja) プログラムテスト評価方式
JPS603759A (ja) プログラムアナライザ
JPS5935243A (ja) 情報処理装置
JPH04101240A (ja) 交換ソフトウェアの試験方式
JPS61138184A (ja) テストプログラムによる試験機ハ−ドウエア確認方式
JPH06110958A (ja) 遅延解析方式
JPH01304559A (ja) 入出力機能試験方式
JPH04102128A (ja) 情報処理装置の試験装置
JPS603762A (ja) プログラムアナライザ
JPH03111936A (ja) 条件分岐命令の分岐結果保存方式