JPS61205094A - 局デ−タ記憶方式 - Google Patents

局デ−タ記憶方式

Info

Publication number
JPS61205094A
JPS61205094A JP4621785A JP4621785A JPS61205094A JP S61205094 A JPS61205094 A JP S61205094A JP 4621785 A JP4621785 A JP 4621785A JP 4621785 A JP4621785 A JP 4621785A JP S61205094 A JPS61205094 A JP S61205094A
Authority
JP
Japan
Prior art keywords
station data
memory
station
data
data memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP4621785A
Other languages
English (en)
Inventor
Hiroaki Takami
高見 寛明
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Engineering Ltd
Original Assignee
NEC Engineering Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Engineering Ltd filed Critical NEC Engineering Ltd
Priority to JP4621785A priority Critical patent/JPS61205094A/ja
Publication of JPS61205094A publication Critical patent/JPS61205094A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M3/00Automatic or semi-automatic exchanges
    • H04M3/22Arrangements for supervision, monitoring or testing

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Monitoring And Testing Of Exchanges (AREA)
  • Exchange Systems With Centralized Control (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明は、電子式構内交換機の局データ記憶方式に関す
る。
(従来の技術) 従来、交換機には唯一種類のみの局データメモリを設け
、局データの退避が必要な場合KH外部装置に退避する
方法が採用されていた。
従って、他の電子機器と同様に電子式構内交換機もまれ
に故障が発生する場合があった。故障が発生した場合、
原因を追求する一手段としてハードウェアの不良が原因
なのか、あるhは局データが原因なのかを識別するため
に、あらかじめ定められた標準局データを局データメモ
リに登録しておき、動作試験を行うことはよく行われる
方法であった。
(発明が解決しようとする問題点) ところが、斯かる標準局データによる動作試験を行うと
、従来技術による一種類のみの局データメモリしか備え
ていない電子式構内交換機では、標準局データの投入に
よシすでに登録されてい危局データが破壊され、再び運
用状態に戻るには最初から局データを登録してシぐ必要
性があシ、時間的損失は非常に大きいと云う欠点があっ
た。
また、上に説明したような再登録を避けるためには、運
用の都度の局データを外部装置に退避し、動作試験後に
外部装置より電子式構内交換機に戻す方法もよく採用さ
れていた。
この場合も、一般に外部装置の速度が遅いため、局デー
タが多量にある場合、ならびに外部装置とのやりとりが
何度も必要な場合にも長時間を要し、故障原因の発見に
手間どることがあった。
本発明の目的は、一対の局データメモリを備えておき、
それらの任意の一方を選択して使用できるようにして上
記欠点を除去し、運用のための局データと、故障原因追
求の九めの標準局データとの切替えを瞬時に実行できる
ように構成した局データ記憶方式を提供することにある
(問題点を解決するための手段) 本発明による局データ記憶方式は第1および第2の局デ
ータメモリと、選択手段とから構成したものである。
第1の局データメモリは局データを記憶する九めのもの
であシ、第2の局データメモリは第1の局データメモリ
と同一のアドレスを有するものである。
選択手段は第1、あるいは第2の局データメモリのうち
で任意の一方を使用するように選択するものである。
(実 施 例) 次に、本発明の実施例について図面を参照して説明する
第1図は、本発明による局データ記憶方式を実現する電
子式構内交換機の一実施例を示すブロック図である。第
1図において、lは主通話スイッチ、2は中央処理装置
、3は呼処理プログラムメモIJ、4.5はそれぞれ第
1および第2の局データメモリ、6は上記各デバイスを
接続するバス、7は内線電話、8はトランクである。
第2図は、第1図における第1および第2の局データメ
モリ4.5をよシ詳細に示したブロック図であシ、第1
あるいは第2の局データメモリ4.5を選択する方式が
示しである。第2図において、人!〜Anはアドレスバ
ス、 Dt〜Dmはデータバスであシ、これらは第1お
よび第2の局データメモリ4,5に共通に接続されてい
る。9はインバータである。10は第1および第2の局
データメモリ4.5に相互に逆の論理で信号を与える之
めのスイッチであり、スイッチ10によシ第1の局デー
タ4あるいは第2の局データ5のいずれか一方を選択で
きる。
以上の構成によフ、第1および第2の局データメモリ4
.5はまったく同じアドレスを有し、スイッチ10のオ
ン/オフによっていずれか一方を選択できる。ここで、
第1の局データメモリ4にはあらかじめ定められた標準
局データを登録しておき、第2の局データメモリ5には
局ごとに異なる運用のための局データを登録しておく。
第2の局データメモリ5の局データで運用中に何らかの
故障が発生した場合には、スイッチ10の切替えにより
第1の局データメモリ4が選択され、標準局データで動
作試験を行うことができる。
(発明の効果) 本発明は以上説明したように、同一のアドレスを有する
一対の局データメモリを備え、それらの一方を選択でき
るようにすることによシ、迅速に故障診断を行うことが
でき、サービス性を向上できると云う効果がある。
【図面の簡単な説明】
第1図は、本発明による局データ記憶方式を実現する電
子式構内交換機の一実施例を示すブロック図である。 第2図は、第1図で示した第1および第2の局データメ
モリの関係をより詳細に示すブロック図である。

Claims (1)

    【特許請求の範囲】
  1. 局データを記憶するための第1の局データメモリと、前
    記第1の局データメモリと同一のアドレスを有する第2
    の局データメモリと、前記第1あるいは第2の局データ
    メモリのうちで任意の一方を使用するように選択するた
    めの選択手段とを具備して構成したことを特徴とする局
    データ記憶方式。
JP4621785A 1985-03-08 1985-03-08 局デ−タ記憶方式 Pending JPS61205094A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4621785A JPS61205094A (ja) 1985-03-08 1985-03-08 局デ−タ記憶方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4621785A JPS61205094A (ja) 1985-03-08 1985-03-08 局デ−タ記憶方式

Publications (1)

Publication Number Publication Date
JPS61205094A true JPS61205094A (ja) 1986-09-11

Family

ID=12740936

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4621785A Pending JPS61205094A (ja) 1985-03-08 1985-03-08 局デ−タ記憶方式

Country Status (1)

Country Link
JP (1) JPS61205094A (ja)

Similar Documents

Publication Publication Date Title
KR19990035856A (ko) I/O 핀이 n 이하인 n-비트 데이타 버스폭을 갖는 마이크로 콘트롤러와 그 방법
JPS61205094A (ja) 局デ−タ記憶方式
KR100210790B1 (ko) 전전자 교환기의 이중화 장치 시험 방법
US3737869A (en) Electric control distributor
JP2859229B2 (ja) 監視制御装置
EP0400930A2 (en) Realtime redundant operating system
JPH0435956Y2 (ja)
US3538268A (en) Continuity fault detection
JPS59200595A (ja) 分散制御式電子交換機の競合防止方式
JPH0662114A (ja) プロセッサ間診断処理方式
KR19980077846A (ko) 교환시스템에 있어서 데이타베이스를 이용한 과금 데이타 이중화방법
JPS5991767A (ja) 冗長系切替装置
JPS63151155A (ja) 空間分割形スイツチの障害検出方式
JP2531080B2 (ja) バスアダプタ切り換え方式
KR0139964B1 (ko) 패킷 교환장치의 패킷버스 상태정보 초기점검 방법
JPH06250966A (ja) データ・バス上のノードのアドレスを設定する方法およびそのための装置
JPS61273653A (ja) 電子計算機
JPS62125441A (ja) 1チツプマイクロコンピユ−タ
JPH01293650A (ja) 集積回路
JPH0417036A (ja) プログラム試験システム
JPH0363995A (ja) デュアルポートメモリ
JPS63197261A (ja) バス接続方式
JPH04241049A (ja) 制御機器のrom・ram自動接続装置
JPS59231961A (ja) 交換機予備系の呼処理試験方式
JPH033468A (ja) スイッチ回路網