JPS61191113A - パルス発生回路 - Google Patents

パルス発生回路

Info

Publication number
JPS61191113A
JPS61191113A JP60030191A JP3019185A JPS61191113A JP S61191113 A JPS61191113 A JP S61191113A JP 60030191 A JP60030191 A JP 60030191A JP 3019185 A JP3019185 A JP 3019185A JP S61191113 A JPS61191113 A JP S61191113A
Authority
JP
Japan
Prior art keywords
pulse
output
sff
pcnt
counter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP60030191A
Other languages
English (en)
Inventor
Minoru Takahashi
実 高橋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP60030191A priority Critical patent/JPS61191113A/ja
Publication of JPS61191113A publication Critical patent/JPS61191113A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔概 要〕 パルス発生回路であって、マニュアル動作により発生し
た非同期パルスにより動作を始めるカウンターの出力を
フィードバックさせることにより、自らの動作を数サイ
クルで停止させるカウンタを′  構成し、その出力を
利用することにより必要な周波数のパルスを必要な数だ
け取出すことを可能とする。
〔産業上の利用分野〕
本発明はマニュアル動作に、より発生した非同期パルス
によりある一定幅のパルスを得る回路に関するものであ
って、試験などでデータを読出す場合に所定幅のパルス
を取り出す場合に利用されるものである。
〔従来の技術〕
試験などでデータを読出す場合所定幅のパルスを取出す
のに従来第4図のごときパルス発生回路が用いられてい
る。第4図の回路においてSWは。
マニュアルオンオフスイッチ、G、、G、はゲート回路
である。かかる回路にてパルスを発生させる場合、スイ
ッチSWのオンオフを手動操作で行なう。例えばスイッ
チSWをOFF側に倒すとゲートG1の入力aは0.G
+ の出力は1、したがっ・てゲートG2の入力C1d
はともに1となり、G2の出力は0となるから、G1の
出力は1となっている。スイッチSWをON側に倒すと
、ゲートG。
の出力は0となって手動操作に対応するパルスが発生す
る。
〔発明が解決しようとする問題点〕
第4図に示すごとき従来のパルス発生回路はスイッチの
オン、オフを手動操作によって行った結果をそのままパ
ルス出力としていたためパルス幅が一定でなかった。
本発明はこのような点にかんがみ創作されたもので、手
動操作によって一定幅のパルスを得るパルス発生回路を
提供することを目的とする。
〔問題点を解決するための手段および作用〕本発明では
スイッチのオン、オフを手動で行った結果発生するパル
スを一度蓄積してその出力によりパルスを発生するカウ
ンターを動作させることにより、必要な幅のパルスを必
要な数だけ取出すように構成され、手動によって一定幅
のパルスを得ることが可能となる。
〔実施例〕 第1図は本発明の一実施例を示す回路図である。
第1図において、NLSWはノンロックタイプのマニュ
アルスイッチであり、パルスが必要なときにオンするも
のである。CFFはスイッチNLSWのチャタリング防
止用のフリップフロップ、SFFはスイッチNLSWが
オンされた情報を蓄えるフリップフロップである。PC
NTはスイッチNLSWがオンされたことにより動作を
始めるパルス発生カウンタであり、R3TFFはフリッ
プフロップSFFを初期設定し、パルス発生カウンタP
CNTを1サイクルで停止させるためのフリップフロッ
プである。
以下第1図の回路の動作を第2図の波形図を参照しつつ
説明する。
まずパルスを発生させるためにスイッチNt、swをオ
ンすると、フリップフロップCFFの出力には第2図(
a)のごときパルスが発生する。このパルスはフリップ
フロップS ’F Fに蓄えられる。フリップフロップ
SFFに蓄えられたことによりそのQ出力には第2図(
b)のごとき出力があられれ、この出力によりカウンタ
PCNTの入力R(リセット)が高(H)  レベルと
なり、カウンタPdNTは動作を始める。このパルス出
力開始のタイミングを第2図において■〜◎にて示す。
ここでカウンタPCNTの出力がすべて高レベル“H”
となると、第2図(e)のようにカウンタPCNTの端
子COからリップルキャリアウト信号が出力される。こ
のリップルキャリアウト信号はカウンタPCNTと同じ
クロックでフリップフロップR3TFFに蓄えられる。
するとその出力QNは低レベル“L”となり、ゲートO
R1をへてフリップフロップSFFのR入力となるため
、フリップフロップSFFは初期設定される。またフリ
ップフロップSFFの出力がゲートOR2をへてカウン
タPCNTのR入力と、フリップフロップR3TFFの
R入力となるためカウンタPCNTは動作を1サイクル
で停止し、フリップフロップR3TFFは初期設定され
る。これによりフリップフロップR3TFFの出力QN
は第2図(f)に示す如く“H”となるので、本回路は
次パルス発生が可能の状態となる。このパルス出力停止
のタイミングを第2図において■〜■にて示す。
第2図に示すタイミングチャートにより、発振器O8C
の発振周波数を変えることにより、必要とするパルスが
カウンタPCNTの出力から取り出され、所望の幅のパ
ルスを発生することができる。
第3図は本発明の他の実施例を示すもので、第1図と異
なる点はパルスカウンタP CN T l 〜PCNT
fiがn段シリアルに接続されていることである。第3
図の実施例ではパルスカウンタPCNTの出力数が多い
ため、広範囲にわたる幅のパルスを取り出すことが可能
である。
〔作 用〕
以上詳細に説明したように、本発明によれば、必要な周
波数のパルスを必要なだけ取り出せるので、マニュアル
などで操作を行年う試験機の回路設計においてその効果
がある。
【図面の簡単な説明】
第1図は本発明にかかるパルス発生回路の一実施例のブ
ロック図、第2図は第1図中回路の波形説明図、鷺3図
は本発明にかかる回路の他の実施例のブロック図、第4
図は従来のパルス発生回路の一例のブロック図である。 図において、NLSWはスイッチ、CFF。 SFF、R3TFFはフリップフロップ、PCNTはカ
ウンタ、OSCは発振器、OR1゜OR2はオアゲート
をそれぞれ示す。

Claims (1)

  1. 【特許請求の範囲】 マニュアルでパルスを発生させる手段(CFF)と、 前記パルスが発生したことを蓄える手段(SFF)と、 前記蓄える手段に蓄えられたことにより動作を始めるカ
    ウンタ(PCNT)を有する回路において、 前記カウンタのリッブリキャリーアウト信号(Co)に
    より前記手段(SFF)をクリアーし、該手段(SFF
    )の出力(OR_2)により前記カウンタの動作を停止
    させる手段を有することを特徴とするパルス発生回路。
JP60030191A 1985-02-20 1985-02-20 パルス発生回路 Pending JPS61191113A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60030191A JPS61191113A (ja) 1985-02-20 1985-02-20 パルス発生回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60030191A JPS61191113A (ja) 1985-02-20 1985-02-20 パルス発生回路

Publications (1)

Publication Number Publication Date
JPS61191113A true JPS61191113A (ja) 1986-08-25

Family

ID=12296859

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60030191A Pending JPS61191113A (ja) 1985-02-20 1985-02-20 パルス発生回路

Country Status (1)

Country Link
JP (1) JPS61191113A (ja)

Similar Documents

Publication Publication Date Title
US3988597A (en) Time correction circuits for electronic timepieces
JPS61191113A (ja) パルス発生回路
KR950006468A (ko) 주기측정장치
JPH1198007A (ja) 分周回路
JPH1065522A (ja) 分周器用dc選別回路
JPH0831001B2 (ja) マイクロコンピュータ
JP2580940B2 (ja) ゲートパルス幅測定回路
JPH03261881A (ja) 波形形成装置
JPS602639B2 (ja) 時計の時限装置
ES440381A1 (es) Un circuito para la supervision sin posible fallo de impul- sos periodicos.
KR0168082B1 (ko) 디지탈 펄스폭변조신호 발생장치
IE50361B1 (en) Monolithic integrated circuit
KR200150133Y1 (ko) 캠코더의 타이밍 펄스 발생장치
JPS6058608B2 (ja) タイミング信号発生装置
SU1153326A1 (ru) Устройство дл умножени
JPS6233394Y2 (ja)
JP2577931B2 (ja) パルス幅計測方法
US3560853A (en) Signal generators having extended displayable signal frequency ranges
JP2716282B2 (ja) 切替回路
JPH054052U (ja) Ic試験装置の波形制御回路
SU1173554A2 (ru) Управл емый делитель частоты
JP3051937B2 (ja) 可変計数パルス信号発生装置
KR900002245A (ko) 4헤드 스위칭 펄스발생회로
JPS5812155Y2 (ja) 時限パルス発生装置
JP2831031B2 (ja) 周期発生器